Keyboard shortcuts

Press or to navigate between chapters

Press ? to show this help

Press Esc to hide this help

Phase-locked loop

TODO: document

Tile CMT_PLL

Cells: 2 IRIs: 0

Bel PLL

spartan6 CMT_PLL bel PLL
PinDirectionWires
CLKBRSTinputTCELL1:IMUX.LOGICIN39
CLKFBIN_CKINT0inputTCELL1:IMUX.CLK0
CLKFBIN_CKINT1inputTCELL1:IMUX.LOGICIN59
CLKIN1_CKINT0inputTCELL0:IMUX.CLK0
CLKIN2_CKINT0inputTCELL0:IMUX.CLK1
CLKIN2_CKINT1inputTCELL1:IMUX.LOGICIN28
CLKINSELinputTCELL1:IMUX.LOGICIN37
DADDR0inputTCELL1:IMUX.LOGICIN15
DADDR1inputTCELL1:IMUX.LOGICIN7
DADDR2inputTCELL1:IMUX.LOGICIN42
DADDR3inputTCELL1:IMUX.LOGICIN5
DADDR4inputTCELL1:IMUX.LOGICIN36
DCLKinputTCELL1:IMUX.GFAN1
DENinputTCELL1:IMUX.LOGICIN24
DI0inputTCELL1:IMUX.LOGICIN12
DI1inputTCELL1:IMUX.LOGICIN34
DI10inputTCELL1:IMUX.LOGICIN30
DI11inputTCELL1:IMUX.LOGICIN41
DI12inputTCELL1:IMUX.LOGICIN19
DI13inputTCELL1:IMUX.LOGICIN27
DI14inputTCELL1:IMUX.LOGICIN1
DI15inputTCELL1:IMUX.LOGICIN32
DI2inputTCELL1:IMUX.LOGICIN25
DI3inputTCELL1:IMUX.LOGICIN38
DI4inputTCELL1:IMUX.LOGICIN17
DI5inputTCELL1:IMUX.LOGICIN44
DI6inputTCELL1:IMUX.LOGICIN55
DI7inputTCELL1:IMUX.LOGICIN57
DI8inputTCELL1:IMUX.LOGICIN26
DI9inputTCELL1:IMUX.LOGICIN48
DO0outputTCELL0:OUT0
DO1outputTCELL0:OUT1
DO10outputTCELL0:OUT10
DO11outputTCELL0:OUT11
DO12outputTCELL0:OUT12
DO13outputTCELL0:OUT13
DO14outputTCELL0:OUT14
DO15outputTCELL0:OUT15
DO2outputTCELL0:OUT2
DO3outputTCELL0:OUT3
DO4outputTCELL0:OUT4
DO5outputTCELL0:OUT5
DO6outputTCELL0:OUT6
DO7outputTCELL0:OUT7
DO8outputTCELL0:OUT8
DO9outputTCELL0:OUT9
DRDYoutputTCELL0:OUT16
DWEinputTCELL1:IMUX.LOGICIN58
ENOUTSYNCinputTCELL1:IMUX.LOGICIN14
LOCKEDoutputTCELL0:OUT18
MANPDLFinputTCELL1:IMUX.LOGICIN9
MANPULFinputTCELL1:IMUX.LOGICIN29
RSTinputTCELL1:IMUX.LOGICIN52
SKEWRSTinputTCELL1:IMUX.LOGICIN8
SKEWSTBinputTCELL1:IMUX.LOGICIN31
TEST0outputTCELL1:OUT0
TEST1outputTCELL1:OUT1
TEST10outputTCELL1:OUT10
TEST11outputTCELL1:OUT11
TEST12outputTCELL1:OUT12
TEST13outputTCELL1:OUT13
TEST14outputTCELL1:OUT14
TEST15outputTCELL1:OUT15
TEST16outputTCELL1:OUT16
TEST17outputTCELL1:OUT17
TEST18outputTCELL1:OUT18
TEST19outputTCELL1:OUT19
TEST2outputTCELL1:OUT2
TEST20outputTCELL1:OUT20
TEST21outputTCELL1:OUT21
TEST22outputTCELL1:OUT22
TEST23outputTCELL1:OUT23
TEST24outputTCELL0:OUT19
TEST25outputTCELL0:OUT20
TEST26outputTCELL0:OUT21
TEST27outputTCELL0:OUT22
TEST28outputTCELL0:OUT23
TEST3outputTCELL1:OUT3
TEST4outputTCELL1:OUT4
TEST5outputTCELL1:OUT5
TEST6outputTCELL1:OUT6
TEST7outputTCELL1:OUT7
TEST8outputTCELL1:OUT8
TEST9outputTCELL1:OUT9
TEST_CLKoutputTCELL0:OUT17

Bel CMT

spartan6 CMT_PLL bel CMT
PinDirectionWires
HCLK0_CKINTinputTCELL0:IMUX.LOGICIN44
HCLK10_CKINTinputTCELL0:IMUX.LOGICIN32
HCLK11_CKINTinputTCELL0:IMUX.LOGICIN59
HCLK12_CKINTinputTCELL0:IMUX.LOGICIN52
HCLK13_CKINTinputTCELL0:IMUX.LOGICIN2
HCLK14_CKINTinputTCELL0:IMUX.LOGICIN39
HCLK15_CKINTinputTCELL0:IMUX.LOGICIN8
HCLK1_CKINTinputTCELL0:IMUX.LOGICIN4
HCLK2_CKINTinputTCELL0:IMUX.LOGICIN55
HCLK3_CKINTinputTCELL0:IMUX.LOGICIN26
HCLK4_CKINTinputTCELL0:IMUX.LOGICIN30
HCLK5_CKINTinputTCELL0:IMUX.LOGICIN41
HCLK6_CKINTinputTCELL0:IMUX.LOGICIN3
HCLK7_CKINTinputTCELL0:IMUX.LOGICIN19
HCLK8_CKINTinputTCELL0:IMUX.LOGICIN28
HCLK9_CKINTinputTCELL0:IMUX.LOGICIN29

Bel TIEOFF_PLL

spartan6 CMT_PLL bel TIEOFF_PLL
PinDirectionWires

Bel wires

spartan6 CMT_PLL bel wires
WirePins
TCELL0:IMUX.CLK0PLL.CLKIN1_CKINT0
TCELL0:IMUX.CLK1PLL.CLKIN2_CKINT0
TCELL0:IMUX.LOGICIN2CMT.HCLK13_CKINT
TCELL0:IMUX.LOGICIN3CMT.HCLK6_CKINT
TCELL0:IMUX.LOGICIN4CMT.HCLK1_CKINT
TCELL0:IMUX.LOGICIN8CMT.HCLK15_CKINT
TCELL0:IMUX.LOGICIN19CMT.HCLK7_CKINT
TCELL0:IMUX.LOGICIN26CMT.HCLK3_CKINT
TCELL0:IMUX.LOGICIN28CMT.HCLK8_CKINT
TCELL0:IMUX.LOGICIN29CMT.HCLK9_CKINT
TCELL0:IMUX.LOGICIN30CMT.HCLK4_CKINT
TCELL0:IMUX.LOGICIN32CMT.HCLK10_CKINT
TCELL0:IMUX.LOGICIN39CMT.HCLK14_CKINT
TCELL0:IMUX.LOGICIN41CMT.HCLK5_CKINT
TCELL0:IMUX.LOGICIN44CMT.HCLK0_CKINT
TCELL0:IMUX.LOGICIN52CMT.HCLK12_CKINT
TCELL0:IMUX.LOGICIN55CMT.HCLK2_CKINT
TCELL0:IMUX.LOGICIN59CMT.HCLK11_CKINT
TCELL0:OUT0PLL.DO0
TCELL0:OUT1PLL.DO1
TCELL0:OUT2PLL.DO2
TCELL0:OUT3PLL.DO3
TCELL0:OUT4PLL.DO4
TCELL0:OUT5PLL.DO5
TCELL0:OUT6PLL.DO6
TCELL0:OUT7PLL.DO7
TCELL0:OUT8PLL.DO8
TCELL0:OUT9PLL.DO9
TCELL0:OUT10PLL.DO10
TCELL0:OUT11PLL.DO11
TCELL0:OUT12PLL.DO12
TCELL0:OUT13PLL.DO13
TCELL0:OUT14PLL.DO14
TCELL0:OUT15PLL.DO15
TCELL0:OUT16PLL.DRDY
TCELL0:OUT17PLL.TEST_CLK
TCELL0:OUT18PLL.LOCKED
TCELL0:OUT19PLL.TEST24
TCELL0:OUT20PLL.TEST25
TCELL0:OUT21PLL.TEST26
TCELL0:OUT22PLL.TEST27
TCELL0:OUT23PLL.TEST28
TCELL1:IMUX.GFAN1PLL.DCLK
TCELL1:IMUX.CLK0PLL.CLKFBIN_CKINT0
TCELL1:IMUX.LOGICIN1PLL.DI14
TCELL1:IMUX.LOGICIN5PLL.DADDR3
TCELL1:IMUX.LOGICIN7PLL.DADDR1
TCELL1:IMUX.LOGICIN8PLL.SKEWRST
TCELL1:IMUX.LOGICIN9PLL.MANPDLF
TCELL1:IMUX.LOGICIN12PLL.DI0
TCELL1:IMUX.LOGICIN14PLL.ENOUTSYNC
TCELL1:IMUX.LOGICIN15PLL.DADDR0
TCELL1:IMUX.LOGICIN17PLL.DI4
TCELL1:IMUX.LOGICIN19PLL.DI12
TCELL1:IMUX.LOGICIN24PLL.DEN
TCELL1:IMUX.LOGICIN25PLL.DI2
TCELL1:IMUX.LOGICIN26PLL.DI8
TCELL1:IMUX.LOGICIN27PLL.DI13
TCELL1:IMUX.LOGICIN28PLL.CLKIN2_CKINT1
TCELL1:IMUX.LOGICIN29PLL.MANPULF
TCELL1:IMUX.LOGICIN30PLL.DI10
TCELL1:IMUX.LOGICIN31PLL.SKEWSTB
TCELL1:IMUX.LOGICIN32PLL.DI15
TCELL1:IMUX.LOGICIN34PLL.DI1
TCELL1:IMUX.LOGICIN36PLL.DADDR4
TCELL1:IMUX.LOGICIN37PLL.CLKINSEL
TCELL1:IMUX.LOGICIN38PLL.DI3
TCELL1:IMUX.LOGICIN39PLL.CLKBRST
TCELL1:IMUX.LOGICIN41PLL.DI11
TCELL1:IMUX.LOGICIN42PLL.DADDR2
TCELL1:IMUX.LOGICIN44PLL.DI5
TCELL1:IMUX.LOGICIN48PLL.DI9
TCELL1:IMUX.LOGICIN52PLL.RST
TCELL1:IMUX.LOGICIN55PLL.DI6
TCELL1:IMUX.LOGICIN57PLL.DI7
TCELL1:IMUX.LOGICIN58PLL.DWE
TCELL1:IMUX.LOGICIN59PLL.CLKFBIN_CKINT1
TCELL1:OUT0PLL.TEST0
TCELL1:OUT1PLL.TEST1
TCELL1:OUT2PLL.TEST2
TCELL1:OUT3PLL.TEST3
TCELL1:OUT4PLL.TEST4
TCELL1:OUT5PLL.TEST5
TCELL1:OUT6PLL.TEST6
TCELL1:OUT7PLL.TEST7
TCELL1:OUT8PLL.TEST8
TCELL1:OUT9PLL.TEST9
TCELL1:OUT10PLL.TEST10
TCELL1:OUT11PLL.TEST11
TCELL1:OUT12PLL.TEST12
TCELL1:OUT13PLL.TEST13
TCELL1:OUT14PLL.TEST14
TCELL1:OUT15PLL.TEST15
TCELL1:OUT16PLL.TEST16
TCELL1:OUT17PLL.TEST17
TCELL1:OUT18PLL.TEST18
TCELL1:OUT19PLL.TEST19
TCELL1:OUT20PLL.TEST20
TCELL1:OUT21PLL.TEST21
TCELL1:OUT22PLL.TEST22
TCELL1:OUT23PLL.TEST23

Bitstream

spartan6 CMT_PLL bittile 0
BitFrame
spartan6 CMT_PLL bittile 1
BitFrame
spartan6 CMT_PLL bittile 2
BitFrame
spartan6 CMT_PLL bittile 3
BitFrame
spartan6 CMT_PLL bittile 4
BitFrame
spartan6 CMT_PLL bittile 5
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[15]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[14]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[13]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[12]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[11] PLL:PLL_EN_CNTRL[78]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[10] PLL:PLL_EN_CNTRL[77]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[9] PLL:PLL_EN_CNTRL[76]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[8] PLL:PLL_AVDD_COMP_SET[0]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[7] PLL:PLL_EN_CNTRL[75]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[6]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[5]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[4]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[3] PLL:PLL_AVDD_COMP_SET[1]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[2]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[1]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP01[0]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[15]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[14]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[13]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[12]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[11]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[10]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[9]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[8]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[7]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[6]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[5]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[4]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[3] PLL:PLL_VDD_SEL[0]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[2] ~PLL:PLL_PWRD_CFG
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[1] PLL:PLL_DVDD_COMP_SET[1]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP00[0] PLL:PLL_DVDD_COMP_SET[0]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
spartan6 CMT_PLL bittile 6
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[15] PLL:PLL_CLKOUT0_DT[5]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[14] ~PLL:PLL_CLKBURST_ENABLE
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[13] PLL:PLL_CLKOUT0_DT[4]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[12] PLL:PLL_CLKBURST_CNT[0]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[11] PLL:PLL_CLKOUT0_DT[2]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[10] PLL:PLL_CLKOUT0_DT[3]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[9] PLL:PLL_CLKOUT0_DT[1]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[8] PLL:PLL_CLKOUT0_DT[0]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[7] PLL:MUX.CLKIN[2]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[6] ~PLL:INV.CLKINSEL
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:CLKINSEL_MODE[0] PLL:DRP05[5]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:CLKINSEL_STATIC PLL:DRP05[4]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[3] PLL:MUX.CLKIN[0]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:CLKIN_CLKFBIN_USED PLL:DRP05[2]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[1] PLL:PLL_EN_LEAKAGE[1]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP05[0] PLL:MUX.CLKIN[3]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[15] PLL:PLL_ADD_LEAKAGE[0]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[14] PLL:PLL_EN_LEAKAGE[0]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[13] PLL:MUX.TEST_CLK[1]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[12] PLL:PLL_ADD_LEAKAGE[1]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[11] PLL:MUX.TEST_CLK[0]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[10] PLL:MUX.CLK_TO_DCM0[2]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[9] PLL:MUX.CLK_TO_DCM1[2]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[8] PLL:MUX.CLK_TO_DCM1[1]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[7] PLL:MUX.CLK_TO_DCM1[0]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[6] PLL:INV.SKEWRST
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[5] PLL:INV.SKEWSTB
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[4] PLL:MUX.CLKIN[1]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[3] PLL:MUX.CLK_TO_DCM0[1]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[2] PLL:MUX.CLK_TO_DCM0[0]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[1] ~PLL:PLL_NBTI_EN
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP04[0] PLL:MUX.TEST_CLK[2]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[15] PLL:MUX.CLKFBIN[1]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[14] PLL:MUX.CLKFBIN[4]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[13] PLL:MUX.CLKFBIN[0]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[12] PLL:MUX.CLKFBIN[3]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[11] PLL:PLL_VDD_SEL[1]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[10] PLL:MUX.CLKFBIN[2]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[9]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[8]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[7]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[6]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[5]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[4]
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[3]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[2]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[1]
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP03[0]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[15]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[14]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[13]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[12]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[11]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[10]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[9]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[8]
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[7]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[6]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[5]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[4]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[3]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[2]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[1] ~PLL:PLL_REG_INPUT
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP02[0]
spartan6 CMT_PLL bittile 7
BitFrame
spartan6 CMT_PLL bittile 8
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22
17 - - - - - - - - - - - - - - - - - - - - - - PLL:ENABLE
16 - - - - - - - - - - - - - - - - - - - - - - -
15 - - - - - - - - - - - - - - - - - - - - - - -
14 - - - - - - - - - - - - - - - - - - - - - - -
13 - - - - - - - - - - - - - - - - - - - - - - -
12 - - - - - - - - - - - - - - - - - - - - - - -
11 - - - - - - - - - - - - - - - - - - - - - - -
10 - - - - - - - - - - - - - - - - - - - - - - -
9 - - - - - - - - - - - - - - - - - - - - - - -
8 - - - - - - - - - - - - - - - - - - - - - - -
7 - - - - - - - - - - - - - - - - - - - - - - -
6 - - - - - - - - - - - - - - - - - - - - - - -
5 - - - - - - - - - - - - - - - - - - - - - - -
4 - - - - - - - - - - - - - - - - - - - - - - -
3 - - - - - - - - - - - - - - - - - - - - - - -
2 - - - - - - - - - - - - - - - - - - - - - - -
1 - - - - - - - - - - - - - - - - - - - - - - -
0 - - - - - - - - - - - - - - - - - - - - - - -
spartan6 CMT_PLL bittile 9
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[15] PLL:PLL_CLKOUT3_DT[0]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[14] PLL:PLL_CLKOUT3_DT[1]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[13] PLL:PLL_CLKOUT0_PM[1]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[12] PLL:PLL_CLKOUT0_PM[2]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[11] ~PLL:PLL_EN_VCO7
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[10] ~PLL:PLL_EN_VCO3
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[9] PLL:PLL_CLKOUT2_HT[4]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[8] ~PLL:PLL_EN_VCO2
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[7] PLL:PLL_CLKOUT2_HT[3]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[6] PLL:PLL_CLKOUT2_HT[2]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[5] PLL:PLL_CLKOUT2_HT[0]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[4] PLL:PLL_CLKOUT2_HT[1]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[3] PLL:PLL_CLKOUT2_EDGE
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[2] PLL:PLL_CLKOUT2_PM[0]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[1] PLL:PLL_CLK2MX[0]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP09[0] PLL:PLL_CLK2MX[1]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[15] PLL:PLL_CLKOUT2_PM[2]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[14] PLL:PLL_CLKOUT2_EN
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[13] PLL:PLL_CLKOUT2_LT[5]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[12] PLL:PLL_CLKOUT2_PM[1]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[11] PLL:PLL_CLKOUT2_NOCOUNT
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[10] PLL:PLL_CLKOUT2_LT[4]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[9] PLL:PLL_CLKOUT2_LT[3]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[8] PLL:PLL_CLKOUT2_LT[2]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[7] PLL:PLL_CLKOUT2_LT[0]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[6] PLL:PLL_CLKOUT2_DT[5]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[5] PLL:PLL_CLKOUT2_DT[3]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[4] PLL:PLL_CLKOUT2_DT[4]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[3] PLL:PLL_CLKOUT2_DT[1]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[2] PLL:PLL_CLKOUT2_DT[2]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[1] PLL:PLL_CLKOUT2_DT[0]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP08[0] ~PLL:PLL_EN_VCO1
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[15] PLL:PLL_CLKOUT0_EN
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[14] PLL:PLL_CLK0MX[0]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[13] PLL:INV.CLKBRST
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[12] PLL:PLL_CLKOUT1_HT[5]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[11] PLL:PLL_CLKOUT1_HT[3]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[10] PLL:PLL_CLKOUT1_HT[4]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[9] PLL:PLL_CLKOUT1_HT[2]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[8] PLL:PLL_CLKOUT1_HT[1]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[7] PLL:PLL_CLKOUT1_HT[0]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[6] PLL:PLL_CLKOUT1_PM[0]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[5] PLL:PLL_CLK1MX[1]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[4] PLL:PLL_CLKOUT1_EDGE
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[3] PLL:PLL_CLKOUT1_EN
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[2] PLL:PLL_CLK1MX[0]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[1] PLL:PLL_CLKOUT1_PM[1]
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP07[0] PLL:PLL_CLKOUT1_PM[2]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[15] PLL:PLL_CLKOUT1_LT[4]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[14] PLL:PLL_CLKOUT1_LT[5]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[13] PLL:PLL_CLKOUT1_LT[3]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[12] PLL:PLL_CLKOUT1_NOCOUNT
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[11] PLL:PLL_CLKOUT1_LT[1]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[10] PLL:PLL_CLKOUT1_LT[2]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[9] PLL:PLL_CLKOUT1_DT[5]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[8] PLL:PLL_EN_VCO_DIV6
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[7] PLL:PLL_CLKOUT1_DT[3]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[6] PLL:PLL_CLKOUT1_DT[2]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[5] PLL:PLL_CLKOUT1_DT[0]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[4] PLL:PLL_CLKOUT1_DT[1]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[3] PLL:PLL_CLK0MX[1]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[2] PLL:PLL_CLKOUT0_EDGE
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[1] PLL:PLL_CLKBURST_CNT[2]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP06[0] ~PLL:PLL_EN_VCO_DIV1
spartan6 CMT_PLL bittile 10
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[15] PLL:PLL_CLKOUT5_LT[2]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[14] PLL:PLL_CLKOUT5_LT[3]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[13] PLL:PLL_CLKOUT5_LT[0]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[12] PLL:PLL_CLKOUT5_LT[1]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[11] PLL:PLL_CLKOUT5_DT[4]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[10] PLL:PLL_CLKOUT5_DT[5]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[9] PLL:PLL_CLKOUT5_DT[3]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[8] PLL:PLL_CLKOUT5_DT[2]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[7] PLL:PLL_CLKOUT5_DT[1]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[6] PLL:PLL_CLKOUT0_LT[3]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[5] PLL:PLL_CLKOUT0_LT[0]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[4] PLL:PLL_CLKOUT0_LT[2]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[3] ~PLL:PLL_EN_VCO0
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[2] PLL:PLL_CLKOUT4_HT[5]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[1] PLL:PLL_CLKOUT4_HT[3]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0D[0] PLL:PLL_CLKOUT4_HT[4]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[15] PLL:PLL_CLKOUT4_HT[1]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[14] PLL:PLL_CLKOUT4_HT[2]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[13] PLL:PLL_CLKOUT4_PM[0]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[12] PLL:PLL_CLKOUT4_HT[0]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[11] PLL:PLL_CLK4MX[1]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[10] PLL:PLL_CLKOUT4_EDGE
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[9] PLL:PLL_CLK4MX[0]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[8] PLL:PLL_CLKOUT4_EN
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[7] PLL:PLL_CLKOUT4_PM[2]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[6] PLL:PLL_CLKOUT4_PM[1]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[5] PLL:PLL_CLKOUT4_LT[4]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[4] PLL:PLL_CLKOUT4_LT[5]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[3] PLL:PLL_CLKOUT4_LT[3]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[2] PLL:PLL_CLKOUT4_NOCOUNT
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[1] PLL:PLL_CLKOUT4_LT[1]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0C[0] PLL:PLL_CLKOUT4_LT[2]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[15] PLL:PLL_CLKOUT0_LT[5]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[14] PLL:PLL_CLKOUT4_DT[5]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[13] PLL:PLL_CLKOUT4_DT[0]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[12] PLL:PLL_CLKOUT4_DT[3]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[11] PLL:PLL_CLKOUT4_DT[1]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[10] PLL:PLL_CLKOUT4_DT[2]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[9] PLL:PLL_CLKOUT0_LT[4]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[8] ~PLL:PLL_EN_VCO4
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[7] PLL:PLL_CLKOUT3_HT[5]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[6] PLL:PLL_CLKOUT3_HT[4]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[5] PLL:PLL_CLKOUT3_HT[3]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[4] ~PLL:PLL_EN_VCO5
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[3] PLL:PLL_CLKOUT3_HT[1]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[2] PLL:PLL_CLKOUT3_HT[2]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[1] PLL:PLL_CLKOUT3_PM[0]
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0B[0] PLL:PLL_CLKOUT3_HT[0]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[15] PLL:PLL_CLK3MX[1]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[14] PLL:PLL_CLKOUT3_EDGE
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[13] PLL:PLL_CLKOUT3_EN
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[12] PLL:PLL_CLK3MX[0]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[11] PLL:PLL_CLKOUT3_PM[1]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[10] PLL:PLL_CLKOUT3_PM[2]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[9] PLL:PLL_CLKOUT3_LT[5]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[8] PLL:PLL_CLKOUT3_LT[4]
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[7] PLL:PLL_CLKOUT3_NOCOUNT
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[6] PLL:PLL_CLKOUT3_LT[2]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[5] PLL:PLL_CLKOUT3_LT[0]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[4] PLL:PLL_CLKOUT3_LT[1]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[3] PLL:PLL_CLKOUT3_DT[4]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[2] PLL:PLL_CLKOUT3_DT[5]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[1] PLL:PLL_CLKOUT3_DT[3]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0A[0] ~PLL:PLL_EN_VCO6
spartan6 CMT_PLL bittile 11
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[15] PLL:PLL_CLKFBOUT2_LT[0]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[14] PLL:PLL_CLKFBOUT2_DT[3]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[13] PLL:PLL_CLKFBOUT2_HT[2]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[12] PLL:PLL_CLKFBOUT2_HT[1]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[11] PLL:PLL_CLKFBOUT2_LT[1]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[10] PLL:PLL_CLKFBOUT2_HT[4]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[9] PLL:PLL_CLKOUT3_LT[3]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[8] PLL:PLL_CLKOUT3_DT[2]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[7] PLL:PLL_CLKOUT2_HT[5]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[6] PLL:PLL_CLKOUT2_LT[1]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[5] PLL:PLL_CLKOUT1_DT[4]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[4] PLL:PLL_CLKOUT1_LT[0]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[3] PLL:PLL_CLKOUT0_HT[0]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[2] PLL:PLL_CLKOUT0_PM[0]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[1] PLL:PLL_CLKOUT0_HT[2]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP11[0] PLL:PLL_CLKOUT0_HT[1]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[15] PLL:PLL_CLKBURST_CNT[1]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[14] PLL:PLL_CLKOUT0_HT[3]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[13] PLL:PLL_CLKOUT0_HT[5]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[12] PLL:PLL_CLKOUT0_HT[4]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[11] PLL:PLL_CLKFBOUT_HT[4]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[10] PLL:PLL_CLKFBOUT_HT[5]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[9] PLL:PLL_CLKFBOUT_HT[3]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[8] PLL:PLL_CLKFBOUT_HT[2]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[7] PLL:PLL_CLKFBOUT_HT[1]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[6] PLL:PLL_CLKFBOUT_HT[0]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[5] PLL:PLL_CLKFBOUT_EDGE
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[4] PLL:PLL_CLKFBOUT_PM[0]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[3] PLL:PLL_CLKFBOUT_EN
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[2] PLL:PLL_CLKFBMX[0]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[1] PLL:PLL_CLKFBOUT_PM[1]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP10[0] PLL:PLL_CLKFBOUT_PM[2]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[15] PLL:PLL_CLKFBOUT_LT[4]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[14] PLL:PLL_CLKFBOUT_LT[5]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[13] PLL:PLL_CLKFBOUT_LT[3]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[12] PLL:PLL_CLKFBOUT_NOCOUNT
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[11] PLL:PLL_CLKFBOUT_LT[1]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[10] PLL:PLL_CLKFBOUT_LT[2]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[9] PLL:PLL_CLKFBOUT_LT[0]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[8] PLL:PLL_CLKFBOUT_DT[5]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[7] PLL:PLL_CLKFBOUT_DT[4]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[6] PLL:PLL_CLKFBOUT_DT[3]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[5] PLL:PLL_CLKFBOUT_DT[1]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[4] PLL:PLL_CLKFBOUT_DT[2]
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[3] PLL:PLL_CLKOUT0_NOCOUNT
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[2] PLL:PLL_CLKOUT0_LT[1]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[1] ~PLL:PLL_DIRECT_PATH_CNTRL
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0F[0]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[15] PLL:PLL_CLKOUT5_HT[4]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[14] PLL:PLL_CLKOUT5_HT[5]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[13] PLL:PLL_CLKOUT5_HT[2]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[12] PLL:PLL_CLKOUT5_HT[3]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[11] PLL:PLL_CLKOUT5_HT[0]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[10] PLL:PLL_CLKOUT5_HT[1]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[9] PLL:PLL_CLKOUT5_PM[0]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[8] PLL:PLL_CLKOUT5_EDGE
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[7] PLL:PLL_CLK5MX[1]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[6] PLL:PLL_CLK5MX[0]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[5] PLL:PLL_CLKOUT5_PM[2]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[4] PLL:PLL_CLKOUT5_EN
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[3] PLL:PLL_CLKOUT5_LT[5]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[2] PLL:PLL_CLKOUT5_PM[1]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[1] PLL:PLL_CLKOUT5_NOCOUNT
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP0E[0] PLL:PLL_CLKOUT5_LT[4]
spartan6 CMT_PLL bittile 12
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[15] PLL:PLL_IN_DLY_SET[1]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[14] PLL:PLL_DIVCLK_NOCOUNT
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[13] PLL:PLL_IN_DLY_SET[8]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[12] PLL:PLL_IN_DLY_SET[3]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[11] PLL:PLL_IN_DLY_MX_SEL[3]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[10] PLL:PLL_IN_DLY_SET[6]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[9] PLL:PLL_IN_DLY_MX_SEL[1]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[8] ~PLL:PLL_EN_DLY
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[7] PLL:PLL_INTFB[0]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[6] ~PLL:PLL_CLKFBOUT2_EDGE
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[5] PLL:PLL_CLKFBOUT2_LT[5]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[4] PLL:PLL_CLKFBOUT2_LT[2]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[3] PLL:PLL_LOCK_REF_DLY[3]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[2] PLL:PLL_EN_CNTRL[79]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[1] PLL:PLL_LOCK_FB_DLY[2]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP15[0] PLL:PLL_LOCK_REF_DLY[4]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[15] PLL:PLL_UNLOCK_CNT[1]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[14] PLL:PLL_UNLOCK_CNT[2]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[13] PLL:PLL_CP_REPL[2]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[12] PLL:PLL_UNLOCK_CNT[0]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[11] PLL:PLL_CP_REPL[1]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[10] PLL:PLL_CP_REPL[3]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[9] PLL:PLL_CP_REPL[0]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[8] PLL:PLL_CP_RES[0]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[7] PLL:PLL_CP_RES[1]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[6] PLL:PLL_CLKFBOUT2_DT[1]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[5] PLL:PLL_CLKFBOUT2_LT[3]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[4] PLL:PLL_CLKFBOUT2_HT[0]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[3] PLL:PLL_CLKFBOUT2_DT[4]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[2] PLL:PLL_CLKFBOUT2_DT[0]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[1] PLL:PLL_CLKFBOUT2_DT[5]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP14[0] PLL:PLL_CLKFBOUT2_HT[5]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[15] PLL:PLL_DIVCLK_HT[5]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[14] PLL:PLL_CLKFBOUT2_HT[3]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[13] PLL:PLL_DIVCLK_HT[4]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[12]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[11] PLL:PLL_DIVCLK_HT[1]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[10] PLL:PLL_DIVCLK_HT[2]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[9] PLL:PLL_DIVCLK_LT[0]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[8]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[7] PLL:PLL_DIVCLK_LT[5]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[6] PLL:PLL_DIVCLK_LT[2]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[5] PLL:PLL_IN_DLY_SET[0]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[4] PLL:PLL_DIVCLK_EDGE
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[3] PLL:PLL_IN_DLY_SET[4]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[2] PLL:PLL_IN_DLY_SET[2]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[1] ~PLL:PLL_EN_TCLK2
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP13[0] PLL:PLL_IN_DLY_SET[7]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[15] ~PLL:PLL_EN_TCLK3
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[14] ~PLL:PLL_EN_TCLK1
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[13] PLL:PLL_CLKFBMX[1]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[12] PLL:PLL_IN_DLY_SET[5]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[11] PLL:PLL_CLKOUT5_DT[0]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[10] PLL:PLL_CLKFBOUT_DT[0]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[9] PLL:PLL_CLKOUT4_LT[0]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[8] PLL:PLL_CLKOUT4_DT[4]
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[7] PLL:PLL_IN_DLY_MX_SEL[4]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[6] PLL:PLL_IN_DLY_MX_SEL[2]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[5] ~PLL:PLL_EN_TCLK0
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[4] PLL:PLL_IN_DLY_MX_SEL[0]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[3] PLL:PLL_CLKFBOUT2_NOCOUNT
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[2] PLL:PLL_INTFB[1]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[1] PLL:PLL_CLKFBOUT2_DT[2]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP12[0] PLL:PLL_CLKFBOUT2_LT[4]
spartan6 CMT_PLL bittile 13
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[15] PLL:PLL_LOCK_CNT[4]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[14] PLL:PLL_LOCK_CNT[5]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[13] PLL:PLL_LOCK_CNT[1]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[12] PLL:PLL_LOCK_SAT_HIGH[4]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[11] PLL:PLL_LOCK_SAT_HIGH[1]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[10] PLL:PLL_LOCK_SAT_HIGH[2]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[9] PLL:PLL_LOCK_CNT[0]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[8] PLL:PLL_UNLOCK_CNT[6]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[7] PLL:PLL_LOCK_REF_DLY[0]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[6] PLL:PLL_LOCK_REF_DLY[1]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[5] PLL:PLL_LOCK_REF_DLY[2]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[4] PLL:PLL_UNLOCK_CNT[3]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[3] PLL:PLL_LOCK_FB_DLY[3]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[2] PLL:PLL_LOCK_FB_DLY[1]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[1] PLL:PLL_LOCK_FB_DLY[4]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP19[0] PLL:PLL_LOCK_FB_DLY[0]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[15] PLL:PLL_RES[0]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[14] PLL:PLL_RES[1]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[13] PLL:PLL_CP[0]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[12] ~PLL:PLL_SEL_SLIPD
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[11] PLL:PLL_CP[2]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[10] PLL:PLL_CP[1]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[9] PLL:PLL_CP[3]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[8] PLL:PLL_RES[3]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[7] PLL:PLL_RES[2]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[6] PLL:PLL_LOCK_CNT[6]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[5] PLL:PLL_PFD_CNTRL[2]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[4] ~PLL:PLL_CLK_LOST_DETECT
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[3] ~PLL:PLL_TEST_IN_WINDOW
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[2] PLL:PLL_LOCK_SAT_HIGH[9]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[1] PLL:PLL_LOCK_SAT_HIGH[8]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP18[0] PLL:PLL_PFD_DLY[0]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[15] PLL:PLL_PFD_DLY[1]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[14] PLL:PLL_PFD_CNTRL[0]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[13] PLL:PLL_CLAMP_REF_SEL[1]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[12] PLL:PLL_CLAMP_REF_SEL[2]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[11] ~PLL:PLL_CLAMP_BYPASS
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[10] ~PLL:PLL_MAN_LF_EN
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[9] PLL:PLL_LFHF[1]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[8] PLL:PLL_CLAMP_REF_SEL[0]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[7] ~PLL:PLL_VLFHIGH_DIS
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[6] PLL:INV.MANPDLF
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[5] PLL:PLL_LOCK_SAT_HIGH[7]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[4] PLL:INV.MANPULF
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[3] PLL:PLL_UNLOCK_CNT[8]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[2] PLL:PLL_UNLOCK_CNT[9]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[1] PLL:PLL_LOCK_CNT[3]
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP17[0] PLL:PLL_LOCK_CNT[2]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[15] PLL:PLL_LOCK_SAT_HIGH[5]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[14] PLL:PLL_LOCK_SAT_HIGH[3]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[13] PLL:PLL_LOCK_CNT[7]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[12] PLL:PLL_LOCK_SAT_HIGH[6]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[11] PLL:PLL_LFHF[0]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[10] PLL:PLL_LOCK_SAT_HIGH[0]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[9] ~PLL:PLL_CP_BIAS_TRIP_SHIFT
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[8] PLL:PLL_DIVCLK_HT[3]
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[7] PLL:PLL_DIVCLK_LT[1]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[6]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[5] PLL:PLL_DIVCLK_HT[0]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[4]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[3] PLL:PLL_DIVCLK_LT[3]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[2]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[1] PLL:PLL_DIVCLK_LT[4]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP16[0] PLL:PLL_DIVCLK_EN
spartan6 CMT_PLL bittile 14
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[15] PLL:PLL_EN_CNTRL[69]
62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[14] PLL:PLL_EN_CNTRL[13]
61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[13] PLL:PLL_EN_CNTRL[55]
60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[12] PLL:PLL_EN_CNTRL[52]
59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[11] PLL:PLL_EN_CNTRL[61]
58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[10] PLL:PLL_EN_CNTRL[56]
57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[9] PLL:PLL_EN_CNTRL[45]
56 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[8] PLL:PLL_EN_CNTRL[12]
55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[7] PLL:PLL_EN_CNTRL[47]
54 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[6] PLL:PLL_EN_CNTRL[8]
53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[5] PLL:PLL_EN_CNTRL[48]
52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[4] PLL:PLL_EN_CNTRL[44]
51 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[3] PLL:PLL_EN_CNTRL[53]
50 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[2] PLL:PLL_EN_CNTRL[22]
49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[1] PLL:PLL_EN_CNTRL[20]
48 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1C[0] PLL:PLL_EN_CNTRL[21]
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[15] PLL:PLL_EN_CNTRL[65]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[14] PLL:PLL_EN_CNTRL[64]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[13] PLL:PLL_EN_CNTRL[11]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[12] PLL:PLL_EN_CNTRL[4]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[11] PLL:PLL_EN_CNTRL[3]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[10] PLL:PLL_EN_CNTRL[7]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[9] PLL:PLL_EN_CNTRL[6]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[8] PLL:PLL_EN_CNTRL[5]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[7] PLL:PLL_EN_CNTRL[0]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[6] PLL:PLL_EN_CNTRL[1]
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[5] PLL:PLL_EN_CNTRL[28]
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[4] PLL:PLL_EN_CNTRL[19]
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[3] PLL:PLL_EN_CNTRL[60]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[2] PLL:PLL_EN_CNTRL[41]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[1] PLL:PLL_EN_CNTRL[25]
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1B[0] PLL:PLL_EN_CNTRL[18]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[15] PLL:PLL_EN_CNTRL[30]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[14] PLL:PLL_EN_CNTRL[42]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[13] PLL:PLL_EN_CNTRL[29]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[12] PLL:PLL_EN_CNTRL[39]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[11] PLL:PLL_EN_CNTRL[40]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[10] PLL:PLL_EN_CNTRL[35]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[9] PLL:PLL_EN_CNTRL[38]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[8] PLL:PLL_EN
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[7] PLL:PLL_EN_CNTRL[43]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[6] PLL:PLL_EN_CNTRL[62]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[5] PLL:PLL_EN_CNTRL[74]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[4] PLL:PLL_EN_CNTRL[2]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[3] PLL:PLL_PFD_CNTRL[3]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[2] PLL:PLL_PFD_CNTRL[1]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[1] PLL:PLL_LOCK_CNT[8]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1A[0] PLL:PLL_LOCK_CNT[9]
spartan6 CMT_PLL bittile 15
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
47 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[15] PLL:PLL_EN_CNTRL[23]
46 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[14] PLL:PLL_EN_CNTRL[34]
45 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[13] PLL:PLL_EN_CNTRL[50]
44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[12] PLL:PLL_EN_CNTRL[24]
43 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[11] PLL:PLL_EN_CNTRL[9]
42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[10] PLL:PLL_EN_CNTRL[10]
41 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[9] PLL:PLL_EN_CNTRL[33]
40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[8] PLL:PLL_EN_CNTRL[73]
39 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[7] PLL:PLL_EN_CNTRL[32]
38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[6] PLL:PLL_EN_CNTRL[31]
37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[5] PLL:PLL_EN_CNTRL[71]
36 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[4] PLL:PLL_EN_CNTRL[72]
35 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[3] PLL:PLL_EN_CNTRL[66]
34 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[2] PLL:PLL_EN_CNTRL[15]
33 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[1] PLL:PLL_EN_CNTRL[67]
32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1F[0] PLL:PLL_EN_CNTRL[16]
31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[15] PLL:PLL_EN_CNTRL[68]
30 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[14] PLL:PLL_EN_CNTRL[17]
29 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[13]
28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[12] PLL:PLL_EN_CNTRL[59]
27 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[11]
26 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[10]
25 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[9]
24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[8]
23 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[7] PLL:PLL_EN_CNTRL[84]
22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[6] ~PLL:INV.REL
21 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[5] PLL:INV.ENOUTSYNC
20 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[4] PLL:PLL_EN_CNTRL[83]
19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[3] PLL:PLL_EN_CNTRL[82]
18 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[2] PLL:PLL_EN_CNTRL[81]
17 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[1] PLL:INV.RST
16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1E[0] PLL:PLL_EN_CNTRL[80]
15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[15] PLL:PLL_UNLOCK_CNT[7]
14 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[14] PLL:PLL_UNLOCK_CNT[4]
13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[13] PLL:PLL_EN_CNTRL[57]
12 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[12] PLL:PLL_UNLOCK_CNT[5]
11 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[11] PLL:PLL_EN_CNTRL[49]
10 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[10] PLL:PLL_EN_CNTRL[58]
9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[9] PLL:PLL_EN_CNTRL[46]
8 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[8] PLL:PLL_EN_CNTRL[37]
7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[7] PLL:PLL_EN_CNTRL[36]
6 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[6] PLL:PLL_EN_CNTRL[27]
5 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[5] PLL:PLL_EN_CNTRL[51]
4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[4] PLL:PLL_EN_CNTRL[26]
3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[3] PLL:PLL_EN_CNTRL[63]
2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[2] PLL:PLL_EN_CNTRL[54]
1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[1] PLL:PLL_EN_CNTRL[70]
0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - PLL:DRP1D[0] PLL:PLL_EN_CNTRL[14]
spartan6 CMT_PLL bittile 16
BitFrame
spartan6 CMT_PLL bittile 17
BitFrame
spartan6 CMT_PLL bittile 18
BitFrame
spartan6 CMT_PLL bittile 19
BitFrame
spartan6 CMT_PLL bittile 20
BitFrame
spartan6 CMT_PLL bittile 21
BitFrame
spartan6 CMT_PLL bittile 22
BitFrame
0 1 2 3
63 - - - CMT:MUX.HCLK4[3]
62 - - - CMT:MUX.HCLK4[5]
61 - - - -
60 - - - CMT:MUX.HCLK4[4]
59 - - - CMT:MUX.HCLK4[1]
58 - - - CMT:MUX.CASC4[0]
57 - - - CMT:MUX.HCLK4[2]
56 - - - CMT:MUX.HCLK4[0]
55 - - - CMT:MUX.HCLK3[0]
54 - - - CMT:MUX.HCLK3[2]
53 - - - CMT:MUX.CASC3[0]
52 - - - CMT:MUX.HCLK3[1]
51 - - - CMT:MUX.HCLK3[4]
50 - - - -
49 - - - CMT:MUX.HCLK3[5]
48 - - - CMT:MUX.HCLK3[3]
47 - - - CMT:MUX.HCLK2[3]
46 - - - CMT:MUX.HCLK2[5]
45 - - - -
44 - - - CMT:MUX.HCLK2[4]
43 - - - CMT:MUX.HCLK2[1]
42 - - - CMT:MUX.CASC2[0]
41 - - - CMT:MUX.HCLK2[2]
40 - - - CMT:MUX.HCLK2[0]
39 - - - CMT:MUX.HCLK1[0]
38 - - - CMT:MUX.HCLK1[2]
37 - - - CMT:MUX.CASC1[0]
36 - - - CMT:MUX.HCLK1[1]
35 - - - CMT:MUX.HCLK1[4]
34 - - - -
33 - - - CMT:MUX.HCLK1[5]
32 - - - CMT:MUX.HCLK1[3]
31 - - - CMT:MUX.HCLK0[3]
30 - - - CMT:MUX.HCLK0[5]
29 - - - -
28 - - - CMT:MUX.HCLK0[4]
27 - - - CMT:MUX.HCLK0[1]
26 - - - CMT:MUX.CASC0[0]
25 - - - CMT:MUX.HCLK0[2]
24 - - - CMT:MUX.HCLK0[0]
23 - - - -
22 - - - -
21 - - - -
20 - - - -
19 - - - -
18 - - - -
17 - - - -
16 - - - -
15 - - - -
14 - - - -
13 - - - -
12 - - - -
11 - - - -
10 - - - -
9 - - - -
8 - - - -
7 - - - -
6 - - - -
5 - - - -
4 - - - -
3 - - - -
2 - - - -
1 - - - -
0 - - - -
spartan6 CMT_PLL bittile 23
BitFrame
0 1 2 3
23 - - - CMT:MUX.HCLK7[0]
22 - - - CMT:MUX.HCLK7[2]
21 - - - CMT:MUX.CASC7[0]
20 - - - CMT:MUX.HCLK7[1]
19 - - - CMT:MUX.HCLK7[4]
18 - - - -
17 - - - CMT:MUX.HCLK7[5]
16 - - - CMT:MUX.HCLK7[3]
15 - - - CMT:MUX.HCLK6[3]
14 - - - CMT:MUX.HCLK6[5]
13 - - - -
12 - - - CMT:MUX.HCLK6[4]
11 - - - CMT:MUX.HCLK6[1]
10 - - - CMT:MUX.CASC6[0]
9 - - - CMT:MUX.HCLK6[2]
8 - - - CMT:MUX.HCLK6[0]
7 - - - CMT:MUX.HCLK5[0]
6 - - - CMT:MUX.HCLK5[2]
5 - - - CMT:MUX.CASC5[0]
4 - - - CMT:MUX.HCLK5[1]
3 - - - CMT:MUX.HCLK5[4]
2 - - - -
1 - - - CMT:MUX.HCLK5[5]
0 - - - CMT:MUX.HCLK5[3]
spartan6 CMT_PLL bittile 24
BitFrame
0 1 2 3
63 - - - CMT:MUX.HCLK10[3]
62 - - - CMT:MUX.HCLK10[5]
61 - - - -
60 - - - CMT:MUX.HCLK10[4]
59 - - - CMT:MUX.HCLK10[1]
58 - - - CMT:MUX.CASC10[0]
57 - - - CMT:MUX.HCLK10[2]
56 - - - CMT:MUX.HCLK10[0]
55 - - - CMT:MUX.HCLK9[0]
54 - - - CMT:MUX.HCLK9[2]
53 - - - CMT:MUX.CASC9[0]
52 - - - CMT:MUX.HCLK9[1]
51 - - - CMT:MUX.HCLK9[4]
50 - - - -
49 - - - CMT:MUX.HCLK9[5]
48 - - - CMT:MUX.HCLK9[3]
47 - - - CMT:MUX.HCLK8[3]
46 - - - CMT:MUX.HCLK8[5]
45 - - - -
44 - - - CMT:MUX.HCLK8[4]
43 - - - CMT:MUX.HCLK8[1]
42 - - - CMT:MUX.CASC8[0]
41 - - - CMT:MUX.HCLK8[2]
40 - - - CMT:MUX.HCLK8[0]
39 - - - -
38 - - - -
37 - - - -
36 - - - -
35 - - - -
34 - - - -
33 - - - -
32 - - - -
31 - - - -
30 - - - -
29 - - - -
28 - - - -
27 - - - -
26 - - - -
25 - - - -
24 - - - -
23 - - - -
22 - - - -
21 - - - -
20 - - - -
19 - - - -
18 - - - -
17 - - - -
16 - - - -
15 - - - -
14 - - - -
13 - - - -
12 - - - -
11 - - - -
10 - - - -
9 - - - -
8 - - - -
7 - - - -
6 - - - -
5 - - - -
4 - - - -
3 - - - -
2 - - - -
1 - - - -
0 - - - -
spartan6 CMT_PLL bittile 25
BitFrame
0 1 2 3
39 - - - CMT:MUX.HCLK15[0]
38 - - - CMT:MUX.HCLK15[2]
37 - - - CMT:MUX.CASC15[0]
36 - - - CMT:MUX.HCLK15[1]
35 - - - CMT:MUX.HCLK15[4]
34 - - - -
33 - - - CMT:MUX.HCLK15[5]
32 - - - CMT:MUX.HCLK15[3]
31 - - - CMT:MUX.HCLK14[3]
30 - - - CMT:MUX.HCLK14[5]
29 - - - -
28 - - - CMT:MUX.HCLK14[4]
27 - - - CMT:MUX.HCLK14[1]
26 - - - CMT:MUX.CASC14[0]
25 - - - CMT:MUX.HCLK14[2]
24 - - - CMT:MUX.HCLK14[0]
23 - - - CMT:MUX.HCLK13[0]
22 - - - CMT:MUX.HCLK13[2]
21 - - - CMT:MUX.CASC13[0]
20 - - - CMT:MUX.HCLK13[1]
19 - - - CMT:MUX.HCLK13[4]
18 - - - -
17 - - - CMT:MUX.HCLK13[5]
16 - - - CMT:MUX.HCLK13[3]
15 - - - CMT:MUX.HCLK12[3]
14 - - - CMT:MUX.HCLK12[5]
13 - - - -
12 - - - CMT:MUX.HCLK12[4]
11 - - - CMT:MUX.HCLK12[1]
10 - - - CMT:MUX.CASC12[0]
9 - - - CMT:MUX.HCLK12[2]
8 - - - CMT:MUX.HCLK12[0]
7 - - - CMT:MUX.HCLK11[0]
6 - - - CMT:MUX.HCLK11[2]
5 - - - CMT:MUX.CASC11[0]
4 - - - CMT:MUX.HCLK11[1]
3 - - - CMT:MUX.HCLK11[4]
2 - - - -
1 - - - CMT:MUX.HCLK11[5]
0 - - - CMT:MUX.HCLK11[3]
CMT:MUX.CASC0 22.3.26
CMT:MUX.CASC1 22.3.37
CMT:MUX.CASC10 24.3.58
CMT:MUX.CASC11 25.3.5
CMT:MUX.CASC12 25.3.10
CMT:MUX.CASC13 25.3.21
CMT:MUX.CASC14 25.3.26
CMT:MUX.CASC15 25.3.37
CMT:MUX.CASC2 22.3.42
CMT:MUX.CASC3 22.3.53
CMT:MUX.CASC4 22.3.58
CMT:MUX.CASC5 23.3.5
CMT:MUX.CASC6 23.3.10
CMT:MUX.CASC7 23.3.21
CMT:MUX.CASC8 24.3.42
CMT:MUX.CASC9 24.3.53
PASS 0
HCLK 1
CMT:MUX.HCLK0 22.3.30 22.3.28 22.3.31 22.3.25 22.3.27 22.3.24
CMT:MUX.HCLK1 22.3.33 22.3.35 22.3.32 22.3.38 22.3.36 22.3.39
CMT:MUX.HCLK10 24.3.62 24.3.60 24.3.63 24.3.57 24.3.59 24.3.56
CMT:MUX.HCLK11 25.3.1 25.3.3 25.3.0 25.3.6 25.3.4 25.3.7
CMT:MUX.HCLK12 25.3.14 25.3.12 25.3.15 25.3.9 25.3.11 25.3.8
CMT:MUX.HCLK13 25.3.17 25.3.19 25.3.16 25.3.22 25.3.20 25.3.23
CMT:MUX.HCLK14 25.3.30 25.3.28 25.3.31 25.3.25 25.3.27 25.3.24
CMT:MUX.HCLK15 25.3.33 25.3.35 25.3.32 25.3.38 25.3.36 25.3.39
CMT:MUX.HCLK2 22.3.46 22.3.44 22.3.47 22.3.41 22.3.43 22.3.40
CMT:MUX.HCLK3 22.3.49 22.3.51 22.3.48 22.3.54 22.3.52 22.3.55
CMT:MUX.HCLK4 22.3.62 22.3.60 22.3.63 22.3.57 22.3.59 22.3.56
CMT:MUX.HCLK5 23.3.1 23.3.3 23.3.0 23.3.6 23.3.4 23.3.7
CMT:MUX.HCLK6 23.3.14 23.3.12 23.3.15 23.3.9 23.3.11 23.3.8
CMT:MUX.HCLK7 23.3.17 23.3.19 23.3.16 23.3.22 23.3.20 23.3.23
CMT:MUX.HCLK8 24.3.46 24.3.44 24.3.47 24.3.41 24.3.43 24.3.40
CMT:MUX.HCLK9 24.3.49 24.3.51 24.3.48 24.3.54 24.3.52 24.3.55
NONE 0 0 0 0 0 0
CKINT 0 0 1 0 0 1
PLL_CLKFBOUT 0 0 1 0 1 0
PLL_TEST_CLK_OUT 0 0 1 1 0 0
PLL_CLKOUT2 0 1 0 0 0 1
PLL_CLKOUT0 0 1 0 0 1 0
PLL_CLKOUT1 0 1 0 1 0 0
PLL_CLKOUT5 1 0 0 0 0 1
PLL_CLKOUT3 1 0 0 0 1 0
PLL_CLKOUT4 1 0 0 1 0 0
PLL:CLKINSEL_MODE 6.30.53
STATIC 0
DYNAMIC 1
PLL:CLKINSEL_STATIC 6.30.52
PLL:CLKIN_CLKFBIN_USED 6.30.50
PLL:ENABLE 8.22.17
PLL:INV.CLKBRST 9.30.29
PLL:INV.ENOUTSYNC 15.30.21
PLL:INV.MANPDLF 13.30.22
PLL:INV.MANPULF 13.30.20
PLL:INV.RST 15.30.17
PLL:INV.SKEWRST 6.30.38
PLL:INV.SKEWSTB 6.30.37
PLL:PLL_CLKFBOUT2_NOCOUNT 12.30.3
PLL:PLL_CLKFBOUT_EDGE 11.30.37
PLL:PLL_CLKFBOUT_EN 11.30.35
PLL:PLL_CLKFBOUT_NOCOUNT 11.30.28
PLL:PLL_CLKOUT0_EDGE 9.30.2
PLL:PLL_CLKOUT0_EN 9.30.31
PLL:PLL_CLKOUT0_NOCOUNT 11.30.19
PLL:PLL_CLKOUT1_EDGE 9.30.20
PLL:PLL_CLKOUT1_EN 9.30.19
PLL:PLL_CLKOUT1_NOCOUNT 9.30.12
PLL:PLL_CLKOUT2_EDGE 9.30.51
PLL:PLL_CLKOUT2_EN 9.30.46
PLL:PLL_CLKOUT2_NOCOUNT 9.30.43
PLL:PLL_CLKOUT3_EDGE 10.30.14
PLL:PLL_CLKOUT3_EN 10.30.13
PLL:PLL_CLKOUT3_NOCOUNT 10.30.7
PLL:PLL_CLKOUT4_EDGE 10.30.42
PLL:PLL_CLKOUT4_EN 10.30.40
PLL:PLL_CLKOUT4_NOCOUNT 10.30.34
PLL:PLL_CLKOUT5_EDGE 11.30.8
PLL:PLL_CLKOUT5_EN 11.30.4
PLL:PLL_CLKOUT5_NOCOUNT 11.30.1
PLL:PLL_DIVCLK_EDGE 12.30.20
PLL:PLL_DIVCLK_EN 13.30.0
PLL:PLL_DIVCLK_NOCOUNT 12.30.62
PLL:PLL_EN 14.30.8
PLL:PLL_EN_VCO_DIV6 9.30.8
non-inverted [0]
PLL:DRP00 5.30.47 5.30.46 5.30.45 5.30.44 5.30.43 5.30.42 5.30.41 5.30.40 5.30.39 5.30.38 5.30.37 5.30.36 5.30.35 5.30.34 5.30.33 5.30.32
PLL:DRP01 5.30.63 5.30.62 5.30.61 5.30.60 5.30.59 5.30.58 5.30.57 5.30.56 5.30.55 5.30.54 5.30.53 5.30.52 5.30.51 5.30.50 5.30.49 5.30.48
PLL:DRP02 6.30.15 6.30.14 6.30.13 6.30.12 6.30.11 6.30.10 6.30.9 6.30.8 6.30.7 6.30.6 6.30.5 6.30.4 6.30.3 6.30.2 6.30.1 6.30.0
PLL:DRP03 6.30.31 6.30.30 6.30.29 6.30.28 6.30.27 6.30.26 6.30.25 6.30.24 6.30.23 6.30.22 6.30.21 6.30.20 6.30.19 6.30.18 6.30.17 6.30.16
PLL:DRP04 6.30.47 6.30.46 6.30.45 6.30.44 6.30.43 6.30.42 6.30.41 6.30.40 6.30.39 6.30.38 6.30.37 6.30.36 6.30.35 6.30.34 6.30.33 6.30.32
PLL:DRP05 6.30.63 6.30.62 6.30.61 6.30.60 6.30.59 6.30.58 6.30.57 6.30.56 6.30.55 6.30.54 6.30.53 6.30.52 6.30.51 6.30.50 6.30.49 6.30.48
PLL:DRP06 9.30.15 9.30.14 9.30.13 9.30.12 9.30.11 9.30.10 9.30.9 9.30.8 9.30.7 9.30.6 9.30.5 9.30.4 9.30.3 9.30.2 9.30.1 9.30.0
PLL:DRP07 9.30.31 9.30.30 9.30.29 9.30.28 9.30.27 9.30.26 9.30.25 9.30.24 9.30.23 9.30.22 9.30.21 9.30.20 9.30.19 9.30.18 9.30.17 9.30.16
PLL:DRP08 9.30.47 9.30.46 9.30.45 9.30.44 9.30.43 9.30.42 9.30.41 9.30.40 9.30.39 9.30.38 9.30.37 9.30.36 9.30.35 9.30.34 9.30.33 9.30.32
PLL:DRP09 9.30.63 9.30.62 9.30.61 9.30.60 9.30.59 9.30.58 9.30.57 9.30.56 9.30.55 9.30.54 9.30.53 9.30.52 9.30.51 9.30.50 9.30.49 9.30.48
PLL:DRP0A 10.30.15 10.30.14 10.30.13 10.30.12 10.30.11 10.30.10 10.30.9 10.30.8 10.30.7 10.30.6 10.30.5 10.30.4 10.30.3 10.30.2 10.30.1 10.30.0
PLL:DRP0B 10.30.31 10.30.30 10.30.29 10.30.28 10.30.27 10.30.26 10.30.25 10.30.24 10.30.23 10.30.22 10.30.21 10.30.20 10.30.19 10.30.18 10.30.17 10.30.16
PLL:DRP0C 10.30.47 10.30.46 10.30.45 10.30.44 10.30.43 10.30.42 10.30.41 10.30.40 10.30.39 10.30.38 10.30.37 10.30.36 10.30.35 10.30.34 10.30.33 10.30.32
PLL:DRP0D 10.30.63 10.30.62 10.30.61 10.30.60 10.30.59 10.30.58 10.30.57 10.30.56 10.30.55 10.30.54 10.30.53 10.30.52 10.30.51 10.30.50 10.30.49 10.30.48
PLL:DRP0E 11.30.15 11.30.14 11.30.13 11.30.12 11.30.11 11.30.10 11.30.9 11.30.8 11.30.7 11.30.6 11.30.5 11.30.4 11.30.3 11.30.2 11.30.1 11.30.0
PLL:DRP0F 11.30.31 11.30.30 11.30.29 11.30.28 11.30.27 11.30.26 11.30.25 11.30.24 11.30.23 11.30.22 11.30.21 11.30.20 11.30.19 11.30.18 11.30.17 11.30.16
PLL:DRP10 11.30.47 11.30.46 11.30.45 11.30.44 11.30.43 11.30.42 11.30.41 11.30.40 11.30.39 11.30.38 11.30.37 11.30.36 11.30.35 11.30.34 11.30.33 11.30.32
PLL:DRP11 11.30.63 11.30.62 11.30.61 11.30.60 11.30.59 11.30.58 11.30.57 11.30.56 11.30.55 11.30.54 11.30.53 11.30.52 11.30.51 11.30.50 11.30.49 11.30.48
PLL:DRP12 12.30.15 12.30.14 12.30.13 12.30.12 12.30.11 12.30.10 12.30.9 12.30.8 12.30.7 12.30.6 12.30.5 12.30.4 12.30.3 12.30.2 12.30.1 12.30.0
PLL:DRP13 12.30.31 12.30.30 12.30.29 12.30.28 12.30.27 12.30.26 12.30.25 12.30.24 12.30.23 12.30.22 12.30.21 12.30.20 12.30.19 12.30.18 12.30.17 12.30.16
PLL:DRP14 12.30.47 12.30.46 12.30.45 12.30.44 12.30.43 12.30.42 12.30.41 12.30.40 12.30.39 12.30.38 12.30.37 12.30.36 12.30.35 12.30.34 12.30.33 12.30.32
PLL:DRP15 12.30.63 12.30.62 12.30.61 12.30.60 12.30.59 12.30.58 12.30.57 12.30.56 12.30.55 12.30.54 12.30.53 12.30.52 12.30.51 12.30.50 12.30.49 12.30.48
PLL:DRP16 13.30.15 13.30.14 13.30.13 13.30.12 13.30.11 13.30.10 13.30.9 13.30.8 13.30.7 13.30.6 13.30.5 13.30.4 13.30.3 13.30.2 13.30.1 13.30.0
PLL:DRP17 13.30.31 13.30.30 13.30.29 13.30.28 13.30.27 13.30.26 13.30.25 13.30.24 13.30.23 13.30.22 13.30.21 13.30.20 13.30.19 13.30.18 13.30.17 13.30.16
PLL:DRP18 13.30.47 13.30.46 13.30.45 13.30.44 13.30.43 13.30.42 13.30.41 13.30.40 13.30.39 13.30.38 13.30.37 13.30.36 13.30.35 13.30.34 13.30.33 13.30.32
PLL:DRP19 13.30.63 13.30.62 13.30.61 13.30.60 13.30.59 13.30.58 13.30.57 13.30.56 13.30.55 13.30.54 13.30.53 13.30.52 13.30.51 13.30.50 13.30.49 13.30.48
PLL:DRP1A 14.30.15 14.30.14 14.30.13 14.30.12 14.30.11 14.30.10 14.30.9 14.30.8 14.30.7 14.30.6 14.30.5 14.30.4 14.30.3 14.30.2 14.30.1 14.30.0
PLL:DRP1B 14.30.31 14.30.30 14.30.29 14.30.28 14.30.27 14.30.26 14.30.25 14.30.24 14.30.23 14.30.22 14.30.21 14.30.20 14.30.19 14.30.18 14.30.17 14.30.16
PLL:DRP1C 14.30.63 14.30.62 14.30.61 14.30.60 14.30.59 14.30.58 14.30.57 14.30.56 14.30.55 14.30.54 14.30.53 14.30.52 14.30.51 14.30.50 14.30.49 14.30.48
PLL:DRP1D 15.30.15 15.30.14 15.30.13 15.30.12 15.30.11 15.30.10 15.30.9 15.30.8 15.30.7 15.30.6 15.30.5 15.30.4 15.30.3 15.30.2 15.30.1 15.30.0
PLL:DRP1E 15.30.31 15.30.30 15.30.29 15.30.28 15.30.27 15.30.26 15.30.25 15.30.24 15.30.23 15.30.22 15.30.21 15.30.20 15.30.19 15.30.18 15.30.17 15.30.16
PLL:DRP1F 15.30.47 15.30.46 15.30.45 15.30.44 15.30.43 15.30.42 15.30.41 15.30.40 15.30.39 15.30.38 15.30.37 15.30.36 15.30.35 15.30.34 15.30.33 15.30.32
non-inverted [15] [14] [13] [12] [11] [10] [9] [8] [7] [6] [5] [4] [3] [2] [1] [0]
PLL:INV.CLKINSEL 6.30.54
PLL:INV.REL 15.30.22
PLL:PLL_CLAMP_BYPASS 13.30.27
PLL:PLL_CLKBURST_ENABLE 6.30.62
PLL:PLL_CLKFBOUT2_EDGE 12.30.54
PLL:PLL_CLK_LOST_DETECT 13.30.36
PLL:PLL_CP_BIAS_TRIP_SHIFT 13.30.9
PLL:PLL_DIRECT_PATH_CNTRL 11.30.17
PLL:PLL_EN_DLY 12.30.56
PLL:PLL_EN_TCLK0 12.30.5
PLL:PLL_EN_TCLK1 12.30.14
PLL:PLL_EN_TCLK2 12.30.17
PLL:PLL_EN_TCLK3 12.30.15
PLL:PLL_EN_VCO0 10.30.51
PLL:PLL_EN_VCO1 9.30.32
PLL:PLL_EN_VCO2 9.30.56
PLL:PLL_EN_VCO3 9.30.58
PLL:PLL_EN_VCO4 10.30.24
PLL:PLL_EN_VCO5 10.30.20
PLL:PLL_EN_VCO6 10.30.0
PLL:PLL_EN_VCO7 9.30.59
PLL:PLL_EN_VCO_DIV1 9.30.0
PLL:PLL_MAN_LF_EN 13.30.26
PLL:PLL_NBTI_EN 6.30.33
PLL:PLL_PWRD_CFG 5.30.34
PLL:PLL_REG_INPUT 6.30.1
PLL:PLL_SEL_SLIPD 13.30.44
PLL:PLL_TEST_IN_WINDOW 13.30.35
PLL:PLL_VLFHIGH_DIS 13.30.23
inverted ~[0]
PLL:MUX.CLKFBIN 6.30.30 6.30.28 6.30.26 6.30.31 6.30.29
BUFIO2FB_BT0 0 0 0 0 0
BUFIO2FB_BT1 0 0 0 0 1
BUFIO2FB_BT2 0 0 0 1 0
BUFIO2FB_BT3 0 0 0 1 1
BUFIO2FB_BT4 0 0 1 0 0
BUFIO2FB_BT5 0 0 1 0 1
BUFIO2FB_BT6 0 0 1 1 0
BUFIO2FB_BT7 0 0 1 1 1
BUFIO2FB_LR0 0 1 0 0 1
BUFIO2FB_LR1 0 1 0 1 0
BUFIO2FB_LR2 0 1 0 1 1
CKINT1 0 1 1 0 0
BUFIO2FB_LR4 0 1 1 0 1
BUFIO2FB_LR5 0 1 1 1 0
BUFIO2FB_LR6 0 1 1 1 1
CKINT0 1 0 0 1 1
CLKFBOUT 1 0 1 0 0
CLKFBDCM 1 0 1 1 1
BUFIO2FB_LR3 1 1 0 1 1
BUFIO2FB_LR7 1 1 1 1 1
PLL:MUX.CLKIN 6.30.48 6.30.55 6.30.36 6.30.51
BUFIO2_BT0_4 0 0 0 0
BUFIO2_BT1_5 0 0 0 1
BUFIO2_BT2_6 0 0 1 0
BUFIO2_BT3_7 0 0 1 1
CKINT1 0 1 0 0
BUFIO2_LR0_4 0 1 0 1
BUFIO2_LR1_5 0 1 1 0
BUFIO2_LR2_6 0 1 1 1
CLK_FROM_DCM1 1 0 0 0
CKINT0 1 0 1 1
CLK_FROM_DCM0 1 1 0 0
BUFIO2_LR3_7 1 1 1 1
PLL:MUX.CLK_TO_DCM0 6.30.42 6.30.35 6.30.34
CLKOUT0 0 0 0
CLKOUT1 0 0 1
CLKOUT2 0 1 0
CLKOUT3 0 1 1
CLKOUT4 1 0 0
CLKOUT5 1 0 1
NONE 1 1 0
PLL:MUX.CLK_TO_DCM1 6.30.41 6.30.40 6.30.39
CLKOUT0 0 0 0
CLKOUT1 0 0 1
CLKOUT2 0 1 0
CLKOUT3 0 1 1
CLKOUT4 1 0 0
CLKOUT5 1 0 1
NONE 1 1 0
CLKFBOUT 1 1 1
PLL:MUX.TEST_CLK 6.30.32 6.30.45 6.30.43
DCM1_CLKIN 0 0 0
DCM1_CLKFB 0 0 1
DCM0_CLKIN 0 1 0
DCM0_CLKFB 0 1 1
CLKIN1 1 0 0
CLKFBIN 1 1 0
PLL:PLL_ADD_LEAKAGE 6.30.44 6.30.47
PLL:PLL_AVDD_COMP_SET 5.30.51 5.30.56
PLL:PLL_CLK0MX 9.30.3 9.30.30
PLL:PLL_CLK1MX 9.30.21 9.30.18
PLL:PLL_CLK2MX 9.30.48 9.30.49
PLL:PLL_CLK3MX 10.30.15 10.30.12
PLL:PLL_CLK4MX 10.30.43 10.30.41
PLL:PLL_CLK5MX 11.30.7 11.30.6
PLL:PLL_CLKFBMX 12.30.13 11.30.34
PLL:PLL_CP_RES 12.30.39 12.30.40
PLL:PLL_DVDD_COMP_SET 5.30.33 5.30.32
PLL:PLL_EN_LEAKAGE 6.30.49 6.30.46
PLL:PLL_INTFB 12.30.2 12.30.55
PLL:PLL_LFHF 13.30.25 13.30.11
PLL:PLL_PFD_DLY 13.30.31 13.30.32
PLL:PLL_VDD_SEL 6.30.27 5.30.35
non-inverted [1] [0]
PLL:PLL_CLAMP_REF_SEL 13.30.28 13.30.29 13.30.24
PLL:PLL_CLKBURST_CNT 9.30.1 11.30.47 6.30.60
PLL:PLL_CLKFBOUT_PM 11.30.32 11.30.33 11.30.36
PLL:PLL_CLKOUT0_PM 9.30.60 9.30.61 11.30.50
PLL:PLL_CLKOUT1_PM 9.30.16 9.30.17 9.30.22
PLL:PLL_CLKOUT2_PM 9.30.47 9.30.44 9.30.50
PLL:PLL_CLKOUT3_PM 10.30.10 10.30.11 10.30.17
PLL:PLL_CLKOUT4_PM 10.30.39 10.30.38 10.30.45
PLL:PLL_CLKOUT5_PM 11.30.5 11.30.2 11.30.9
non-inverted [2] [1] [0]
PLL:PLL_CLKFBOUT2_DT 12.30.33 12.30.35 11.30.62 12.30.1 12.30.38 12.30.34
PLL:PLL_CLKFBOUT2_HT 12.30.32 11.30.58 12.30.30 11.30.61 11.30.60 12.30.36
PLL:PLL_CLKFBOUT2_LT 12.30.53 12.30.0 12.30.37 12.30.52 11.30.59 11.30.63
PLL:PLL_CLKFBOUT_DT 11.30.24 11.30.23 11.30.22 11.30.20 11.30.21 12.30.10
PLL:PLL_CLKFBOUT_HT 11.30.42 11.30.43 11.30.41 11.30.40 11.30.39 11.30.38
PLL:PLL_CLKFBOUT_LT 11.30.30 11.30.31 11.30.29 11.30.26 11.30.27 11.30.25
PLL:PLL_CLKOUT0_DT 6.30.63 6.30.61 6.30.58 6.30.59 6.30.57 6.30.56
PLL:PLL_CLKOUT0_HT 11.30.45 11.30.44 11.30.46 11.30.49 11.30.48 11.30.51
PLL:PLL_CLKOUT0_LT 10.30.31 10.30.25 10.30.54 10.30.52 11.30.18 10.30.53
PLL:PLL_CLKOUT1_DT 9.30.9 11.30.53 9.30.7 9.30.6 9.30.4 9.30.5
PLL:PLL_CLKOUT1_HT 9.30.28 9.30.26 9.30.27 9.30.25 9.30.24 9.30.23
PLL:PLL_CLKOUT1_LT 9.30.14 9.30.15 9.30.13 9.30.10 9.30.11 11.30.52
PLL:PLL_CLKOUT2_DT 9.30.38 9.30.36 9.30.37 9.30.34 9.30.35 9.30.33
PLL:PLL_CLKOUT2_HT 11.30.55 9.30.57 9.30.55 9.30.54 9.30.52 9.30.53
PLL:PLL_CLKOUT2_LT 9.30.45 9.30.42 9.30.41 9.30.40 11.30.54 9.30.39
PLL:PLL_CLKOUT3_DT 10.30.2 10.30.3 10.30.1 11.30.56 9.30.62 9.30.63
PLL:PLL_CLKOUT3_HT 10.30.23 10.30.22 10.30.21 10.30.18 10.30.19 10.30.16
PLL:PLL_CLKOUT3_LT 10.30.9 10.30.8 11.30.57 10.30.6 10.30.4 10.30.5
PLL:PLL_CLKOUT4_DT 10.30.30 12.30.8 10.30.28 10.30.26 10.30.27 10.30.29
PLL:PLL_CLKOUT4_HT 10.30.50 10.30.48 10.30.49 10.30.46 10.30.47 10.30.44
PLL:PLL_CLKOUT4_LT 10.30.36 10.30.37 10.30.35 10.30.32 10.30.33 12.30.9
PLL:PLL_CLKOUT5_DT 10.30.58 10.30.59 10.30.57 10.30.56 10.30.55 12.30.11
PLL:PLL_CLKOUT5_HT 11.30.14 11.30.15 11.30.12 11.30.13 11.30.10 11.30.11
PLL:PLL_CLKOUT5_LT 11.30.3 11.30.0 10.30.62 10.30.63 10.30.60 10.30.61
PLL:PLL_DIVCLK_HT 12.30.31 12.30.29 13.30.8 12.30.26 12.30.27 13.30.5
PLL:PLL_DIVCLK_LT 12.30.23 13.30.1 13.30.3 12.30.22 13.30.7 12.30.25
non-inverted [5] [4] [3] [2] [1] [0]
PLL:PLL_CP 13.30.41 13.30.43 13.30.42 13.30.45
PLL:PLL_CP_REPL 12.30.42 12.30.45 12.30.43 12.30.41
PLL:PLL_PFD_CNTRL 14.30.3 13.30.37 14.30.2 13.30.30
PLL:PLL_RES 13.30.40 13.30.39 13.30.46 13.30.47
non-inverted [3] [2] [1] [0]
PLL:PLL_EN_CNTRL 15.30.23 15.30.20 15.30.19 15.30.18 15.30.16 12.30.50 5.30.59 5.30.58 5.30.57 5.30.55 14.30.5 15.30.40 15.30.36 15.30.37 15.30.1 14.30.63 15.30.31 15.30.33 15.30.35 14.30.31 14.30.30 15.30.3 14.30.6 14.30.59 14.30.19 15.30.28 15.30.10 15.30.13 14.30.58 14.30.61 15.30.2 14.30.51 14.30.60 15.30.5 15.30.45 15.30.11 14.30.53 14.30.55 15.30.9 14.30.57 14.30.52 14.30.7 14.30.14 14.30.18 14.30.11 14.30.12 14.30.9 15.30.8 15.30.7 14.30.10 15.30.46 15.30.41 15.30.39 15.30.38 14.30.15 14.30.13 14.30.21 15.30.6 15.30.4 14.30.17 15.30.44 15.30.47 14.30.50 14.30.48 14.30.49 14.30.20 14.30.16 15.30.30 15.30.32 15.30.34 15.30.0 14.30.62 14.30.56 14.30.29 15.30.42 15.30.43 14.30.54 14.30.26 14.30.25 14.30.24 14.30.28 14.30.27 14.30.4 14.30.22 14.30.23
non-inverted [84] [83] [82] [81] [80] [79] [78] [77] [76] [75] [74] [73] [72] [71] [70] [69] [68] [67] [66] [65] [64] [63] [62] [61] [60] [59] [58] [57] [56] [55] [54] [53] [52] [51] [50] [49] [48] [47] [46] [45] [44] [43] [42] [41] [40] [39] [38] [37] [36] [35] [34] [33] [32] [31] [30] [29] [28] [27] [26] [25] [24] [23] [22] [21] [20] [19] [18] [17] [16] [15] [14] [13] [12] [11] [10] [9] [8] [7] [6] [5] [4] [3] [2] [1] [0]
PLL:PLL_IN_DLY_MX_SEL 12.30.7 12.30.59 12.30.6 12.30.57 12.30.4
PLL:PLL_LOCK_FB_DLY 13.30.49 13.30.51 12.30.49 13.30.50 13.30.48
PLL:PLL_LOCK_REF_DLY 12.30.48 12.30.51 13.30.53 13.30.54 13.30.55
non-inverted [4] [3] [2] [1] [0]
PLL:PLL_IN_DLY_SET 12.30.61 12.30.16 12.30.58 12.30.12 12.30.19 12.30.60 12.30.18 12.30.63 12.30.21
non-inverted [8] [7] [6] [5] [4] [3] [2] [1] [0]
PLL:PLL_LOCK_CNT 14.30.0 14.30.1 13.30.13 13.30.38 13.30.62 13.30.63 13.30.17 13.30.16 13.30.61 13.30.57
PLL:PLL_LOCK_SAT_HIGH 13.30.34 13.30.33 13.30.21 13.30.12 13.30.15 13.30.60 13.30.14 13.30.58 13.30.59 13.30.10
PLL:PLL_UNLOCK_CNT 13.30.18 13.30.19 15.30.15 13.30.56 15.30.12 15.30.14 13.30.52 12.30.46 12.30.47 12.30.44
non-inverted [9] [8] [7] [6] [5] [4] [3] [2] [1] [0]

Tables

Name PLL:PLL_LOCK_REF_DLY PLL:PLL_LOCK_FB_DLY PLL:PLL_LOCK_CNT PLL:PLL_LOCK_SAT_HIGH PLL:PLL_UNLOCK_CNT
1 9 7 1000 1001 1
10 31 29 1000 1001 1
11 31 29 900 1001 1
12 31 29 825 1001 1
13 31 29 750 1001 1
14 31 29 700 1001 1
15 31 29 650 1001 1
16 31 29 625 1001 1
17 31 29 575 1001 1
18 31 29 550 1001 1
19 31 29 525 1001 1
2 9 7 1000 1001 1
20 31 29 500 1001 1
21 31 29 475 1001 1
22 31 29 450 1001 1
23 31 29 425 1001 1
24 31 29 400 1001 1
25 31 29 400 1001 1
26 31 29 375 1001 1
27 31 29 350 1001 1
28 31 29 350 1001 1
29 31 29 325 1001 1
3 13 11 1000 1001 1
30 31 29 325 1001 1
31 31 29 300 1001 1
32 31 29 300 1001 1
33 31 29 300 1001 1
34 31 29 275 1001 1
35 31 29 275 1001 1
36 31 29 275 1001 1
37 31 29 250 1001 1
38 31 29 250 1001 1
39 31 29 250 1001 1
4 18 16 1000 1001 1
40 31 29 250 1001 1
41 31 29 250 1001 1
42 31 29 250 1001 1
43 31 29 250 1001 1
44 31 29 250 1001 1
45 31 29 250 1001 1
46 31 29 250 1001 1
47 31 29 250 1001 1
48 31 29 250 1001 1
49 31 29 250 1001 1
5 22 20 1000 1001 1
50 31 29 250 1001 1
51 31 29 250 1001 1
52 31 29 250 1001 1
53 31 29 250 1001 1
54 31 29 250 1001 1
55 31 29 250 1001 1
56 31 29 250 1001 1
57 31 29 250 1001 1
58 31 29 250 1001 1
59 31 29 250 1001 1
6 26 24 1000 1001 1
60 31 29 250 1001 1
61 31 29 250 1001 1
62 31 29 250 1001 1
63 31 29 250 1001 1
64 31 29 250 1001 1
7 31 29 1000 1001 1
8 31 29 1000 1001 1
9 31 29 1000 1001 1
Name PLL:PLL_CP PLL:PLL_CP_REPL PLL:PLL_RES PLL:PLL_LFHF
HIGH:1 2 2 11 3
HIGH:10 14 14 14 3
HIGH:11 15 15 14 3
HIGH:12 15 15 1 3
HIGH:13 15 15 1 3
HIGH:14 14 14 6 3
HIGH:15 14 14 6 3
HIGH:16 14 14 10 3
HIGH:17 14 14 10 3
HIGH:18 15 15 10 3
HIGH:19 15 15 10 3
HIGH:2 5 5 15 3
HIGH:20 15 15 10 3
HIGH:21 15 15 10 3
HIGH:22 13 13 12 3
HIGH:23 13 13 12 3
HIGH:24 14 14 12 3
HIGH:25 14 14 12 3
HIGH:26 15 15 12 3
HIGH:27 15 15 12 3
HIGH:28 15 15 12 3
HIGH:29 15 15 12 3
HIGH:3 6 6 11 3
HIGH:30 15 15 12 3
HIGH:31 14 14 2 3
HIGH:32 14 14 2 3
HIGH:33 15 15 12 3
HIGH:34 15 15 12 3
HIGH:35 13 13 2 3
HIGH:36 13 13 2 3
HIGH:37 6 6 4 3
HIGH:38 12 12 2 3
HIGH:39 12 12 2 3
HIGH:4 14 14 15 3
HIGH:40 12 12 2 3
HIGH:41 4 4 8 3
HIGH:42 4 4 8 3
HIGH:43 4 4 8 3
HIGH:44 5 5 4 3
HIGH:45 7 7 2 3
HIGH:46 3 3 8 3
HIGH:47 3 3 8 3
HIGH:48 3 3 8 3
HIGH:49 3 3 8 3
HIGH:5 14 14 11 3
HIGH:50 3 3 8 3
HIGH:51 3 3 8 3
HIGH:52 3 3 8 3
HIGH:53 3 3 8 3
HIGH:54 3 3 8 3
HIGH:55 3 3 8 3
HIGH:56 3 3 8 3
HIGH:57 3 3 4 3
HIGH:58 3 3 4 3
HIGH:59 3 3 4 3
HIGH:6 14 14 13 3
HIGH:60 3 3 4 3
HIGH:61 3 3 4 3
HIGH:62 3 3 4 3
HIGH:63 3 3 4 3
HIGH:64 3 3 4 3
HIGH:7 15 15 3 3
HIGH:8 15 15 5 3
HIGH:9 15 15 9 3
LOW:1 1 1 13 3
LOW:10 1 1 2 3
LOW:11 1 1 4 3
LOW:12 1 1 4 3
LOW:13 1 1 4 3
LOW:14 1 1 4 3
LOW:15 1 1 4 3
LOW:16 1 1 4 3
LOW:17 1 1 4 3
LOW:18 1 1 4 3
LOW:19 1 1 4 3
LOW:2 1 1 14 3
LOW:20 1 1 4 3
LOW:21 1 1 4 3
LOW:22 1 1 8 3
LOW:23 1 1 8 3
LOW:24 1 1 8 3
LOW:25 1 1 8 3
LOW:26 1 1 8 3
LOW:27 1 1 8 3
LOW:28 1 1 8 3
LOW:29 1 1 8 3
LOW:3 1 1 1 3
LOW:30 1 1 8 3
LOW:31 1 1 8 3
LOW:32 1 1 8 3
LOW:33 1 1 8 3
LOW:34 1 1 8 3
LOW:35 2 2 4 3
LOW:36 2 2 4 3
LOW:37 2 2 4 3
LOW:38 2 2 4 3
LOW:39 2 2 4 3
LOW:4 1 1 6 3
LOW:40 2 2 4 3
LOW:41 2 2 4 3
LOW:42 2 2 4 3
LOW:43 2 2 4 3
LOW:44 2 2 8 3
LOW:45 2 2 8 3
LOW:46 2 2 8 3
LOW:47 2 2 8 3
LOW:48 2 2 8 3
LOW:49 2 2 8 3
LOW:5 1 1 10 3
LOW:50 2 2 8 3
LOW:51 2 2 8 3
LOW:52 2 2 8 3
LOW:53 2 2 8 3
LOW:54 2 2 8 3
LOW:55 2 2 8 3
LOW:56 2 2 8 3
LOW:57 2 2 8 3
LOW:58 2 2 8 3
LOW:59 2 2 8 3
LOW:6 1 1 12 3
LOW:60 2 2 8 3
LOW:61 2 2 8 3
LOW:62 2 2 8 3
LOW:63 2 2 8 3
LOW:64 2 2 8 3
LOW:7 1 1 12 3
LOW:8 1 1 12 3
LOW:9 1 1 2 3