TCELL0:GNODE.0.0 | TCELL0:GCLK0, TCELL0:GCLK8, TCELL0:QUAD.E.0.2, TCELL0:SNG.E.0.0, TCELL0:DBL.W.0.2 |
TCELL0:GNODE.0.1 | TCELL0:GCLK0, TCELL0:GCLK8, TCELL0:QUAD.E.0.2, TCELL0:SNG.E.0.0, TCELL0:DBL.W.0.2 |
TCELL0:GNODE.1.0 | TCELL0:GCLK2, TCELL0:GCLK10, TCELL0:QUAD.W.4.2, TCELL1:SNG.W.2.0, TCELL1:DBL.E.2.2 |
TCELL0:GNODE.1.1 | TCELL0:GCLK2, TCELL0:GCLK10, TCELL0:QUAD.W.4.2, TCELL1:SNG.W.2.0, TCELL1:DBL.E.2.2 |
TCELL0:GNODE.2.0 | TCELL0:GCLK3, TCELL0:GCLK11, TCELL0:QUAD.W.6.2, TCELL0:SNG.E.3.0, TCELL0:DBL.W.3.2 |
TCELL0:GNODE.2.1 | TCELL0:GCLK3, TCELL0:GCLK11, TCELL0:QUAD.W.6.2, TCELL0:SNG.E.3.0, TCELL0:DBL.W.3.2 |
TCELL0:GNODE.3.0 | TCELL0:GCLK3, TCELL0:GCLK11, TCELL0:QUAD.E.6.2, TCELL1:SNG.W.3.0, TCELL1:DBL.E.3.2 |
TCELL0:GNODE.3.1 | TCELL0:GCLK3, TCELL0:GCLK11, TCELL0:QUAD.E.6.2, TCELL1:SNG.W.3.0, TCELL1:DBL.E.3.2 |
TCELL0:GNODE.4.0 | TCELL0:GCLK4, TCELL0:GCLK12, TCELL0:QUAD.E.8.2, TCELL0:SNG.E.4.0, TCELL0:DBL.W.4.2 |
TCELL0:GNODE.4.1 | TCELL0:GCLK4, TCELL0:GCLK12, TCELL0:QUAD.E.8.2, TCELL0:SNG.E.4.0, TCELL0:DBL.W.4.2 |
TCELL0:GNODE.5.0 | TCELL0:GCLK4, TCELL0:GCLK12, TCELL0:QUAD.W.8.2, TCELL1:SNG.W.4.0, TCELL1:DBL.E.4.2 |
TCELL0:GNODE.5.1 | TCELL0:GCLK4, TCELL0:GCLK12, TCELL0:QUAD.W.8.2, TCELL1:SNG.W.4.0, TCELL1:DBL.E.4.2 |
TCELL0:GNODE.6.0 | TCELL0:GCLK5, TCELL0:GCLK13, TCELL0:QUAD.W.10.2, TCELL0:SNG.E.5.0, TCELL0:DBL.W.5.2 |
TCELL0:GNODE.6.1 | TCELL0:GCLK5, TCELL0:GCLK13, TCELL0:QUAD.W.10.2, TCELL0:SNG.E.5.0, TCELL0:DBL.W.5.2 |
TCELL0:GNODE.7.0 | TCELL0:GCLK5, TCELL0:GCLK13, TCELL0:QUAD.E.10.2, TCELL1:SNG.W.5.0, TCELL1:DBL.E.5.2 |
TCELL0:GNODE.7.1 | TCELL0:GCLK5, TCELL0:GCLK13, TCELL0:QUAD.E.10.2, TCELL1:SNG.W.5.0, TCELL1:DBL.E.5.2 |
TCELL0:GNODE.8.0 | TCELL0:GCLK6, TCELL0:GCLK14, TCELL0:QUAD.E.12.2, TCELL0:SNG.E.6.0, TCELL0:DBL.W.6.2 |
TCELL0:GNODE.8.1 | TCELL0:GCLK6, TCELL0:GCLK14, TCELL0:QUAD.E.12.2, TCELL0:SNG.E.6.0, TCELL0:DBL.W.6.2 |
TCELL0:GNODE.9.0 | TCELL0:GCLK6, TCELL0:GCLK14, TCELL0:QUAD.W.12.2, TCELL1:SNG.W.6.0, TCELL1:DBL.E.6.2 |
TCELL0:GNODE.9.1 | TCELL0:GCLK6, TCELL0:GCLK14, TCELL0:QUAD.W.12.2, TCELL1:SNG.W.6.0, TCELL1:DBL.E.6.2 |
TCELL0:GNODE.10.0 | TCELL0:GCLK7, TCELL0:GCLK15, TCELL0:QUAD.W.14.2, TCELL0:SNG.E.7.0, TCELL0:DBL.W.7.2 |
TCELL0:GNODE.10.1 | TCELL0:GCLK7, TCELL0:GCLK15, TCELL0:QUAD.W.14.2, TCELL0:SNG.E.7.0, TCELL0:DBL.W.7.2 |
TCELL0:GNODE.11.0 | TCELL0:GCLK0, TCELL0:GCLK8, TCELL0:QUAD.W.0.2, TCELL1:SNG.W.0.0, TCELL1:DBL.E.0.2 |
TCELL0:GNODE.11.1 | TCELL0:GCLK0, TCELL0:GCLK8, TCELL0:QUAD.W.0.2, TCELL1:SNG.W.0.0, TCELL1:DBL.E.0.2 |
TCELL0:GNODE.12.0 | TCELL0:GCLK7, TCELL0:GCLK15, TCELL0:QUAD.E.14.2, TCELL1:SNG.W.7.0, TCELL1:DBL.E.7.2 |
TCELL0:GNODE.12.1 | TCELL0:GCLK7, TCELL0:GCLK15, TCELL0:QUAD.E.14.2, TCELL1:SNG.W.7.0, TCELL1:DBL.E.7.2 |
TCELL0:GNODE.13.0 | TCELL0:GCLK1, TCELL0:GCLK9, TCELL0:QUAD.W.2.2, TCELL0:SNG.E.1.0, TCELL0:DBL.W.1.2 |
TCELL0:GNODE.13.1 | TCELL0:GCLK1, TCELL0:GCLK9, TCELL0:QUAD.W.2.2, TCELL0:SNG.E.1.0, TCELL0:DBL.W.1.2 |
TCELL0:GNODE.14.0 | TCELL0:GCLK1, TCELL0:GCLK9, TCELL0:QUAD.E.2.2, TCELL1:SNG.W.1.0, TCELL1:DBL.E.1.2 |
TCELL0:GNODE.14.1 | TCELL0:GCLK1, TCELL0:GCLK9, TCELL0:QUAD.E.2.2, TCELL1:SNG.W.1.0, TCELL1:DBL.E.1.2 |
TCELL0:GNODE.15.0 | TCELL0:GCLK2, TCELL0:GCLK10, TCELL0:QUAD.E.4.2, TCELL0:SNG.E.2.0, TCELL0:DBL.W.2.2 |
TCELL0:GNODE.15.1 | TCELL0:GCLK2, TCELL0:GCLK10, TCELL0:QUAD.E.4.2, TCELL0:SNG.E.2.0, TCELL0:DBL.W.2.2 |
TCELL0:QUAD.E.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.0, TCELL0:QLNODE.SE.1, TCELL1:QLNODE.NE.1, TCELL1:QLNODE.SE.0 |
TCELL0:QUAD.E.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.1, TCELL0:QLNODE.SE.0, TCELL1:QLNODE.NE.0, TCELL1:QLNODE.SE.1 |
TCELL0:QUAD.E.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.2, TCELL0:QLNODE.SE.3, TCELL1:QLNODE.NE.3, TCELL1:QLNODE.SE.2 |
TCELL0:QUAD.E.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.3, TCELL0:QLNODE.SE.2, TCELL1:QLNODE.NE.2, TCELL1:QLNODE.SE.3 |
TCELL0:QUAD.E.4.0 | TCELL0:VCC, TCELL0:QLNODE.NE.4, TCELL0:QLNODE.SE.5, TCELL1:QLNODE.NE.5, TCELL1:QLNODE.SE.4 |
TCELL0:QUAD.E.5.0 | TCELL0:VCC, TCELL0:QLNODE.NE.5, TCELL0:QLNODE.SE.4, TCELL1:QLNODE.NE.4, TCELL1:QLNODE.SE.5 |
TCELL0:QUAD.E.6.0 | TCELL0:VCC, TCELL0:QLNODE.NE.6, TCELL0:QLNODE.SE.7, TCELL1:QLNODE.NE.7, TCELL1:QLNODE.SE.6 |
TCELL0:QUAD.E.7.0 | TCELL0:VCC, TCELL0:QLNODE.NE.7, TCELL0:QLNODE.SE.6, TCELL1:QLNODE.NE.6, TCELL1:QLNODE.SE.7 |
TCELL0:QUAD.E.8.0 | TCELL0:VCC, TCELL0:QLNODE.NE.8, TCELL0:QLNODE.SE.9, TCELL1:QLNODE.NE.9, TCELL1:QLNODE.SE.8 |
TCELL0:QUAD.E.9.0 | TCELL0:VCC, TCELL0:QLNODE.NE.9, TCELL0:QLNODE.SE.8, TCELL1:QLNODE.NE.8, TCELL1:QLNODE.SE.9 |
TCELL0:QUAD.E.10.0 | TCELL0:VCC, TCELL0:QLNODE.NE.10, TCELL0:QLNODE.SE.11, TCELL1:QLNODE.NE.11, TCELL1:QLNODE.SE.10 |
TCELL0:QUAD.E.11.0 | TCELL0:VCC, TCELL0:QLNODE.NE.11, TCELL0:QLNODE.SE.10, TCELL1:QLNODE.NE.10, TCELL1:QLNODE.SE.11 |
TCELL0:QUAD.E.12.0 | TCELL0:VCC, TCELL0:QLNODE.NE.12, TCELL0:QLNODE.SE.13, TCELL1:QLNODE.NE.13, TCELL1:QLNODE.SE.12 |
TCELL0:QUAD.E.13.0 | TCELL0:VCC, TCELL0:QLNODE.NE.13, TCELL0:QLNODE.SE.12, TCELL1:QLNODE.NE.12, TCELL1:QLNODE.SE.13 |
TCELL0:QUAD.E.14.0 | TCELL0:VCC, TCELL0:QLNODE.NE.14, TCELL0:QLNODE.SE.15, TCELL1:QLNODE.NE.15, TCELL1:QLNODE.SE.14 |
TCELL0:QUAD.E.15.0 | TCELL0:VCC, TCELL0:QLNODE.NE.15, TCELL0:QLNODE.SE.14, TCELL1:QLNODE.NE.14, TCELL1:QLNODE.SE.15 |
TCELL0:QUAD.W.0.0 | TCELL0:VCC, TCELL0:QLNODE.NW.0, TCELL0:QLNODE.SW.0, TCELL1:QLNODE.NW.15.N, TCELL1:QLNODE.SW.15.N |
TCELL0:QUAD.W.1.0 | TCELL0:VCC, TCELL0:QLNODE.NW.1, TCELL0:QLNODE.SW.1, TCELL1:QLNODE.NW.0, TCELL1:QLNODE.SW.0 |
TCELL0:QUAD.W.2.0 | TCELL0:VCC, TCELL0:QLNODE.NW.2, TCELL0:QLNODE.SW.2, TCELL1:QLNODE.NW.1, TCELL1:QLNODE.SW.1 |
TCELL0:QUAD.W.3.0 | TCELL0:VCC, TCELL0:QLNODE.NW.3, TCELL0:QLNODE.SW.3, TCELL1:QLNODE.NW.2, TCELL1:QLNODE.SW.2 |
TCELL0:QUAD.W.4.0 | TCELL0:VCC, TCELL0:QLNODE.NW.4, TCELL0:QLNODE.SW.4, TCELL1:QLNODE.NW.3, TCELL1:QLNODE.SW.3 |
TCELL0:QUAD.W.5.0 | TCELL0:VCC, TCELL0:QLNODE.NW.5, TCELL0:QLNODE.SW.5, TCELL1:QLNODE.NW.4, TCELL1:QLNODE.SW.4 |
TCELL0:QUAD.W.6.0 | TCELL0:VCC, TCELL0:QLNODE.NW.6, TCELL0:QLNODE.SW.6, TCELL1:QLNODE.NW.5, TCELL1:QLNODE.SW.5 |
TCELL0:QUAD.W.7.0 | TCELL0:VCC, TCELL0:QLNODE.NW.7, TCELL0:QLNODE.SW.7, TCELL1:QLNODE.NW.6, TCELL1:QLNODE.SW.6 |
TCELL0:QUAD.W.8.0 | TCELL0:VCC, TCELL0:QLNODE.NW.8, TCELL0:QLNODE.SW.8, TCELL1:QLNODE.NW.7, TCELL1:QLNODE.SW.7 |
TCELL0:QUAD.W.9.0 | TCELL0:VCC, TCELL0:QLNODE.NW.9, TCELL0:QLNODE.SW.9, TCELL1:QLNODE.NW.8, TCELL1:QLNODE.SW.8 |
TCELL0:QUAD.W.10.0 | TCELL0:VCC, TCELL0:QLNODE.NW.10, TCELL0:QLNODE.SW.10, TCELL1:QLNODE.NW.9, TCELL1:QLNODE.SW.9 |
TCELL0:QUAD.W.11.0 | TCELL0:VCC, TCELL0:QLNODE.NW.11, TCELL0:QLNODE.SW.11, TCELL1:QLNODE.NW.10, TCELL1:QLNODE.SW.10 |
TCELL0:QUAD.W.12.0 | TCELL0:VCC, TCELL0:QLNODE.NW.12, TCELL0:QLNODE.SW.12, TCELL1:QLNODE.NW.11, TCELL1:QLNODE.SW.11 |
TCELL0:QUAD.W.13.0 | TCELL0:VCC, TCELL0:QLNODE.NW.13, TCELL0:QLNODE.SW.13, TCELL1:QLNODE.NW.12, TCELL1:QLNODE.SW.12 |
TCELL0:QUAD.W.14.0 | TCELL0:VCC, TCELL0:QLNODE.NW.14, TCELL0:QLNODE.SW.14, TCELL1:QLNODE.NW.13, TCELL1:QLNODE.SW.13 |
TCELL0:QUAD.W.15.0 | TCELL0:VCC, TCELL0:QLNODE.NW.15, TCELL0:QLNODE.SW.15, TCELL1:QLNODE.NW.14, TCELL1:QLNODE.SW.14 |
TCELL0:QUAD.4.N.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.0, TCELL0:QLNODE.NW.1, TCELL1:QLNODE.NE.1, TCELL1:QLNODE.NW.0 |
TCELL0:QUAD.4.N.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.2, TCELL0:QLNODE.NW.3, TCELL1:QLNODE.NE.3, TCELL1:QLNODE.NW.2 |
TCELL0:QUAD.4.N.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.4, TCELL0:QLNODE.NW.5, TCELL1:QLNODE.NE.5, TCELL1:QLNODE.NW.4 |
TCELL0:QUAD.4.N.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.6, TCELL0:QLNODE.NW.7, TCELL1:QLNODE.NE.7, TCELL1:QLNODE.NW.6 |
TCELL0:QUAD.4.N.4.0 | TCELL0:VCC, TCELL0:QLNODE.NE.8, TCELL0:QLNODE.NW.9, TCELL1:QLNODE.NE.9, TCELL1:QLNODE.NW.8 |
TCELL0:QUAD.4.N.5.0 | TCELL0:VCC, TCELL0:QLNODE.NE.10, TCELL0:QLNODE.NW.11, TCELL1:QLNODE.NE.11, TCELL1:QLNODE.NW.10 |
TCELL0:QUAD.4.N.6.0 | TCELL0:VCC, TCELL0:QLNODE.NE.12, TCELL0:QLNODE.NW.13, TCELL1:QLNODE.NE.13, TCELL1:QLNODE.NW.12 |
TCELL0:QUAD.4.N.7.0 | TCELL0:VCC, TCELL0:QLNODE.NE.14, TCELL0:QLNODE.NW.15, TCELL1:QLNODE.NE.15, TCELL1:QLNODE.NW.14 |
TCELL0:QUAD.5.N.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.1, TCELL0:QLNODE.NW.2, TCELL1:QLNODE.NE.0, TCELL1:QLNODE.NW.1 |
TCELL0:QUAD.5.N.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.3, TCELL0:QLNODE.NW.4, TCELL1:QLNODE.NE.2, TCELL1:QLNODE.NW.3 |
TCELL0:QUAD.5.N.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.5, TCELL0:QLNODE.NW.6, TCELL1:QLNODE.NE.4, TCELL1:QLNODE.NW.5 |
TCELL0:QUAD.5.N.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.7, TCELL0:QLNODE.NW.8, TCELL1:QLNODE.NE.6, TCELL1:QLNODE.NW.7 |
TCELL0:QUAD.5.N.4.0 | TCELL0:VCC, TCELL0:QLNODE.NE.9, TCELL0:QLNODE.NW.10, TCELL1:QLNODE.NE.8, TCELL1:QLNODE.NW.9 |
TCELL0:QUAD.5.N.5.0 | TCELL0:VCC, TCELL0:QLNODE.NE.11, TCELL0:QLNODE.NW.12, TCELL1:QLNODE.NE.10, TCELL1:QLNODE.NW.11 |
TCELL0:QUAD.5.N.6.0 | TCELL0:VCC, TCELL0:QLNODE.NE.13, TCELL0:QLNODE.NW.14, TCELL1:QLNODE.NE.12, TCELL1:QLNODE.NW.13 |
TCELL0:QUAD.5.N.7.0 | TCELL0:VCC, TCELL0:QLNODE.NE.15, TCELL0:QLNODE.NW.0.S, TCELL1:QLNODE.NE.14, TCELL1:QLNODE.NW.15 |
TCELL0:QUAD.4.S.0.0 | TCELL0:VCC, TCELL0:QLNODE.SE.1, TCELL0:QLNODE.SW.0, TCELL1:QLNODE.SE.0, TCELL1:QLNODE.SW.15.N |
TCELL0:QUAD.4.S.1.0 | TCELL0:VCC, TCELL0:QLNODE.SE.3, TCELL0:QLNODE.SW.2, TCELL1:QLNODE.SE.2, TCELL1:QLNODE.SW.1 |
TCELL0:QUAD.4.S.2.0 | TCELL0:VCC, TCELL0:QLNODE.SE.5, TCELL0:QLNODE.SW.4, TCELL1:QLNODE.SE.4, TCELL1:QLNODE.SW.3 |
TCELL0:QUAD.4.S.3.0 | TCELL0:VCC, TCELL0:QLNODE.SE.7, TCELL0:QLNODE.SW.6, TCELL1:QLNODE.SE.6, TCELL1:QLNODE.SW.5 |
TCELL0:QUAD.4.S.4.0 | TCELL0:VCC, TCELL0:QLNODE.SE.9, TCELL0:QLNODE.SW.8, TCELL1:QLNODE.SE.8, TCELL1:QLNODE.SW.7 |
TCELL0:QUAD.4.S.5.0 | TCELL0:VCC, TCELL0:QLNODE.SE.11, TCELL0:QLNODE.SW.10, TCELL1:QLNODE.SE.10, TCELL1:QLNODE.SW.9 |
TCELL0:QUAD.4.S.6.0 | TCELL0:VCC, TCELL0:QLNODE.SE.13, TCELL0:QLNODE.SW.12, TCELL1:QLNODE.SE.12, TCELL1:QLNODE.SW.11 |
TCELL0:QUAD.4.S.7.0 | TCELL0:VCC, TCELL0:QLNODE.SE.15, TCELL0:QLNODE.SW.14, TCELL1:QLNODE.SE.14, TCELL1:QLNODE.SW.13 |
TCELL0:QUAD.5.S.0.0 | TCELL0:VCC, TCELL0:QLNODE.SE.0, TCELL0:QLNODE.SW.1, TCELL1:QLNODE.SE.1, TCELL1:QLNODE.SW.0 |
TCELL0:QUAD.5.S.1.0 | TCELL0:VCC, TCELL0:QLNODE.SE.2, TCELL0:QLNODE.SW.3, TCELL1:QLNODE.SE.3, TCELL1:QLNODE.SW.2 |
TCELL0:QUAD.5.S.2.0 | TCELL0:VCC, TCELL0:QLNODE.SE.4, TCELL0:QLNODE.SW.5, TCELL1:QLNODE.SE.5, TCELL1:QLNODE.SW.4 |
TCELL0:QUAD.5.S.3.0 | TCELL0:VCC, TCELL0:QLNODE.SE.6, TCELL0:QLNODE.SW.7, TCELL1:QLNODE.SE.7, TCELL1:QLNODE.SW.6 |
TCELL0:QUAD.5.S.4.0 | TCELL0:VCC, TCELL0:QLNODE.SE.8, TCELL0:QLNODE.SW.9, TCELL1:QLNODE.SE.9, TCELL1:QLNODE.SW.8 |
TCELL0:QUAD.5.S.5.0 | TCELL0:VCC, TCELL0:QLNODE.SE.10, TCELL0:QLNODE.SW.11, TCELL1:QLNODE.SE.11, TCELL1:QLNODE.SW.10 |
TCELL0:QUAD.5.S.6.0 | TCELL0:VCC, TCELL0:QLNODE.SE.12, TCELL0:QLNODE.SW.13, TCELL1:QLNODE.SE.13, TCELL1:QLNODE.SW.12 |
TCELL0:QUAD.5.S.7.0 | TCELL0:VCC, TCELL0:QLNODE.SE.14, TCELL0:QLNODE.SW.15, TCELL1:QLNODE.SE.15, TCELL1:QLNODE.SW.14 |
TCELL0:LONG.E.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.0, TCELL0:QLNODE.SE.0, TCELL1:QLNODE.NE.1, TCELL1:QLNODE.SE.1 |
TCELL0:LONG.E.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.2, TCELL0:QLNODE.SE.2, TCELL1:QLNODE.NE.3, TCELL1:QLNODE.SE.3 |
TCELL0:LONG.E.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.4, TCELL0:QLNODE.SE.4, TCELL1:QLNODE.NE.5, TCELL1:QLNODE.SE.5 |
TCELL0:LONG.E.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.6, TCELL0:QLNODE.SE.6, TCELL1:QLNODE.NE.7, TCELL1:QLNODE.SE.7 |
TCELL0:LONG.E.4.0 | TCELL0:VCC, TCELL0:QLNODE.NE.8, TCELL0:QLNODE.SE.8, TCELL1:QLNODE.NE.9, TCELL1:QLNODE.SE.9 |
TCELL0:LONG.E.5.0 | TCELL0:VCC, TCELL0:QLNODE.NE.10, TCELL0:QLNODE.SE.10, TCELL1:QLNODE.NE.11, TCELL1:QLNODE.SE.11 |
TCELL0:LONG.E.6.0 | TCELL0:VCC, TCELL0:QLNODE.NE.12, TCELL0:QLNODE.SE.12, TCELL1:QLNODE.NE.13, TCELL1:QLNODE.SE.13 |
TCELL0:LONG.E.7.0 | TCELL0:VCC, TCELL0:QLNODE.NE.14, TCELL0:QLNODE.SE.14, TCELL1:QLNODE.NE.15, TCELL1:QLNODE.SE.15 |
TCELL0:LONG.W.0.0 | TCELL0:VCC, TCELL0:QLNODE.NW.3, TCELL0:QLNODE.SW.1, TCELL1:QLNODE.NW.2, TCELL1:QLNODE.SW.2 |
TCELL0:LONG.W.1.0 | TCELL0:VCC, TCELL0:QLNODE.NW.5, TCELL0:QLNODE.SW.3, TCELL1:QLNODE.NW.4, TCELL1:QLNODE.SW.4 |
TCELL0:LONG.W.2.0 | TCELL0:VCC, TCELL0:QLNODE.NW.7, TCELL0:QLNODE.SW.5, TCELL1:QLNODE.NW.6, TCELL1:QLNODE.SW.6 |
TCELL0:LONG.W.3.0 | TCELL0:VCC, TCELL0:QLNODE.NW.9, TCELL0:QLNODE.SW.7, TCELL1:QLNODE.NW.8, TCELL1:QLNODE.SW.8 |
TCELL0:LONG.W.4.0 | TCELL0:VCC, TCELL0:QLNODE.NW.11, TCELL0:QLNODE.SW.9, TCELL1:QLNODE.NW.10, TCELL1:QLNODE.SW.10 |
TCELL0:LONG.W.5.0 | TCELL0:VCC, TCELL0:QLNODE.NW.13, TCELL0:QLNODE.SW.11, TCELL1:QLNODE.NW.12, TCELL1:QLNODE.SW.12 |
TCELL0:LONG.W.6.0 | TCELL0:VCC, TCELL0:QLNODE.NW.15, TCELL0:QLNODE.SW.13, TCELL1:QLNODE.NW.14, TCELL1:QLNODE.SW.14 |
TCELL0:LONG.W.7.0 | TCELL0:VCC, TCELL0:QLNODE.NW.1.S, TCELL0:QLNODE.SW.15, TCELL1:QLNODE.NW.0.S, TCELL1:QLNODE.SW.0.S |
TCELL0:LONG.12.N.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.1, TCELL0:QLNODE.NW.2, TCELL1:QLNODE.NE.0, TCELL1:QLNODE.NW.1 |
TCELL0:LONG.12.N.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.5, TCELL0:QLNODE.NW.6, TCELL1:QLNODE.NE.4, TCELL1:QLNODE.NW.5 |
TCELL0:LONG.12.N.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.9, TCELL0:QLNODE.NW.10, TCELL1:QLNODE.NE.8, TCELL1:QLNODE.NW.9 |
TCELL0:LONG.12.N.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.13, TCELL0:QLNODE.NW.14, TCELL1:QLNODE.NE.12, TCELL1:QLNODE.NW.13 |
TCELL0:LONG.16.N.0.0 | TCELL0:VCC, TCELL0:QLNODE.NE.3, TCELL0:QLNODE.NW.4, TCELL1:QLNODE.NE.2, TCELL1:QLNODE.NW.3 |
TCELL0:LONG.16.N.1.0 | TCELL0:VCC, TCELL0:QLNODE.NE.7, TCELL0:QLNODE.NW.8, TCELL1:QLNODE.NE.6, TCELL1:QLNODE.NW.7 |
TCELL0:LONG.16.N.2.0 | TCELL0:VCC, TCELL0:QLNODE.NE.11, TCELL0:QLNODE.NW.12, TCELL1:QLNODE.NE.10, TCELL1:QLNODE.NW.11 |
TCELL0:LONG.16.N.3.0 | TCELL0:VCC, TCELL0:QLNODE.NE.15, TCELL0:QLNODE.NW.0.S, TCELL1:QLNODE.NE.14, TCELL1:QLNODE.NW.15 |
TCELL0:LONG.12.S.0.0 | TCELL0:VCC, TCELL0:QLNODE.SE.15.N, TCELL0:QLNODE.SW.0, TCELL1:QLNODE.SE.0, TCELL1:QLNODE.SW.15.N |
TCELL0:LONG.12.S.1.0 | TCELL0:VCC, TCELL0:QLNODE.SE.3, TCELL0:QLNODE.SW.4, TCELL1:QLNODE.SE.4, TCELL1:QLNODE.SW.3 |
TCELL0:LONG.12.S.2.0 | TCELL0:VCC, TCELL0:QLNODE.SE.7, TCELL0:QLNODE.SW.8, TCELL1:QLNODE.SE.8, TCELL1:QLNODE.SW.7 |
TCELL0:LONG.12.S.3.0 | TCELL0:VCC, TCELL0:QLNODE.SE.11, TCELL0:QLNODE.SW.12, TCELL1:QLNODE.SE.12, TCELL1:QLNODE.SW.11 |
TCELL0:LONG.16.S.0.0 | TCELL0:VCC, TCELL0:QLNODE.SE.1, TCELL0:QLNODE.SW.2, TCELL1:QLNODE.SE.2, TCELL1:QLNODE.SW.1 |
TCELL0:LONG.16.S.1.0 | TCELL0:VCC, TCELL0:QLNODE.SE.5, TCELL0:QLNODE.SW.6, TCELL1:QLNODE.SE.6, TCELL1:QLNODE.SW.5 |
TCELL0:LONG.16.S.2.0 | TCELL0:VCC, TCELL0:QLNODE.SE.9, TCELL0:QLNODE.SW.10, TCELL1:QLNODE.SE.10, TCELL1:QLNODE.SW.9 |
TCELL0:LONG.16.S.3.0 | TCELL0:VCC, TCELL0:QLNODE.SE.13, TCELL0:QLNODE.SW.14, TCELL1:QLNODE.SE.14, TCELL1:QLNODE.SW.13 |
TCELL0:SDNODE.NE.0 | TCELL0:QUAD.4.N.0.4, TCELL0:OUT.1, TCELL0:SNG.N.0.1, TCELL0:DBL.N.7.2.N |
TCELL0:SDNODE.NE.1 | TCELL0:QUAD.E.1.2, TCELL0:OUT.3, TCELL0:SNG.E.1.1, TCELL0:DBL.E.0.2 |
TCELL0:SDNODE.NE.2 | TCELL0:QUAD.4.N.1.4, TCELL0:OUT.5, TCELL0:SNG.N.1.1, TCELL0:DBL.N.0.2 |
TCELL0:SDNODE.NE.3 | TCELL0:QUAD.E.3.2, TCELL0:OUT.7, TCELL0:SNG.E.2.1, TCELL0:DBL.E.1.2 |
TCELL0:SDNODE.NE.4 | TCELL0:QUAD.4.N.2.4, TCELL0:OUT.9, TCELL0:SNG.N.2.1, TCELL0:DBL.N.1.2 |
TCELL0:SDNODE.NE.5 | TCELL0:QUAD.E.5.2, TCELL0:OUT.11, TCELL0:SNG.E.3.1, TCELL0:DBL.E.2.2 |
TCELL0:SDNODE.NE.6 | TCELL0:QUAD.4.N.3.4, TCELL0:OUT.13, TCELL0:SNG.N.3.1, TCELL0:DBL.N.2.2 |
TCELL0:SDNODE.NE.7 | TCELL0:QUAD.E.7.2, TCELL0:OUT.15, TCELL0:SNG.E.4.1, TCELL0:DBL.E.3.2 |
TCELL0:SDNODE.NE.8 | TCELL0:QUAD.4.N.4.4, TCELL0:OUT.17, TCELL0:SNG.N.4.1, TCELL0:DBL.N.3.2 |
TCELL0:SDNODE.NE.9 | TCELL0:QUAD.E.9.2, TCELL0:OUT.19, TCELL0:SNG.E.5.1, TCELL0:DBL.E.4.2 |
TCELL0:SDNODE.NE.10 | TCELL0:QUAD.4.N.5.4, TCELL0:OUT.21, TCELL0:SNG.N.5.1, TCELL0:DBL.N.4.2 |
TCELL0:SDNODE.NE.11 | TCELL0:QUAD.E.11.2, TCELL0:OUT.23, TCELL0:SNG.E.6.1, TCELL0:DBL.E.5.2 |
TCELL0:SDNODE.NE.12 | TCELL0:QUAD.4.N.6.4, TCELL0:OUT.25, TCELL0:SNG.N.6.1, TCELL0:DBL.N.5.2 |
TCELL0:SDNODE.NE.13 | TCELL0:QUAD.E.13.2, TCELL0:OUT.27, TCELL0:SNG.E.7.1, TCELL0:DBL.E.6.2 |
TCELL0:SDNODE.NE.14 | TCELL0:QUAD.4.N.7.4, TCELL0:OUT.29, TCELL0:SNG.N.7.1, TCELL0:DBL.N.6.2 |
TCELL0:SDNODE.NE.15 | TCELL0:QUAD.E.15.2, TCELL0:OUT.31, TCELL0:SNG.E.0.1.S, TCELL0:DBL.E.7.2 |
TCELL0:SDNODE.NW.0 | TCELL0:QUAD.4.N.0.4, TCELL0:OUT.0, TCELL0:SNG.N.0.1, TCELL0:DBL.N.7.2.N |
TCELL0:SDNODE.NW.1 | TCELL0:QUAD.W.0.2, TCELL0:OUT.2, TCELL0:SNG.W.0.1, TCELL0:DBL.W.0.2 |
TCELL0:SDNODE.NW.2 | TCELL0:QUAD.4.N.1.4, TCELL0:OUT.4, TCELL0:SNG.N.1.1, TCELL0:DBL.N.0.2 |
TCELL0:SDNODE.NW.3 | TCELL0:QUAD.W.2.2, TCELL0:OUT.6, TCELL0:SNG.W.1.1, TCELL0:DBL.W.1.2 |
TCELL0:SDNODE.NW.4 | TCELL0:QUAD.4.N.2.4, TCELL0:OUT.8, TCELL0:SNG.N.2.1, TCELL0:DBL.N.1.2 |
TCELL0:SDNODE.NW.5 | TCELL0:QUAD.W.4.2, TCELL0:OUT.10, TCELL0:SNG.W.2.1, TCELL0:DBL.W.2.2 |
TCELL0:SDNODE.NW.6 | TCELL0:QUAD.4.N.3.4, TCELL0:OUT.12, TCELL0:SNG.N.3.1, TCELL0:DBL.N.2.2 |
TCELL0:SDNODE.NW.7 | TCELL0:QUAD.W.6.2, TCELL0:OUT.14, TCELL0:SNG.W.3.1, TCELL0:DBL.W.3.2 |
TCELL0:SDNODE.NW.8 | TCELL0:QUAD.4.N.4.4, TCELL0:OUT.16, TCELL0:SNG.N.4.1, TCELL0:DBL.N.3.2 |
TCELL0:SDNODE.NW.9 | TCELL0:QUAD.W.8.2, TCELL0:OUT.18, TCELL0:SNG.W.4.1, TCELL0:DBL.W.4.2 |
TCELL0:SDNODE.NW.10 | TCELL0:QUAD.4.N.5.4, TCELL0:OUT.20, TCELL0:SNG.N.5.1, TCELL0:DBL.N.4.2 |
TCELL0:SDNODE.NW.11 | TCELL0:QUAD.W.10.2, TCELL0:OUT.22, TCELL0:SNG.W.5.1, TCELL0:DBL.W.5.2 |
TCELL0:SDNODE.NW.12 | TCELL0:QUAD.4.N.6.4, TCELL0:OUT.24, TCELL0:SNG.N.6.1, TCELL0:DBL.N.5.2 |
TCELL0:SDNODE.NW.13 | TCELL0:QUAD.W.12.2, TCELL0:OUT.26, TCELL0:SNG.W.6.1, TCELL0:DBL.W.6.2 |
TCELL0:SDNODE.NW.14 | TCELL0:QUAD.4.N.7.4, TCELL0:OUT.28, TCELL0:SNG.N.7.1, TCELL0:DBL.N.6.2 |
TCELL0:SDNODE.NW.15 | TCELL0:QUAD.W.14.2, TCELL0:OUT.30, TCELL0:SNG.W.7.1, TCELL0:DBL.W.7.2 |
TCELL0:SDNODE.SE.0 | TCELL0:QUAD.E.15.2.N, TCELL0:OUT.0, TCELL0:SNG.E.0.1, TCELL0:DBL.E.7.2.N |
TCELL0:SDNODE.SE.1 | TCELL0:QUAD.5.S.0.5, TCELL0:OUT.2, TCELL0:SNG.S.1.1, TCELL0:DBL.S.0.2 |
TCELL0:SDNODE.SE.2 | TCELL0:QUAD.E.1.2, TCELL0:OUT.4, TCELL0:SNG.E.1.1, TCELL0:DBL.E.0.2 |
TCELL0:SDNODE.SE.3 | TCELL0:QUAD.5.S.1.5, TCELL0:OUT.6, TCELL0:SNG.S.2.1, TCELL0:DBL.S.1.2 |
TCELL0:SDNODE.SE.4 | TCELL0:QUAD.E.3.2, TCELL0:OUT.8, TCELL0:SNG.E.2.1, TCELL0:DBL.E.1.2 |
TCELL0:SDNODE.SE.5 | TCELL0:QUAD.5.S.2.5, TCELL0:OUT.10, TCELL0:SNG.S.3.1, TCELL0:DBL.S.2.2 |
TCELL0:SDNODE.SE.6 | TCELL0:QUAD.E.5.2, TCELL0:OUT.12, TCELL0:SNG.E.3.1, TCELL0:DBL.E.2.2 |
TCELL0:SDNODE.SE.7 | TCELL0:QUAD.5.S.3.5, TCELL0:OUT.14, TCELL0:SNG.S.4.1, TCELL0:DBL.S.3.2 |
TCELL0:SDNODE.SE.8 | TCELL0:QUAD.E.7.2, TCELL0:OUT.16, TCELL0:SNG.E.4.1, TCELL0:DBL.E.3.2 |
TCELL0:SDNODE.SE.9 | TCELL0:QUAD.5.S.4.5, TCELL0:OUT.18, TCELL0:SNG.S.5.1, TCELL0:DBL.S.4.2 |
TCELL0:SDNODE.SE.10 | TCELL0:QUAD.E.9.2, TCELL0:OUT.20, TCELL0:SNG.E.5.1, TCELL0:DBL.E.4.2 |
TCELL0:SDNODE.SE.11 | TCELL0:QUAD.5.S.5.5, TCELL0:OUT.22, TCELL0:SNG.S.6.1, TCELL0:DBL.S.5.2 |
TCELL0:SDNODE.SE.12 | TCELL0:QUAD.E.11.2, TCELL0:OUT.24, TCELL0:SNG.E.6.1, TCELL0:DBL.E.5.2 |
TCELL0:SDNODE.SE.13 | TCELL0:QUAD.5.S.6.5, TCELL0:OUT.26, TCELL0:SNG.S.7.1, TCELL0:DBL.S.6.2 |
TCELL0:SDNODE.SE.14 | TCELL0:QUAD.E.13.2, TCELL0:OUT.28, TCELL0:SNG.E.7.1, TCELL0:DBL.E.6.2 |
TCELL0:SDNODE.SE.15 | TCELL0:QUAD.5.S.7.5, TCELL0:OUT.30, TCELL0:SNG.S.0.1.S, TCELL0:DBL.S.7.2 |
TCELL0:SDNODE.SW.0 | TCELL0:QUAD.W.0.2, TCELL0:OUT.1, TCELL0:SNG.W.0.1, TCELL0:DBL.W.0.2 |
TCELL0:SDNODE.SW.1 | TCELL0:QUAD.5.S.0.5, TCELL0:OUT.3, TCELL0:SNG.S.1.1, TCELL0:DBL.S.0.2 |
TCELL0:SDNODE.SW.2 | TCELL0:QUAD.W.2.2, TCELL0:OUT.5, TCELL0:SNG.W.1.1, TCELL0:DBL.W.1.2 |
TCELL0:SDNODE.SW.3 | TCELL0:QUAD.5.S.1.5, TCELL0:OUT.7, TCELL0:SNG.S.2.1, TCELL0:DBL.S.1.2 |
TCELL0:SDNODE.SW.4 | TCELL0:QUAD.W.4.2, TCELL0:OUT.9, TCELL0:SNG.W.2.1, TCELL0:DBL.W.2.2 |
TCELL0:SDNODE.SW.5 | TCELL0:QUAD.5.S.2.5, TCELL0:OUT.11, TCELL0:SNG.S.3.1, TCELL0:DBL.S.2.2 |
TCELL0:SDNODE.SW.6 | TCELL0:QUAD.W.6.2, TCELL0:OUT.13, TCELL0:SNG.W.3.1, TCELL0:DBL.W.3.2 |
TCELL0:SDNODE.SW.7 | TCELL0:QUAD.5.S.3.5, TCELL0:OUT.15, TCELL0:SNG.S.4.1, TCELL0:DBL.S.3.2 |
TCELL0:SDNODE.SW.8 | TCELL0:QUAD.W.8.2, TCELL0:OUT.17, TCELL0:SNG.W.4.1, TCELL0:DBL.W.4.2 |
TCELL0:SDNODE.SW.9 | TCELL0:QUAD.5.S.4.5, TCELL0:OUT.19, TCELL0:SNG.S.5.1, TCELL0:DBL.S.4.2 |
TCELL0:SDNODE.SW.10 | TCELL0:QUAD.W.10.2, TCELL0:OUT.21, TCELL0:SNG.W.5.1, TCELL0:DBL.W.5.2 |
TCELL0:SDNODE.SW.11 | TCELL0:QUAD.5.S.5.5, TCELL0:OUT.23, TCELL0:SNG.S.6.1, TCELL0:DBL.S.5.2 |
TCELL0:SDNODE.SW.12 | TCELL0:QUAD.W.12.2, TCELL0:OUT.25, TCELL0:SNG.W.6.1, TCELL0:DBL.W.6.2 |
TCELL0:SDNODE.SW.13 | TCELL0:QUAD.5.S.6.5, TCELL0:OUT.27, TCELL0:SNG.S.7.1, TCELL0:DBL.S.6.2 |
TCELL0:SDNODE.SW.14 | TCELL0:QUAD.W.14.2, TCELL0:OUT.29, TCELL0:SNG.W.7.1, TCELL0:DBL.W.7.2 |
TCELL0:SDNODE.SW.15 | TCELL0:QUAD.5.S.7.5, TCELL0:OUT.31, TCELL0:SNG.S.0.1.S, TCELL0:DBL.S.7.2 |
TCELL0:SNG.E.0.0 | TCELL0:VCC, TCELL0:SDNODE.NE.0, TCELL0:SDNODE.NE.1, TCELL0:SDNODE.SE.0, TCELL0:SDNODE.SE.1 |
TCELL0:SNG.E.1.0 | TCELL0:VCC, TCELL0:SDNODE.NE.2, TCELL0:SDNODE.NE.3, TCELL0:SDNODE.SE.2, TCELL0:SDNODE.SE.3 |
TCELL0:SNG.E.2.0 | TCELL0:VCC, TCELL0:SDNODE.NE.4, TCELL0:SDNODE.NE.5, TCELL0:SDNODE.SE.4, TCELL0:SDNODE.SE.5 |
TCELL0:SNG.E.3.0 | TCELL0:VCC, TCELL0:SDNODE.NE.6, TCELL0:SDNODE.NE.7, TCELL0:SDNODE.SE.6, TCELL0:SDNODE.SE.7 |
TCELL0:SNG.E.4.0 | TCELL0:VCC, TCELL0:SDNODE.NE.8, TCELL0:SDNODE.NE.9, TCELL0:SDNODE.SE.8, TCELL0:SDNODE.SE.9 |
TCELL0:SNG.E.5.0 | TCELL0:VCC, TCELL0:SDNODE.NE.10, TCELL0:SDNODE.NE.11, TCELL0:SDNODE.SE.10, TCELL0:SDNODE.SE.11 |
TCELL0:SNG.E.6.0 | TCELL0:VCC, TCELL0:SDNODE.NE.12, TCELL0:SDNODE.NE.13, TCELL0:SDNODE.SE.12, TCELL0:SDNODE.SE.13 |
TCELL0:SNG.E.7.0 | TCELL0:VCC, TCELL0:SDNODE.NE.14, TCELL0:SDNODE.NE.15, TCELL0:SDNODE.SE.14, TCELL0:SDNODE.SE.15 |
TCELL0:SNG.W.0.0 | TCELL0:VCC, TCELL0:SDNODE.NW.1, TCELL0:SDNODE.NW.2, TCELL0:SDNODE.SW.1, TCELL0:SDNODE.SW.2 |
TCELL0:SNG.W.1.0 | TCELL0:VCC, TCELL0:SDNODE.NW.3, TCELL0:SDNODE.NW.4, TCELL0:SDNODE.SW.3, TCELL0:SDNODE.SW.4 |
TCELL0:SNG.W.2.0 | TCELL0:VCC, TCELL0:SDNODE.NW.5, TCELL0:SDNODE.NW.6, TCELL0:SDNODE.SW.5, TCELL0:SDNODE.SW.6 |
TCELL0:SNG.W.3.0 | TCELL0:VCC, TCELL0:SDNODE.NW.7, TCELL0:SDNODE.NW.8, TCELL0:SDNODE.SW.7, TCELL0:SDNODE.SW.8 |
TCELL0:SNG.W.4.0 | TCELL0:VCC, TCELL0:SDNODE.NW.9, TCELL0:SDNODE.NW.10, TCELL0:SDNODE.SW.9, TCELL0:SDNODE.SW.10 |
TCELL0:SNG.W.5.0 | TCELL0:VCC, TCELL0:SDNODE.NW.11, TCELL0:SDNODE.NW.12, TCELL0:SDNODE.SW.11, TCELL0:SDNODE.SW.12 |
TCELL0:SNG.W.6.0 | TCELL0:VCC, TCELL0:SDNODE.NW.13, TCELL0:SDNODE.NW.14, TCELL0:SDNODE.SW.13, TCELL0:SDNODE.SW.14 |
TCELL0:SNG.W.7.0 | TCELL0:VCC, TCELL0:SDNODE.NW.0.S, TCELL0:SDNODE.NW.15, TCELL0:SDNODE.SW.0.S, TCELL0:SDNODE.SW.15 |
TCELL0:SNG.N.0.0 | TCELL0:VCC, TCELL0:SDNODE.NE.0, TCELL0:SDNODE.NE.1, TCELL0:SDNODE.NW.1, TCELL0:SDNODE.NW.2 |
TCELL0:SNG.N.1.0 | TCELL0:VCC, TCELL0:SDNODE.NE.2, TCELL0:SDNODE.NE.3, TCELL0:SDNODE.NW.3, TCELL0:SDNODE.NW.4 |
TCELL0:SNG.N.2.0 | TCELL0:VCC, TCELL0:SDNODE.NE.4, TCELL0:SDNODE.NE.5, TCELL0:SDNODE.NW.5, TCELL0:SDNODE.NW.6 |
TCELL0:SNG.N.3.0 | TCELL0:VCC, TCELL0:SDNODE.NE.6, TCELL0:SDNODE.NE.7, TCELL0:SDNODE.NW.7, TCELL0:SDNODE.NW.8 |
TCELL0:SNG.N.4.0 | TCELL0:VCC, TCELL0:SDNODE.NE.8, TCELL0:SDNODE.NE.9, TCELL0:SDNODE.NW.9, TCELL0:SDNODE.NW.10 |
TCELL0:SNG.N.5.0 | TCELL0:VCC, TCELL0:SDNODE.NE.10, TCELL0:SDNODE.NE.11, TCELL0:SDNODE.NW.11, TCELL0:SDNODE.NW.12 |
TCELL0:SNG.N.6.0 | TCELL0:VCC, TCELL0:SDNODE.NE.12, TCELL0:SDNODE.NE.13, TCELL0:SDNODE.NW.13, TCELL0:SDNODE.NW.14 |
TCELL0:SNG.N.7.0 | TCELL0:VCC, TCELL0:SDNODE.NE.14, TCELL0:SDNODE.NE.15, TCELL0:SDNODE.NW.0.S, TCELL0:SDNODE.NW.15 |
TCELL0:SNG.S.0.0 | TCELL0:VCC, TCELL0:SDNODE.SE.0, TCELL0:SDNODE.SE.1, TCELL0:SDNODE.SW.0, TCELL0:SDNODE.SW.15.N |
TCELL0:SNG.S.1.0 | TCELL0:VCC, TCELL0:SDNODE.SE.2, TCELL0:SDNODE.SE.3, TCELL0:SDNODE.SW.1, TCELL0:SDNODE.SW.2 |
TCELL0:SNG.S.2.0 | TCELL0:VCC, TCELL0:SDNODE.SE.4, TCELL0:SDNODE.SE.5, TCELL0:SDNODE.SW.3, TCELL0:SDNODE.SW.4 |
TCELL0:SNG.S.3.0 | TCELL0:VCC, TCELL0:SDNODE.SE.6, TCELL0:SDNODE.SE.7, TCELL0:SDNODE.SW.5, TCELL0:SDNODE.SW.6 |
TCELL0:SNG.S.4.0 | TCELL0:VCC, TCELL0:SDNODE.SE.8, TCELL0:SDNODE.SE.9, TCELL0:SDNODE.SW.7, TCELL0:SDNODE.SW.8 |
TCELL0:SNG.S.5.0 | TCELL0:VCC, TCELL0:SDNODE.SE.10, TCELL0:SDNODE.SE.11, TCELL0:SDNODE.SW.9, TCELL0:SDNODE.SW.10 |
TCELL0:SNG.S.6.0 | TCELL0:VCC, TCELL0:SDNODE.SE.12, TCELL0:SDNODE.SE.13, TCELL0:SDNODE.SW.11, TCELL0:SDNODE.SW.12 |
TCELL0:SNG.S.7.0 | TCELL0:VCC, TCELL0:SDNODE.SE.14, TCELL0:SDNODE.SE.15, TCELL0:SDNODE.SW.13, TCELL0:SDNODE.SW.14 |
TCELL0:DBL.E.0.0 | TCELL0:VCC, TCELL0:SDNODE.NE.0, TCELL0:SDNODE.NE.1, TCELL0:SDNODE.SE.0, TCELL0:SDNODE.SE.1 |
TCELL0:DBL.E.1.0 | TCELL0:VCC, TCELL0:SDNODE.NE.2, TCELL0:SDNODE.NE.3, TCELL0:SDNODE.SE.2, TCELL0:SDNODE.SE.3 |
TCELL0:DBL.E.2.0 | TCELL0:VCC, TCELL0:SDNODE.NE.4, TCELL0:SDNODE.NE.5, TCELL0:SDNODE.SE.4, TCELL0:SDNODE.SE.5 |
TCELL0:DBL.E.3.0 | TCELL0:VCC, TCELL0:SDNODE.NE.6, TCELL0:SDNODE.NE.7, TCELL0:SDNODE.SE.6, TCELL0:SDNODE.SE.7 |
TCELL0:DBL.E.4.0 | TCELL0:VCC, TCELL0:SDNODE.NE.8, TCELL0:SDNODE.NE.9, TCELL0:SDNODE.SE.8, TCELL0:SDNODE.SE.9 |
TCELL0:DBL.E.5.0 | TCELL0:VCC, TCELL0:SDNODE.NE.10, TCELL0:SDNODE.NE.11, TCELL0:SDNODE.SE.10, TCELL0:SDNODE.SE.11 |
TCELL0:DBL.E.6.0 | TCELL0:VCC, TCELL0:SDNODE.NE.12, TCELL0:SDNODE.NE.13, TCELL0:SDNODE.SE.12, TCELL0:SDNODE.SE.13 |
TCELL0:DBL.E.7.0 | TCELL0:VCC, TCELL0:SDNODE.NE.14, TCELL0:SDNODE.NE.15, TCELL0:SDNODE.SE.14, TCELL0:SDNODE.SE.15 |
TCELL0:DBL.W.0.0 | TCELL0:VCC, TCELL0:SDNODE.NW.0, TCELL0:SDNODE.NW.15.N, TCELL0:SDNODE.SW.0, TCELL0:SDNODE.SW.15.N |
TCELL0:DBL.W.1.0 | TCELL0:VCC, TCELL0:SDNODE.NW.1, TCELL0:SDNODE.NW.2, TCELL0:SDNODE.SW.1, TCELL0:SDNODE.SW.2 |
TCELL0:DBL.W.2.0 | TCELL0:VCC, TCELL0:SDNODE.NW.3, TCELL0:SDNODE.NW.4, TCELL0:SDNODE.SW.3, TCELL0:SDNODE.SW.4 |
TCELL0:DBL.W.3.0 | TCELL0:VCC, TCELL0:SDNODE.NW.5, TCELL0:SDNODE.NW.6, TCELL0:SDNODE.SW.5, TCELL0:SDNODE.SW.6 |
TCELL0:DBL.W.4.0 | TCELL0:VCC, TCELL0:SDNODE.NW.7, TCELL0:SDNODE.NW.8, TCELL0:SDNODE.SW.7, TCELL0:SDNODE.SW.8 |
TCELL0:DBL.W.5.0 | TCELL0:VCC, TCELL0:SDNODE.NW.9, TCELL0:SDNODE.NW.10, TCELL0:SDNODE.SW.9, TCELL0:SDNODE.SW.10 |
TCELL0:DBL.W.6.0 | TCELL0:VCC, TCELL0:SDNODE.NW.11, TCELL0:SDNODE.NW.12, TCELL0:SDNODE.SW.11, TCELL0:SDNODE.SW.12 |
TCELL0:DBL.W.7.0 | TCELL0:VCC, TCELL0:SDNODE.NW.13, TCELL0:SDNODE.NW.14, TCELL0:SDNODE.SW.13, TCELL0:SDNODE.SW.14 |
TCELL0:DBL.N.0.0 | TCELL0:VCC, TCELL0:SDNODE.NE.0, TCELL0:SDNODE.NE.1, TCELL0:SDNODE.NW.1, TCELL0:SDNODE.NW.2 |
TCELL0:DBL.N.1.0 | TCELL0:VCC, TCELL0:SDNODE.NE.2, TCELL0:SDNODE.NE.3, TCELL0:SDNODE.NW.3, TCELL0:SDNODE.NW.4 |
TCELL0:DBL.N.2.0 | TCELL0:VCC, TCELL0:SDNODE.NE.4, TCELL0:SDNODE.NE.5, TCELL0:SDNODE.NW.5, TCELL0:SDNODE.NW.6 |
TCELL0:DBL.N.3.0 | TCELL0:VCC, TCELL0:SDNODE.NE.6, TCELL0:SDNODE.NE.7, TCELL0:SDNODE.NW.7, TCELL0:SDNODE.NW.8 |
TCELL0:DBL.N.4.0 | TCELL0:VCC, TCELL0:SDNODE.NE.8, TCELL0:SDNODE.NE.9, TCELL0:SDNODE.NW.9, TCELL0:SDNODE.NW.10 |
TCELL0:DBL.N.5.0 | TCELL0:VCC, TCELL0:SDNODE.NE.10, TCELL0:SDNODE.NE.11, TCELL0:SDNODE.NW.11, TCELL0:SDNODE.NW.12 |
TCELL0:DBL.N.6.0 | TCELL0:VCC, TCELL0:SDNODE.NE.12, TCELL0:SDNODE.NE.13, TCELL0:SDNODE.NW.13, TCELL0:SDNODE.NW.14 |
TCELL0:DBL.N.7.0 | TCELL0:VCC, TCELL0:SDNODE.NE.14, TCELL0:SDNODE.NE.15, TCELL0:SDNODE.NW.0.S, TCELL0:SDNODE.NW.15 |
TCELL0:DBL.S.0.0 | TCELL0:VCC, TCELL0:SDNODE.SE.0, TCELL0:SDNODE.SE.1, TCELL0:SDNODE.SW.0, TCELL0:SDNODE.SW.15.N |
TCELL0:DBL.S.1.0 | TCELL0:VCC, TCELL0:SDNODE.SE.2, TCELL0:SDNODE.SE.3, TCELL0:SDNODE.SW.1, TCELL0:SDNODE.SW.2 |
TCELL0:DBL.S.2.0 | TCELL0:VCC, TCELL0:SDNODE.SE.4, TCELL0:SDNODE.SE.5, TCELL0:SDNODE.SW.3, TCELL0:SDNODE.SW.4 |
TCELL0:DBL.S.3.0 | TCELL0:VCC, TCELL0:SDNODE.SE.6, TCELL0:SDNODE.SE.7, TCELL0:SDNODE.SW.5, TCELL0:SDNODE.SW.6 |
TCELL0:DBL.S.4.0 | TCELL0:VCC, TCELL0:SDNODE.SE.8, TCELL0:SDNODE.SE.9, TCELL0:SDNODE.SW.7, TCELL0:SDNODE.SW.8 |
TCELL0:DBL.S.5.0 | TCELL0:VCC, TCELL0:SDNODE.SE.10, TCELL0:SDNODE.SE.11, TCELL0:SDNODE.SW.9, TCELL0:SDNODE.SW.10 |
TCELL0:DBL.S.6.0 | TCELL0:VCC, TCELL0:SDNODE.SE.12, TCELL0:SDNODE.SE.13, TCELL0:SDNODE.SW.11, TCELL0:SDNODE.SW.12 |
TCELL0:DBL.S.7.0 | TCELL0:VCC, TCELL0:SDNODE.SE.14, TCELL0:SDNODE.SE.15, TCELL0:SDNODE.SW.13, TCELL0:SDNODE.SW.14 |
TCELL0:QLNODE.NE.0 | TCELL0:QUAD.4.N.0.4, TCELL0:LONG.12.N.0.12, TCELL0:OUT.1, TCELL0:SNG.N.0.1 |
TCELL0:QLNODE.NE.1 | TCELL0:QUAD.E.1.2, TCELL0:LONG.E.1.6, TCELL0:OUT.3, TCELL0:SNG.E.1.1 |
TCELL0:QLNODE.NE.2 | TCELL0:QUAD.4.N.1.4, TCELL0:LONG.16.N.0.16, TCELL0:OUT.5, TCELL0:DBL.N.0.2 |
TCELL0:QLNODE.NE.3 | TCELL0:QUAD.E.3.2, TCELL0:LONG.E.2.6, TCELL0:OUT.7, TCELL0:DBL.E.1.2 |
TCELL0:QLNODE.NE.4 | TCELL0:QUAD.4.N.2.4, TCELL0:LONG.12.N.1.12, TCELL0:OUT.9, TCELL0:SNG.N.2.1 |
TCELL0:QLNODE.NE.5 | TCELL0:QUAD.E.5.2, TCELL0:LONG.E.3.6, TCELL0:OUT.11, TCELL0:SNG.E.3.1 |
TCELL0:QLNODE.NE.6 | TCELL0:QUAD.4.N.3.4, TCELL0:LONG.16.N.1.16, TCELL0:OUT.13, TCELL0:DBL.N.2.2 |
TCELL0:QLNODE.NE.7 | TCELL0:QUAD.E.7.2, TCELL0:LONG.E.4.6, TCELL0:OUT.15, TCELL0:DBL.E.3.2 |
TCELL0:QLNODE.NE.8 | TCELL0:QUAD.4.N.4.4, TCELL0:LONG.12.N.2.12, TCELL0:OUT.17, TCELL0:SNG.N.4.1 |
TCELL0:QLNODE.NE.9 | TCELL0:QUAD.E.9.2, TCELL0:LONG.E.5.6, TCELL0:OUT.19, TCELL0:SNG.E.5.1 |
TCELL0:QLNODE.NE.10 | TCELL0:QUAD.4.N.5.4, TCELL0:LONG.16.N.2.16, TCELL0:OUT.21, TCELL0:DBL.N.4.2 |
TCELL0:QLNODE.NE.11 | TCELL0:QUAD.E.11.2, TCELL0:LONG.E.6.6, TCELL0:OUT.23, TCELL0:DBL.E.5.2 |
TCELL0:QLNODE.NE.12 | TCELL0:QUAD.4.N.6.4, TCELL0:LONG.12.N.3.12, TCELL0:OUT.25, TCELL0:SNG.N.6.1 |
TCELL0:QLNODE.NE.13 | TCELL0:QUAD.E.13.2, TCELL0:LONG.E.7.6, TCELL0:OUT.27, TCELL0:SNG.E.7.1 |
TCELL0:QLNODE.NE.14 | TCELL0:QUAD.4.N.7.4, TCELL0:LONG.16.N.3.16, TCELL0:OUT.29, TCELL0:DBL.N.6.2 |
TCELL0:QLNODE.NE.15 | TCELL0:QUAD.E.15.2, TCELL0:LONG.E.0.6.S, TCELL0:OUT.31, TCELL0:DBL.E.7.2 |
TCELL0:QLNODE.NW.0 | TCELL0:QUAD.4.N.0.4, TCELL0:LONG.12.N.0.12, TCELL0:OUT.0, TCELL0:DBL.N.7.2.N |
TCELL0:QLNODE.NW.1 | TCELL0:QUAD.W.0.2, TCELL0:LONG.W.0.6, TCELL0:OUT.2, TCELL0:SNG.W.0.1 |
TCELL0:QLNODE.NW.2 | TCELL0:QUAD.4.N.1.4, TCELL0:LONG.16.N.0.16, TCELL0:OUT.4, TCELL0:SNG.N.1.1 |
TCELL0:QLNODE.NW.3 | TCELL0:QUAD.W.2.2, TCELL0:LONG.W.1.6, TCELL0:OUT.6, TCELL0:DBL.W.1.2 |
TCELL0:QLNODE.NW.4 | TCELL0:QUAD.4.N.2.4, TCELL0:LONG.12.N.1.12, TCELL0:OUT.8, TCELL0:DBL.N.1.2 |
TCELL0:QLNODE.NW.5 | TCELL0:QUAD.W.4.2, TCELL0:LONG.W.2.6, TCELL0:OUT.10, TCELL0:SNG.W.2.1 |
TCELL0:QLNODE.NW.6 | TCELL0:QUAD.4.N.3.4, TCELL0:LONG.16.N.1.16, TCELL0:OUT.12, TCELL0:SNG.N.3.1 |
TCELL0:QLNODE.NW.7 | TCELL0:QUAD.W.6.2, TCELL0:LONG.W.3.6, TCELL0:OUT.14, TCELL0:DBL.W.3.2 |
TCELL0:QLNODE.NW.8 | TCELL0:QUAD.4.N.4.4, TCELL0:LONG.12.N.2.12, TCELL0:OUT.16, TCELL0:DBL.N.3.2 |
TCELL0:QLNODE.NW.9 | TCELL0:QUAD.W.8.2, TCELL0:LONG.W.4.6, TCELL0:OUT.18, TCELL0:SNG.W.4.1 |
TCELL0:QLNODE.NW.10 | TCELL0:QUAD.4.N.5.4, TCELL0:LONG.16.N.2.16, TCELL0:OUT.20, TCELL0:SNG.N.5.1 |
TCELL0:QLNODE.NW.11 | TCELL0:QUAD.W.10.2, TCELL0:LONG.W.5.6, TCELL0:OUT.22, TCELL0:DBL.W.5.2 |
TCELL0:QLNODE.NW.12 | TCELL0:QUAD.4.N.6.4, TCELL0:LONG.12.N.3.12, TCELL0:OUT.24, TCELL0:DBL.N.5.2 |
TCELL0:QLNODE.NW.13 | TCELL0:QUAD.W.12.2, TCELL0:LONG.W.6.6, TCELL0:OUT.26, TCELL0:SNG.W.6.1 |
TCELL0:QLNODE.NW.14 | TCELL0:QUAD.4.N.7.4, TCELL0:LONG.16.N.3.16, TCELL0:OUT.28, TCELL0:SNG.N.7.1 |
TCELL0:QLNODE.NW.15 | TCELL0:QUAD.W.14.2, TCELL0:LONG.W.7.6, TCELL0:OUT.30, TCELL0:DBL.W.7.2 |
TCELL0:QLNODE.SE.0 | TCELL0:QUAD.E.15.2.N, TCELL0:LONG.E.0.6, TCELL0:OUT.0, TCELL0:SNG.E.0.1 |
TCELL0:QLNODE.SE.1 | TCELL0:QUAD.5.S.0.5, TCELL0:LONG.16.S.0.16, TCELL0:OUT.2, TCELL0:DBL.S.0.2 |
TCELL0:QLNODE.SE.2 | TCELL0:QUAD.E.1.2, TCELL0:LONG.E.1.6, TCELL0:OUT.4, TCELL0:DBL.E.0.2 |
TCELL0:QLNODE.SE.3 | TCELL0:QUAD.5.S.1.5, TCELL0:LONG.12.S.1.12, TCELL0:OUT.6, TCELL0:SNG.S.2.1 |
TCELL0:QLNODE.SE.4 | TCELL0:QUAD.E.3.2, TCELL0:LONG.E.2.6, TCELL0:OUT.8, TCELL0:SNG.E.2.1 |
TCELL0:QLNODE.SE.5 | TCELL0:QUAD.5.S.2.5, TCELL0:LONG.16.S.1.16, TCELL0:OUT.10, TCELL0:DBL.S.2.2 |
TCELL0:QLNODE.SE.6 | TCELL0:QUAD.E.5.2, TCELL0:LONG.E.3.6, TCELL0:OUT.12, TCELL0:DBL.E.2.2 |
TCELL0:QLNODE.SE.7 | TCELL0:QUAD.5.S.3.5, TCELL0:LONG.12.S.2.12, TCELL0:OUT.14, TCELL0:SNG.S.4.1 |
TCELL0:QLNODE.SE.8 | TCELL0:QUAD.E.7.2, TCELL0:LONG.E.4.6, TCELL0:OUT.16, TCELL0:SNG.E.4.1 |
TCELL0:QLNODE.SE.9 | TCELL0:QUAD.5.S.4.5, TCELL0:LONG.16.S.2.16, TCELL0:OUT.18, TCELL0:DBL.S.4.2 |
TCELL0:QLNODE.SE.10 | TCELL0:QUAD.E.9.2, TCELL0:LONG.E.5.6, TCELL0:OUT.20, TCELL0:DBL.E.4.2 |
TCELL0:QLNODE.SE.11 | TCELL0:QUAD.5.S.5.5, TCELL0:LONG.12.S.3.12, TCELL0:OUT.22, TCELL0:SNG.S.6.1 |
TCELL0:QLNODE.SE.12 | TCELL0:QUAD.E.11.2, TCELL0:LONG.E.6.6, TCELL0:OUT.24, TCELL0:SNG.E.6.1 |
TCELL0:QLNODE.SE.13 | TCELL0:QUAD.5.S.6.5, TCELL0:LONG.16.S.3.16, TCELL0:OUT.26, TCELL0:DBL.S.6.2 |
TCELL0:QLNODE.SE.14 | TCELL0:QUAD.E.13.2, TCELL0:LONG.E.7.6, TCELL0:OUT.28, TCELL0:DBL.E.6.2 |
TCELL0:QLNODE.SE.15 | TCELL0:QUAD.5.S.7.5, TCELL0:LONG.12.S.0.12.S, TCELL0:OUT.30, TCELL0:SNG.S.0.1.S |
TCELL0:QLNODE.SW.0 | TCELL0:QUAD.W.0.2, TCELL0:LONG.W.0.6, TCELL0:OUT.1, TCELL0:DBL.W.0.2 |
TCELL0:QLNODE.SW.1 | TCELL0:QUAD.5.S.0.5, TCELL0:LONG.16.S.0.16, TCELL0:OUT.3, TCELL0:SNG.S.1.1 |
TCELL0:QLNODE.SW.2 | TCELL0:QUAD.W.2.2, TCELL0:LONG.W.1.6, TCELL0:OUT.5, TCELL0:SNG.W.1.1 |
TCELL0:QLNODE.SW.3 | TCELL0:QUAD.5.S.1.5, TCELL0:LONG.12.S.1.12, TCELL0:OUT.7, TCELL0:DBL.S.1.2 |
TCELL0:QLNODE.SW.4 | TCELL0:QUAD.W.4.2, TCELL0:LONG.W.2.6, TCELL0:OUT.9, TCELL0:DBL.W.2.2 |
TCELL0:QLNODE.SW.5 | TCELL0:QUAD.5.S.2.5, TCELL0:LONG.16.S.1.16, TCELL0:OUT.11, TCELL0:SNG.S.3.1 |
TCELL0:QLNODE.SW.6 | TCELL0:QUAD.W.6.2, TCELL0:LONG.W.3.6, TCELL0:OUT.13, TCELL0:SNG.W.3.1 |
TCELL0:QLNODE.SW.7 | TCELL0:QUAD.5.S.3.5, TCELL0:LONG.12.S.2.12, TCELL0:OUT.15, TCELL0:DBL.S.3.2 |
TCELL0:QLNODE.SW.8 | TCELL0:QUAD.W.8.2, TCELL0:LONG.W.4.6, TCELL0:OUT.17, TCELL0:DBL.W.4.2 |
TCELL0:QLNODE.SW.9 | TCELL0:QUAD.5.S.4.5, TCELL0:LONG.16.S.2.16, TCELL0:OUT.19, TCELL0:SNG.S.5.1 |
TCELL0:QLNODE.SW.10 | TCELL0:QUAD.W.10.2, TCELL0:LONG.W.5.6, TCELL0:OUT.21, TCELL0:SNG.W.5.1 |
TCELL0:QLNODE.SW.11 | TCELL0:QUAD.5.S.5.5, TCELL0:LONG.12.S.3.12, TCELL0:OUT.23, TCELL0:DBL.S.5.2 |
TCELL0:QLNODE.SW.12 | TCELL0:QUAD.W.12.2, TCELL0:LONG.W.6.6, TCELL0:OUT.25, TCELL0:DBL.W.6.2 |
TCELL0:QLNODE.SW.13 | TCELL0:QUAD.5.S.6.5, TCELL0:LONG.16.S.3.16, TCELL0:OUT.27, TCELL0:SNG.S.7.1 |
TCELL0:QLNODE.SW.14 | TCELL0:QUAD.W.14.2, TCELL0:LONG.W.7.6, TCELL0:OUT.29, TCELL0:SNG.W.7.1 |
TCELL0:QLNODE.SW.15 | TCELL0:QUAD.5.S.7.5, TCELL0:LONG.12.S.0.12.S, TCELL0:OUT.31, TCELL0:DBL.S.7.2 |
TCELL0:INODE.1.0 | TCELL0:GNODE.15.1, TCELL0:SNG.E.0.1, TCELL0:SNG.N.0.1, TCELL0:DBL.E.7.2.N, TCELL0:DBL.S.7.1, TCELL0:IMUX.BYP.11 |
TCELL0:INODE.1.1 | TCELL0:GNODE.15.1, TCELL0:SNG.W.0.1, TCELL0:SNG.N.0.1, TCELL0:DBL.E.7.2.N, TCELL0:DBL.N.7.2.N, TCELL0:IMUX.BYP.9 |
TCELL0:INODE.1.2 | TCELL0:GNODE.4.1, TCELL0:SNG.W.0.1, TCELL0:SNG.S.1.1, TCELL0:DBL.W.0.2, TCELL0:DBL.N.7.2.N, TCELL0:IMUX.BYP.9 |
TCELL0:INODE.1.3 | TCELL0:GNODE.4.1, TCELL0:SNG.E.1.1, TCELL0:SNG.S.1.1, TCELL0:DBL.W.0.2, TCELL0:DBL.S.0.2, TCELL0:IMUX.BYP.8.N |
TCELL0:INODE.1.4 | TCELL0:GNODE.0.1, TCELL0:SNG.E.1.1, TCELL0:SNG.N.1.1, TCELL0:DBL.E.0.2, TCELL0:DBL.S.0.2, TCELL0:IMUX.BYP.8.N |
TCELL0:INODE.1.5 | TCELL0:GNODE.0.1, TCELL0:SNG.W.1.1, TCELL0:SNG.N.1.1, TCELL0:DBL.E.0.2, TCELL0:DBL.N.0.2, TCELL0:IMUX.BYP.10.N |
TCELL0:INODE.1.6 | TCELL0:GNODE.8.1, TCELL0:SNG.W.1.1, TCELL0:SNG.S.2.1, TCELL0:DBL.W.1.2, TCELL0:DBL.N.0.2, TCELL0:IMUX.BYP.10.N |
TCELL0:INODE.1.7 | TCELL0:GNODE.8.1, TCELL0:SNG.E.2.1, TCELL0:SNG.S.2.1, TCELL0:DBL.W.1.2, TCELL0:DBL.S.1.2, TCELL0:IMUX.BYP.15 |
TCELL0:INODE.1.8 | TCELL0:GNODE.4.0, TCELL0:SNG.E.2.1, TCELL0:SNG.N.2.1, TCELL0:DBL.E.1.2, TCELL0:DBL.S.1.2, TCELL0:IMUX.BYP.15 |
TCELL0:INODE.1.9 | TCELL0:GNODE.4.0, TCELL0:SNG.W.2.1, TCELL0:SNG.N.2.1, TCELL0:DBL.E.1.2, TCELL0:DBL.N.1.2, TCELL0:IMUX.BYP.13 |
TCELL0:INODE.1.10 | TCELL0:GNODE.2.0, TCELL0:SNG.W.2.1, TCELL0:SNG.S.3.1, TCELL0:DBL.W.2.2, TCELL0:DBL.N.1.2, TCELL0:IMUX.BYP.13 |
TCELL0:INODE.1.11 | TCELL0:GNODE.2.0, TCELL0:SNG.E.3.1, TCELL0:SNG.S.3.1, TCELL0:DBL.W.2.2, TCELL0:DBL.S.2.2, TCELL0:IMUX.BYP.12.N |
TCELL0:INODE.1.12 | TCELL0:GNODE.13.0, TCELL0:SNG.E.3.1, TCELL0:SNG.N.3.1, TCELL0:DBL.E.2.2, TCELL0:DBL.S.2.2, TCELL0:IMUX.BYP.12.N |
TCELL0:INODE.1.13 | TCELL0:GNODE.13.0, TCELL0:SNG.W.3.1, TCELL0:SNG.N.3.1, TCELL0:DBL.E.2.2, TCELL0:DBL.N.2.2, TCELL0:IMUX.BYP.14.N |
TCELL0:INODE.1.14 | TCELL0:GNODE.10.0, TCELL0:SNG.W.3.1, TCELL0:SNG.S.4.1, TCELL0:DBL.W.3.2, TCELL0:DBL.N.2.2, TCELL0:IMUX.BYP.14.N |
TCELL0:INODE.1.15 | TCELL0:GNODE.10.0, TCELL0:SNG.E.4.1, TCELL0:SNG.S.4.1, TCELL0:DBL.W.3.2, TCELL0:DBL.S.3.2, TCELL0:IMUX.BYP.3.S |
TCELL0:INODE.1.16 | TCELL0:GNODE.14.1, TCELL0:SNG.E.4.1, TCELL0:SNG.N.4.1, TCELL0:DBL.E.3.2, TCELL0:DBL.S.3.2, TCELL0:IMUX.BYP.3.S |
TCELL0:INODE.1.17 | TCELL0:GNODE.14.1, TCELL0:SNG.W.4.1, TCELL0:SNG.N.4.1, TCELL0:DBL.E.3.2, TCELL0:DBL.N.3.2, TCELL0:IMUX.BYP.1.S |
TCELL0:INODE.1.18 | TCELL0:GNODE.7.1, TCELL0:SNG.W.4.1, TCELL0:SNG.S.5.1, TCELL0:DBL.W.4.2, TCELL0:DBL.N.3.2, TCELL0:IMUX.BYP.1.S |
TCELL0:INODE.1.19 | TCELL0:GNODE.7.1, TCELL0:SNG.E.5.1, TCELL0:SNG.S.5.1, TCELL0:DBL.W.4.2, TCELL0:DBL.S.4.2, TCELL0:IMUX.BYP.0 |
TCELL0:INODE.1.20 | TCELL0:GNODE.12.1, TCELL0:SNG.E.5.1, TCELL0:SNG.N.5.1, TCELL0:DBL.E.4.2, TCELL0:DBL.S.4.2, TCELL0:IMUX.BYP.0 |
TCELL0:INODE.1.21 | TCELL0:GNODE.12.1, TCELL0:SNG.W.5.1, TCELL0:SNG.N.5.1, TCELL0:DBL.E.4.2, TCELL0:DBL.N.4.2, TCELL0:IMUX.BYP.2 |
TCELL0:INODE.1.22 | TCELL0:GNODE.3.1, TCELL0:SNG.W.5.1, TCELL0:SNG.S.6.1, TCELL0:DBL.W.5.2, TCELL0:DBL.N.4.2, TCELL0:IMUX.BYP.2 |
TCELL0:INODE.1.23 | TCELL0:GNODE.3.1, TCELL0:SNG.E.6.1, TCELL0:SNG.S.6.1, TCELL0:DBL.W.5.2, TCELL0:DBL.S.5.2, TCELL0:IMUX.BYP.7.S |
TCELL0:INODE.1.24 | TCELL0:GNODE.11.0, TCELL0:SNG.E.6.1, TCELL0:SNG.N.6.1, TCELL0:DBL.E.5.2, TCELL0:DBL.S.5.2, TCELL0:IMUX.BYP.7.S |
TCELL0:INODE.1.25 | TCELL0:GNODE.11.0, TCELL0:SNG.W.6.1, TCELL0:SNG.N.6.1, TCELL0:DBL.E.5.2, TCELL0:DBL.N.5.2, TCELL0:IMUX.BYP.5.S |
TCELL0:INODE.1.26 | TCELL0:GNODE.5.0, TCELL0:SNG.W.6.1, TCELL0:SNG.S.7.1, TCELL0:DBL.W.6.2, TCELL0:DBL.N.5.2, TCELL0:IMUX.BYP.5.S |
TCELL0:INODE.1.27 | TCELL0:GNODE.5.0, TCELL0:SNG.E.7.1, TCELL0:SNG.S.7.1, TCELL0:DBL.W.6.2, TCELL0:DBL.S.6.2, TCELL0:IMUX.BYP.4 |
TCELL0:INODE.1.28 | TCELL0:GNODE.9.0, TCELL0:SNG.E.7.1, TCELL0:SNG.N.7.1, TCELL0:DBL.E.6.2, TCELL0:DBL.S.6.2, TCELL0:IMUX.BYP.4 |
TCELL0:INODE.1.29 | TCELL0:GNODE.9.0, TCELL0:SNG.W.7.1, TCELL0:SNG.N.7.1, TCELL0:DBL.E.6.2, TCELL0:DBL.N.6.2, TCELL0:IMUX.BYP.6 |
TCELL0:INODE.1.30 | TCELL0:GNODE.1.0, TCELL0:SNG.W.7.1, TCELL0:SNG.S.0.1.S, TCELL0:DBL.W.7.2, TCELL0:DBL.N.6.2, TCELL0:IMUX.BYP.6 |
TCELL0:INODE.1.31 | TCELL0:GNODE.1.0, TCELL0:SNG.E.0.1.S, TCELL0:SNG.S.0.1.S, TCELL0:DBL.W.7.2, TCELL0:DBL.S.7.2, TCELL0:IMUX.BYP.11.S |
TCELL0:INODE.2.0 | TCELL0:OUT.0, TCELL0:SNG.E.0.1, TCELL0:SNG.N.0.1, TCELL0:DBL.E.7.2.N, TCELL0:DBL.S.7.1, TCELL0:IMUX.BYP.11 |
TCELL0:INODE.2.1 | TCELL0:OUT.1, TCELL0:SNG.W.0.1, TCELL0:SNG.N.0.1, TCELL0:DBL.E.7.2.N, TCELL0:DBL.N.7.2.N, TCELL0:IMUX.BYP.9 |
TCELL0:INODE.2.2 | TCELL0:OUT.2, TCELL0:SNG.W.0.1, TCELL0:SNG.S.1.1, TCELL0:DBL.W.0.2, TCELL0:DBL.N.7.2.N, TCELL0:IMUX.BYP.9 |
TCELL0:INODE.2.3 | TCELL0:OUT.3, TCELL0:SNG.E.1.1, TCELL0:SNG.S.1.1, TCELL0:DBL.W.0.2, TCELL0:DBL.S.0.2, TCELL0:IMUX.BYP.8.N |
TCELL0:INODE.2.4 | TCELL0:OUT.4, TCELL0:SNG.E.1.1, TCELL0:SNG.N.1.1, TCELL0:DBL.E.0.2, TCELL0:DBL.S.0.2, TCELL0:IMUX.BYP.8.N |
TCELL0:INODE.2.5 | TCELL0:OUT.5, TCELL0:SNG.W.1.1, TCELL0:SNG.N.1.1, TCELL0:DBL.E.0.2, TCELL0:DBL.N.0.2, TCELL0:IMUX.BYP.10.N |
TCELL0:INODE.2.6 | TCELL0:OUT.6, TCELL0:SNG.W.1.1, TCELL0:SNG.S.2.1, TCELL0:DBL.W.1.2, TCELL0:DBL.N.0.2, TCELL0:IMUX.BYP.10.N |
TCELL0:INODE.2.7 | TCELL0:OUT.7, TCELL0:SNG.E.2.1, TCELL0:SNG.S.2.1, TCELL0:DBL.W.1.2, TCELL0:DBL.S.1.2, TCELL0:IMUX.BYP.15 |
TCELL0:INODE.2.8 | TCELL0:OUT.8, TCELL0:SNG.E.2.1, TCELL0:SNG.N.2.1, TCELL0:DBL.E.1.2, TCELL0:DBL.S.1.2, TCELL0:IMUX.BYP.15 |
TCELL0:INODE.2.9 | TCELL0:OUT.9, TCELL0:SNG.W.2.1, TCELL0:SNG.N.2.1, TCELL0:DBL.E.1.2, TCELL0:DBL.N.1.2, TCELL0:IMUX.BYP.13 |
TCELL0:INODE.2.10 | TCELL0:OUT.10, TCELL0:SNG.W.2.1, TCELL0:SNG.S.3.1, TCELL0:DBL.W.2.2, TCELL0:DBL.N.1.2, TCELL0:IMUX.BYP.13 |
TCELL0:INODE.2.11 | TCELL0:OUT.11, TCELL0:SNG.E.3.1, TCELL0:SNG.S.3.1, TCELL0:DBL.W.2.2, TCELL0:DBL.S.2.2, TCELL0:IMUX.BYP.12.N |
TCELL0:INODE.2.12 | TCELL0:OUT.12, TCELL0:SNG.E.3.1, TCELL0:SNG.N.3.1, TCELL0:DBL.E.2.2, TCELL0:DBL.S.2.2, TCELL0:IMUX.BYP.12.N |
TCELL0:INODE.2.13 | TCELL0:OUT.13, TCELL0:SNG.W.3.1, TCELL0:SNG.N.3.1, TCELL0:DBL.E.2.2, TCELL0:DBL.N.2.2, TCELL0:IMUX.BYP.14.N |
TCELL0:INODE.2.14 | TCELL0:OUT.14, TCELL0:SNG.W.3.1, TCELL0:SNG.S.4.1, TCELL0:DBL.W.3.2, TCELL0:DBL.N.2.2, TCELL0:IMUX.BYP.14.N |
TCELL0:INODE.2.15 | TCELL0:OUT.15, TCELL0:SNG.E.4.1, TCELL0:SNG.S.4.1, TCELL0:DBL.W.3.2, TCELL0:DBL.S.3.2, TCELL0:IMUX.BYP.3.S |
TCELL0:INODE.2.16 | TCELL0:OUT.16, TCELL0:SNG.E.4.1, TCELL0:SNG.N.4.1, TCELL0:DBL.E.3.2, TCELL0:DBL.S.3.2, TCELL0:IMUX.BYP.3.S |
TCELL0:INODE.2.17 | TCELL0:OUT.17, TCELL0:SNG.W.4.1, TCELL0:SNG.N.4.1, TCELL0:DBL.E.3.2, TCELL0:DBL.N.3.2, TCELL0:IMUX.BYP.1.S |
TCELL0:INODE.2.18 | TCELL0:OUT.18, TCELL0:SNG.W.4.1, TCELL0:SNG.S.5.1, TCELL0:DBL.W.4.2, TCELL0:DBL.N.3.2, TCELL0:IMUX.BYP.1.S |
TCELL0:INODE.2.19 | TCELL0:OUT.19, TCELL0:SNG.E.5.1, TCELL0:SNG.S.5.1, TCELL0:DBL.W.4.2, TCELL0:DBL.S.4.2, TCELL0:IMUX.BYP.0 |
TCELL0:INODE.2.20 | TCELL0:OUT.20, TCELL0:SNG.E.5.1, TCELL0:SNG.N.5.1, TCELL0:DBL.E.4.2, TCELL0:DBL.S.4.2, TCELL0:IMUX.BYP.0 |
TCELL0:INODE.2.21 | TCELL0:OUT.21, TCELL0:SNG.W.5.1, TCELL0:SNG.N.5.1, TCELL0:DBL.E.4.2, TCELL0:DBL.N.4.2, TCELL0:IMUX.BYP.2 |
TCELL0:INODE.2.22 | TCELL0:OUT.22, TCELL0:SNG.W.5.1, TCELL0:SNG.S.6.1, TCELL0:DBL.W.5.2, TCELL0:DBL.N.4.2, TCELL0:IMUX.BYP.2 |
TCELL0:INODE.2.23 | TCELL0:OUT.23, TCELL0:SNG.E.6.1, TCELL0:SNG.S.6.1, TCELL0:DBL.W.5.2, TCELL0:DBL.S.5.2, TCELL0:IMUX.BYP.7.S |
TCELL0:INODE.2.24 | TCELL0:OUT.24, TCELL0:SNG.E.6.1, TCELL0:SNG.N.6.1, TCELL0:DBL.E.5.2, TCELL0:DBL.S.5.2, TCELL0:IMUX.BYP.7.S |
TCELL0:INODE.2.25 | TCELL0:OUT.25, TCELL0:SNG.W.6.1, TCELL0:SNG.N.6.1, TCELL0:DBL.E.5.2, TCELL0:DBL.N.5.2, TCELL0:IMUX.BYP.5.S |
TCELL0:INODE.2.26 | TCELL0:OUT.26, TCELL0:SNG.W.6.1, TCELL0:SNG.S.7.1, TCELL0:DBL.W.6.2, TCELL0:DBL.N.5.2, TCELL0:IMUX.BYP.5.S |
TCELL0:INODE.2.27 | TCELL0:OUT.27, TCELL0:SNG.E.7.1, TCELL0:SNG.S.7.1, TCELL0:DBL.W.6.2, TCELL0:DBL.S.6.2, TCELL0:IMUX.BYP.4 |
TCELL0:INODE.2.28 | TCELL0:OUT.28, TCELL0:SNG.E.7.1, TCELL0:SNG.N.7.1, TCELL0:DBL.E.6.2, TCELL0:DBL.S.6.2, TCELL0:IMUX.BYP.4 |
TCELL0:INODE.2.29 | TCELL0:OUT.29, TCELL0:SNG.W.7.1, TCELL0:SNG.N.7.1, TCELL0:DBL.E.6.2, TCELL0:DBL.N.6.2, TCELL0:IMUX.BYP.6 |
TCELL0:INODE.2.30 | TCELL0:OUT.30, TCELL0:SNG.W.7.1, TCELL0:SNG.S.0.1.S, TCELL0:DBL.W.7.2, TCELL0:DBL.N.6.2, TCELL0:IMUX.BYP.6 |
TCELL0:INODE.2.31 | TCELL0:OUT.31, TCELL0:SNG.E.0.1.S, TCELL0:SNG.S.0.1.S, TCELL0:DBL.W.7.2, TCELL0:DBL.S.7.2, TCELL0:IMUX.BYP.11.S |
TCELL0:IMUX.CTRL.0 | TCELL0:GND, TCELL0:GNODE.2.0, TCELL0:GNODE.4.0, TCELL0:GNODE.7.1, TCELL0:GNODE.9.1, TCELL0:GNODE.11.0, TCELL0:GNODE.12.0, TCELL0:GNODE.13.1, TCELL0:GNODE.15.1 |
TCELL0:IMUX.CTRL.1 | TCELL0:GND, TCELL0:GNODE.2.0, TCELL0:GNODE.4.0, TCELL0:GNODE.7.1, TCELL0:GNODE.9.1, TCELL0:GNODE.11.0, TCELL0:GNODE.12.0, TCELL0:GNODE.13.1, TCELL0:GNODE.15.1 |
TCELL0:IMUX.CTRL.2 | TCELL0:GND, TCELL0:GNODE.1.0, TCELL0:GNODE.2.1, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.11.1, TCELL0:GNODE.12.1, TCELL0:GNODE.14.0 |
TCELL0:IMUX.CTRL.3 | TCELL0:GND, TCELL0:GNODE.1.0, TCELL0:GNODE.2.1, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.11.1, TCELL0:GNODE.12.1, TCELL0:GNODE.14.0 |
TCELL0:IMUX.CTRL.4 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.5.0, TCELL0:GNODE.6.1, TCELL0:GNODE.8.1, TCELL0:GNODE.10.0, TCELL0:GNODE.14.1 |
TCELL0:IMUX.CTRL.5 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.5.0, TCELL0:GNODE.6.1, TCELL0:GNODE.8.1, TCELL0:GNODE.10.0, TCELL0:GNODE.14.1 |
TCELL0:IMUX.CTRL.6 | TCELL0:GND, TCELL0:GNODE.0.1, TCELL0:GNODE.3.1, TCELL0:GNODE.5.1, TCELL0:GNODE.7.0, TCELL0:GNODE.9.0, TCELL0:GNODE.10.1, TCELL0:GNODE.13.0, TCELL0:GNODE.15.0 |
TCELL0:IMUX.CTRL.7 | TCELL0:GND, TCELL0:GNODE.0.1, TCELL0:GNODE.3.1, TCELL0:GNODE.5.1, TCELL0:GNODE.7.0, TCELL0:GNODE.9.0, TCELL0:GNODE.10.1, TCELL0:GNODE.13.0, TCELL0:GNODE.15.0 |
TCELL0:IMUX.CTRL.8 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.12.1, TCELL0:GNODE.14.1 |
TCELL0:IMUX.CTRL.9 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.12.1, TCELL0:GNODE.14.1 |
TCELL0:IMUX.BYP.0 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.1, TCELL0:INODE.1.3, TCELL0:INODE.1.5, TCELL0:INODE.1.28.N, TCELL0:INODE.1.30.N |
TCELL0:IMUX.BYP.1 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.1, TCELL0:INODE.1.3, TCELL0:INODE.1.5, TCELL0:INODE.1.28.N, TCELL0:INODE.1.30.N |
TCELL0:IMUX.BYP.2 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.2, TCELL0:INODE.1.4, TCELL0:INODE.1.5, TCELL0:INODE.1.7, TCELL0:INODE.1.9 |
TCELL0:IMUX.BYP.3 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.2, TCELL0:INODE.1.4, TCELL0:INODE.1.5, TCELL0:INODE.1.7, TCELL0:INODE.1.9 |
TCELL0:IMUX.BYP.4 | TCELL0:VCC, TCELL0:INODE.1.4, TCELL0:INODE.1.6, TCELL0:INODE.1.8, TCELL0:INODE.1.9, TCELL0:INODE.1.11, TCELL0:INODE.1.13 |
TCELL0:IMUX.BYP.5 | TCELL0:VCC, TCELL0:INODE.1.4, TCELL0:INODE.1.6, TCELL0:INODE.1.8, TCELL0:INODE.1.9, TCELL0:INODE.1.11, TCELL0:INODE.1.13 |
TCELL0:IMUX.BYP.6 | TCELL0:VCC, TCELL0:INODE.1.8, TCELL0:INODE.1.10, TCELL0:INODE.1.12, TCELL0:INODE.1.13, TCELL0:INODE.1.15, TCELL0:INODE.1.17 |
TCELL0:IMUX.BYP.7 | TCELL0:VCC, TCELL0:INODE.1.8, TCELL0:INODE.1.10, TCELL0:INODE.1.12, TCELL0:INODE.1.13, TCELL0:INODE.1.15, TCELL0:INODE.1.17 |
TCELL0:IMUX.BYP.8 | TCELL0:VCC, TCELL0:INODE.1.12, TCELL0:INODE.1.14, TCELL0:INODE.1.16, TCELL0:INODE.1.17, TCELL0:INODE.1.19, TCELL0:INODE.1.21 |
TCELL0:IMUX.BYP.9 | TCELL0:VCC, TCELL0:INODE.1.12, TCELL0:INODE.1.14, TCELL0:INODE.1.16, TCELL0:INODE.1.17, TCELL0:INODE.1.19, TCELL0:INODE.1.21 |
TCELL0:IMUX.BYP.10 | TCELL0:VCC, TCELL0:INODE.1.16, TCELL0:INODE.1.18, TCELL0:INODE.1.20, TCELL0:INODE.1.21, TCELL0:INODE.1.23, TCELL0:INODE.1.25 |
TCELL0:IMUX.BYP.11 | TCELL0:VCC, TCELL0:INODE.1.16, TCELL0:INODE.1.18, TCELL0:INODE.1.20, TCELL0:INODE.1.21, TCELL0:INODE.1.23, TCELL0:INODE.1.25 |
TCELL0:IMUX.BYP.12 | TCELL0:VCC, TCELL0:INODE.1.20, TCELL0:INODE.1.22, TCELL0:INODE.1.24, TCELL0:INODE.1.25, TCELL0:INODE.1.27, TCELL0:INODE.1.29 |
TCELL0:IMUX.BYP.13 | TCELL0:VCC, TCELL0:INODE.1.20, TCELL0:INODE.1.22, TCELL0:INODE.1.24, TCELL0:INODE.1.25, TCELL0:INODE.1.27, TCELL0:INODE.1.29 |
TCELL0:IMUX.BYP.14 | TCELL0:VCC, TCELL0:INODE.1.1.S, TCELL0:INODE.1.24, TCELL0:INODE.1.26, TCELL0:INODE.1.28, TCELL0:INODE.1.29, TCELL0:INODE.1.31 |
TCELL0:IMUX.BYP.15 | TCELL0:VCC, TCELL0:INODE.1.1.S, TCELL0:INODE.1.24, TCELL0:INODE.1.26, TCELL0:INODE.1.28, TCELL0:INODE.1.29, TCELL0:INODE.1.31 |
TCELL0:IMUX.IMUX.0 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.2, TCELL0:INODE.1.3, TCELL0:INODE.1.5, TCELL0:INODE.1.7, TCELL0:INODE.1.30.N |
TCELL0:IMUX.IMUX.1 | TCELL0:VCC, TCELL0:INODE.1.0, TCELL0:INODE.1.2, TCELL0:INODE.1.3, TCELL0:INODE.1.5, TCELL0:INODE.1.7, TCELL0:INODE.1.30.N |
TCELL0:IMUX.IMUX.2 | TCELL0:VCC, TCELL0:INODE.1.2, TCELL0:INODE.1.4, TCELL0:INODE.1.6, TCELL0:INODE.1.7, TCELL0:INODE.1.9, TCELL0:INODE.1.11 |
TCELL0:IMUX.IMUX.3 | TCELL0:VCC, TCELL0:INODE.1.2, TCELL0:INODE.1.4, TCELL0:INODE.1.6, TCELL0:INODE.1.7, TCELL0:INODE.1.9, TCELL0:INODE.1.11 |
TCELL0:IMUX.IMUX.4 | TCELL0:VCC, TCELL0:INODE.1.6, TCELL0:INODE.1.8, TCELL0:INODE.1.10, TCELL0:INODE.1.11, TCELL0:INODE.1.13, TCELL0:INODE.1.15 |
TCELL0:IMUX.IMUX.5 | TCELL0:VCC, TCELL0:INODE.1.6, TCELL0:INODE.1.8, TCELL0:INODE.1.10, TCELL0:INODE.1.11, TCELL0:INODE.1.13, TCELL0:INODE.1.15 |
TCELL0:IMUX.IMUX.6 | TCELL0:VCC, TCELL0:INODE.1.10, TCELL0:INODE.1.12, TCELL0:INODE.1.14, TCELL0:INODE.1.15, TCELL0:INODE.1.17, TCELL0:INODE.1.19 |
TCELL0:IMUX.IMUX.7 | TCELL0:VCC, TCELL0:INODE.1.10, TCELL0:INODE.1.12, TCELL0:INODE.1.14, TCELL0:INODE.1.15, TCELL0:INODE.1.17, TCELL0:INODE.1.19 |
TCELL0:IMUX.IMUX.8 | TCELL0:VCC, TCELL0:INODE.1.14, TCELL0:INODE.1.16, TCELL0:INODE.1.18, TCELL0:INODE.1.19, TCELL0:INODE.1.21, TCELL0:INODE.1.23 |
TCELL0:IMUX.IMUX.9 | TCELL0:VCC, TCELL0:INODE.1.14, TCELL0:INODE.1.16, TCELL0:INODE.1.18, TCELL0:INODE.1.19, TCELL0:INODE.1.21, TCELL0:INODE.1.23 |
TCELL0:IMUX.IMUX.10 | TCELL0:VCC, TCELL0:INODE.1.18, TCELL0:INODE.1.20, TCELL0:INODE.1.22, TCELL0:INODE.1.23, TCELL0:INODE.1.25, TCELL0:INODE.1.27 |
TCELL0:IMUX.IMUX.11 | TCELL0:VCC, TCELL0:INODE.1.18, TCELL0:INODE.1.20, TCELL0:INODE.1.22, TCELL0:INODE.1.23, TCELL0:INODE.1.25, TCELL0:INODE.1.27 |
TCELL0:IMUX.IMUX.12 | TCELL0:VCC, TCELL0:INODE.1.22, TCELL0:INODE.1.24, TCELL0:INODE.1.26, TCELL0:INODE.1.27, TCELL0:INODE.1.29, TCELL0:INODE.1.31 |
TCELL0:IMUX.IMUX.13 | TCELL0:VCC, TCELL0:INODE.1.22, TCELL0:INODE.1.24, TCELL0:INODE.1.26, TCELL0:INODE.1.27, TCELL0:INODE.1.29, TCELL0:INODE.1.31 |
TCELL0:IMUX.IMUX.14 | TCELL0:VCC, TCELL0:INODE.1.1.S, TCELL0:INODE.1.3.S, TCELL0:INODE.1.26, TCELL0:INODE.1.28, TCELL0:INODE.1.30, TCELL0:INODE.1.31 |
TCELL0:IMUX.IMUX.15 | TCELL0:VCC, TCELL0:INODE.1.1.S, TCELL0:INODE.1.3.S, TCELL0:INODE.1.26, TCELL0:INODE.1.28, TCELL0:INODE.1.30, TCELL0:INODE.1.31 |
TCELL0:IMUX.IMUX.16 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.1, TCELL0:INODE.2.3, TCELL0:INODE.2.5, TCELL0:INODE.2.28.N, TCELL0:INODE.2.30.N |
TCELL0:IMUX.IMUX.17 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.1, TCELL0:INODE.2.3, TCELL0:INODE.2.5, TCELL0:INODE.2.28.N, TCELL0:INODE.2.30.N |
TCELL0:IMUX.IMUX.18 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.2, TCELL0:INODE.2.3, TCELL0:INODE.2.5, TCELL0:INODE.2.7, TCELL0:INODE.2.30.N |
TCELL0:IMUX.IMUX.19 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.2, TCELL0:INODE.2.3, TCELL0:INODE.2.5, TCELL0:INODE.2.7, TCELL0:INODE.2.30.N |
TCELL0:IMUX.IMUX.20 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.2, TCELL0:INODE.2.4, TCELL0:INODE.2.5, TCELL0:INODE.2.7, TCELL0:INODE.2.9 |
TCELL0:IMUX.IMUX.21 | TCELL0:VCC, TCELL0:INODE.2.0, TCELL0:INODE.2.2, TCELL0:INODE.2.4, TCELL0:INODE.2.5, TCELL0:INODE.2.7, TCELL0:INODE.2.9 |
TCELL0:IMUX.IMUX.22 | TCELL0:VCC, TCELL0:INODE.2.2, TCELL0:INODE.2.4, TCELL0:INODE.2.6, TCELL0:INODE.2.7, TCELL0:INODE.2.9, TCELL0:INODE.2.11 |
TCELL0:IMUX.IMUX.23 | TCELL0:VCC, TCELL0:INODE.2.2, TCELL0:INODE.2.4, TCELL0:INODE.2.6, TCELL0:INODE.2.7, TCELL0:INODE.2.9, TCELL0:INODE.2.11 |
TCELL0:IMUX.IMUX.24 | TCELL0:VCC, TCELL0:INODE.2.4, TCELL0:INODE.2.6, TCELL0:INODE.2.8, TCELL0:INODE.2.9, TCELL0:INODE.2.11, TCELL0:INODE.2.13 |
TCELL0:IMUX.IMUX.25 | TCELL0:VCC, TCELL0:INODE.2.4, TCELL0:INODE.2.6, TCELL0:INODE.2.8, TCELL0:INODE.2.9, TCELL0:INODE.2.11, TCELL0:INODE.2.13 |
TCELL0:IMUX.IMUX.26 | TCELL0:VCC, TCELL0:INODE.2.6, TCELL0:INODE.2.8, TCELL0:INODE.2.10, TCELL0:INODE.2.11, TCELL0:INODE.2.13, TCELL0:INODE.2.15 |
TCELL0:IMUX.IMUX.27 | TCELL0:VCC, TCELL0:INODE.2.6, TCELL0:INODE.2.8, TCELL0:INODE.2.10, TCELL0:INODE.2.11, TCELL0:INODE.2.13, TCELL0:INODE.2.15 |
TCELL0:IMUX.IMUX.28 | TCELL0:VCC, TCELL0:INODE.2.8, TCELL0:INODE.2.10, TCELL0:INODE.2.12, TCELL0:INODE.2.13, TCELL0:INODE.2.15, TCELL0:INODE.2.17 |
TCELL0:IMUX.IMUX.29 | TCELL0:VCC, TCELL0:INODE.2.8, TCELL0:INODE.2.10, TCELL0:INODE.2.12, TCELL0:INODE.2.13, TCELL0:INODE.2.15, TCELL0:INODE.2.17 |
TCELL0:IMUX.IMUX.30 | TCELL0:VCC, TCELL0:INODE.2.10, TCELL0:INODE.2.12, TCELL0:INODE.2.14, TCELL0:INODE.2.15, TCELL0:INODE.2.17, TCELL0:INODE.2.19 |
TCELL0:IMUX.IMUX.31 | TCELL0:VCC, TCELL0:INODE.2.10, TCELL0:INODE.2.12, TCELL0:INODE.2.14, TCELL0:INODE.2.15, TCELL0:INODE.2.17, TCELL0:INODE.2.19 |
TCELL0:IMUX.IMUX.32 | TCELL0:VCC, TCELL0:INODE.2.12, TCELL0:INODE.2.14, TCELL0:INODE.2.16, TCELL0:INODE.2.17, TCELL0:INODE.2.19, TCELL0:INODE.2.21 |
TCELL0:IMUX.IMUX.33 | TCELL0:VCC, TCELL0:INODE.2.12, TCELL0:INODE.2.14, TCELL0:INODE.2.16, TCELL0:INODE.2.17, TCELL0:INODE.2.19, TCELL0:INODE.2.21 |
TCELL0:IMUX.IMUX.34 | TCELL0:VCC, TCELL0:INODE.2.14, TCELL0:INODE.2.16, TCELL0:INODE.2.18, TCELL0:INODE.2.19, TCELL0:INODE.2.21, TCELL0:INODE.2.23 |
TCELL0:IMUX.IMUX.35 | TCELL0:VCC, TCELL0:INODE.2.14, TCELL0:INODE.2.16, TCELL0:INODE.2.18, TCELL0:INODE.2.19, TCELL0:INODE.2.21, TCELL0:INODE.2.23 |
TCELL0:IMUX.IMUX.36 | TCELL0:VCC, TCELL0:INODE.2.16, TCELL0:INODE.2.18, TCELL0:INODE.2.20, TCELL0:INODE.2.21, TCELL0:INODE.2.23, TCELL0:INODE.2.25 |
TCELL0:IMUX.IMUX.37 | TCELL0:VCC, TCELL0:INODE.2.16, TCELL0:INODE.2.18, TCELL0:INODE.2.20, TCELL0:INODE.2.21, TCELL0:INODE.2.23, TCELL0:INODE.2.25 |
TCELL0:IMUX.IMUX.38 | TCELL0:VCC, TCELL0:INODE.2.18, TCELL0:INODE.2.20, TCELL0:INODE.2.22, TCELL0:INODE.2.23, TCELL0:INODE.2.25, TCELL0:INODE.2.27 |
TCELL0:IMUX.IMUX.39 | TCELL0:VCC, TCELL0:INODE.2.18, TCELL0:INODE.2.20, TCELL0:INODE.2.22, TCELL0:INODE.2.23, TCELL0:INODE.2.25, TCELL0:INODE.2.27 |
TCELL0:IMUX.IMUX.40 | TCELL0:VCC, TCELL0:INODE.2.20, TCELL0:INODE.2.22, TCELL0:INODE.2.24, TCELL0:INODE.2.25, TCELL0:INODE.2.27, TCELL0:INODE.2.29 |
TCELL0:IMUX.IMUX.41 | TCELL0:VCC, TCELL0:INODE.2.20, TCELL0:INODE.2.22, TCELL0:INODE.2.24, TCELL0:INODE.2.25, TCELL0:INODE.2.27, TCELL0:INODE.2.29 |
TCELL0:IMUX.IMUX.42 | TCELL0:VCC, TCELL0:INODE.2.22, TCELL0:INODE.2.24, TCELL0:INODE.2.26, TCELL0:INODE.2.27, TCELL0:INODE.2.29, TCELL0:INODE.2.31 |
TCELL0:IMUX.IMUX.43 | TCELL0:VCC, TCELL0:INODE.2.22, TCELL0:INODE.2.24, TCELL0:INODE.2.26, TCELL0:INODE.2.27, TCELL0:INODE.2.29, TCELL0:INODE.2.31 |
TCELL0:IMUX.IMUX.44 | TCELL0:VCC, TCELL0:INODE.2.1.S, TCELL0:INODE.2.24, TCELL0:INODE.2.26, TCELL0:INODE.2.28, TCELL0:INODE.2.29, TCELL0:INODE.2.31 |
TCELL0:IMUX.IMUX.45 | TCELL0:VCC, TCELL0:INODE.2.1.S, TCELL0:INODE.2.24, TCELL0:INODE.2.26, TCELL0:INODE.2.28, TCELL0:INODE.2.29, TCELL0:INODE.2.31 |
TCELL0:IMUX.IMUX.46 | TCELL0:VCC, TCELL0:INODE.2.1.S, TCELL0:INODE.2.3.S, TCELL0:INODE.2.26, TCELL0:INODE.2.28, TCELL0:INODE.2.30, TCELL0:INODE.2.31 |
TCELL0:IMUX.IMUX.47 | TCELL0:VCC, TCELL0:INODE.2.1.S, TCELL0:INODE.2.3.S, TCELL0:INODE.2.26, TCELL0:INODE.2.28, TCELL0:INODE.2.30, TCELL0:INODE.2.31 |
TCELL1:SDNODE.NE.0 | TCELL0:QUAD.5.N.7.5.N, TCELL1:OUT.1, TCELL1:SNG.N.0.1, TCELL1:DBL.N.7.2.N |
TCELL1:SDNODE.NE.1 | TCELL0:QUAD.E.2.2, TCELL1:OUT.3, TCELL1:SNG.E.1.1, TCELL1:DBL.E.0.2 |
TCELL1:SDNODE.NE.2 | TCELL0:QUAD.5.N.0.5, TCELL1:OUT.5, TCELL1:SNG.N.1.1, TCELL1:DBL.N.0.2 |
TCELL1:SDNODE.NE.3 | TCELL0:QUAD.E.4.2, TCELL1:OUT.7, TCELL1:SNG.E.2.1, TCELL1:DBL.E.1.2 |
TCELL1:SDNODE.NE.4 | TCELL0:QUAD.5.N.1.5, TCELL1:OUT.9, TCELL1:SNG.N.2.1, TCELL1:DBL.N.1.2 |
TCELL1:SDNODE.NE.5 | TCELL0:QUAD.E.6.2, TCELL1:OUT.11, TCELL1:SNG.E.3.1, TCELL1:DBL.E.2.2 |
TCELL1:SDNODE.NE.6 | TCELL0:QUAD.5.N.2.5, TCELL1:OUT.13, TCELL1:SNG.N.3.1, TCELL1:DBL.N.2.2 |
TCELL1:SDNODE.NE.7 | TCELL0:QUAD.E.8.2, TCELL1:OUT.15, TCELL1:SNG.E.4.1, TCELL1:DBL.E.3.2 |
TCELL1:SDNODE.NE.8 | TCELL0:QUAD.5.N.3.5, TCELL1:OUT.17, TCELL1:SNG.N.4.1, TCELL1:DBL.N.3.2 |
TCELL1:SDNODE.NE.9 | TCELL0:QUAD.E.10.2, TCELL1:OUT.19, TCELL1:SNG.E.5.1, TCELL1:DBL.E.4.2 |
TCELL1:SDNODE.NE.10 | TCELL0:QUAD.5.N.4.5, TCELL1:OUT.21, TCELL1:SNG.N.5.1, TCELL1:DBL.N.4.2 |
TCELL1:SDNODE.NE.11 | TCELL0:QUAD.E.12.2, TCELL1:OUT.23, TCELL1:SNG.E.6.1, TCELL1:DBL.E.5.2 |
TCELL1:SDNODE.NE.12 | TCELL0:QUAD.5.N.5.5, TCELL1:OUT.25, TCELL1:SNG.N.6.1, TCELL1:DBL.N.5.2 |
TCELL1:SDNODE.NE.13 | TCELL0:QUAD.E.14.2, TCELL1:OUT.27, TCELL1:SNG.E.7.1, TCELL1:DBL.E.6.2 |
TCELL1:SDNODE.NE.14 | TCELL0:QUAD.5.N.6.5, TCELL1:OUT.29, TCELL1:SNG.N.7.1, TCELL1:DBL.N.6.2 |
TCELL1:SDNODE.NE.15 | TCELL0:QUAD.E.0.2.S, TCELL1:OUT.31, TCELL1:SNG.E.0.1.S, TCELL1:DBL.E.7.2 |
TCELL1:SDNODE.NW.0 | TCELL0:QUAD.5.N.7.5.N, TCELL1:OUT.0, TCELL1:SNG.N.0.1, TCELL1:DBL.N.7.2.N |
TCELL1:SDNODE.NW.1 | TCELL0:QUAD.W.1.2, TCELL1:OUT.2, TCELL1:SNG.W.0.1, TCELL1:DBL.W.0.2 |
TCELL1:SDNODE.NW.2 | TCELL0:QUAD.5.N.0.5, TCELL1:OUT.4, TCELL1:SNG.N.1.1, TCELL1:DBL.N.0.2 |
TCELL1:SDNODE.NW.3 | TCELL0:QUAD.W.3.2, TCELL1:OUT.6, TCELL1:SNG.W.1.1, TCELL1:DBL.W.1.2 |
TCELL1:SDNODE.NW.4 | TCELL0:QUAD.5.N.1.5, TCELL1:OUT.8, TCELL1:SNG.N.2.1, TCELL1:DBL.N.1.2 |
TCELL1:SDNODE.NW.5 | TCELL0:QUAD.W.5.2, TCELL1:OUT.10, TCELL1:SNG.W.2.1, TCELL1:DBL.W.2.2 |
TCELL1:SDNODE.NW.6 | TCELL0:QUAD.5.N.2.5, TCELL1:OUT.12, TCELL1:SNG.N.3.1, TCELL1:DBL.N.2.2 |
TCELL1:SDNODE.NW.7 | TCELL0:QUAD.W.7.2, TCELL1:OUT.14, TCELL1:SNG.W.3.1, TCELL1:DBL.W.3.2 |
TCELL1:SDNODE.NW.8 | TCELL0:QUAD.5.N.3.5, TCELL1:OUT.16, TCELL1:SNG.N.4.1, TCELL1:DBL.N.3.2 |
TCELL1:SDNODE.NW.9 | TCELL0:QUAD.W.9.2, TCELL1:OUT.18, TCELL1:SNG.W.4.1, TCELL1:DBL.W.4.2 |
TCELL1:SDNODE.NW.10 | TCELL0:QUAD.5.N.4.5, TCELL1:OUT.20, TCELL1:SNG.N.5.1, TCELL1:DBL.N.4.2 |
TCELL1:SDNODE.NW.11 | TCELL0:QUAD.W.11.2, TCELL1:OUT.22, TCELL1:SNG.W.5.1, TCELL1:DBL.W.5.2 |
TCELL1:SDNODE.NW.12 | TCELL0:QUAD.5.N.5.5, TCELL1:OUT.24, TCELL1:SNG.N.6.1, TCELL1:DBL.N.5.2 |
TCELL1:SDNODE.NW.13 | TCELL0:QUAD.W.13.2, TCELL1:OUT.26, TCELL1:SNG.W.6.1, TCELL1:DBL.W.6.2 |
TCELL1:SDNODE.NW.14 | TCELL0:QUAD.5.N.6.5, TCELL1:OUT.28, TCELL1:SNG.N.7.1, TCELL1:DBL.N.6.2 |
TCELL1:SDNODE.NW.15 | TCELL0:QUAD.W.15.2, TCELL1:OUT.30, TCELL1:SNG.W.7.1, TCELL1:DBL.W.7.2 |
TCELL1:SDNODE.SE.0 | TCELL0:QUAD.E.0.2, TCELL1:OUT.0, TCELL1:SNG.E.0.1, TCELL1:DBL.E.7.2.N |
TCELL1:SDNODE.SE.1 | TCELL0:QUAD.4.S.0.4, TCELL1:OUT.2, TCELL1:SNG.S.1.1, TCELL1:DBL.S.0.2 |
TCELL1:SDNODE.SE.2 | TCELL0:QUAD.E.2.2, TCELL1:OUT.4, TCELL1:SNG.E.1.1, TCELL1:DBL.E.0.2 |
TCELL1:SDNODE.SE.3 | TCELL0:QUAD.4.S.1.4, TCELL1:OUT.6, TCELL1:SNG.S.2.1, TCELL1:DBL.S.1.2 |
TCELL1:SDNODE.SE.4 | TCELL0:QUAD.E.4.2, TCELL1:OUT.8, TCELL1:SNG.E.2.1, TCELL1:DBL.E.1.2 |
TCELL1:SDNODE.SE.5 | TCELL0:QUAD.4.S.2.4, TCELL1:OUT.10, TCELL1:SNG.S.3.1, TCELL1:DBL.S.2.2 |
TCELL1:SDNODE.SE.6 | TCELL0:QUAD.E.6.2, TCELL1:OUT.12, TCELL1:SNG.E.3.1, TCELL1:DBL.E.2.2 |
TCELL1:SDNODE.SE.7 | TCELL0:QUAD.4.S.3.4, TCELL1:OUT.14, TCELL1:SNG.S.4.1, TCELL1:DBL.S.3.2 |
TCELL1:SDNODE.SE.8 | TCELL0:QUAD.E.8.2, TCELL1:OUT.16, TCELL1:SNG.E.4.1, TCELL1:DBL.E.3.2 |
TCELL1:SDNODE.SE.9 | TCELL0:QUAD.4.S.4.4, TCELL1:OUT.18, TCELL1:SNG.S.5.1, TCELL1:DBL.S.4.2 |
TCELL1:SDNODE.SE.10 | TCELL0:QUAD.E.10.2, TCELL1:OUT.20, TCELL1:SNG.E.5.1, TCELL1:DBL.E.4.2 |
TCELL1:SDNODE.SE.11 | TCELL0:QUAD.4.S.5.4, TCELL1:OUT.22, TCELL1:SNG.S.6.1, TCELL1:DBL.S.5.2 |
TCELL1:SDNODE.SE.12 | TCELL0:QUAD.E.12.2, TCELL1:OUT.24, TCELL1:SNG.E.6.1, TCELL1:DBL.E.5.2 |
TCELL1:SDNODE.SE.13 | TCELL0:QUAD.4.S.6.4, TCELL1:OUT.26, TCELL1:SNG.S.7.1, TCELL1:DBL.S.6.2 |
TCELL1:SDNODE.SE.14 | TCELL0:QUAD.E.14.2, TCELL1:OUT.28, TCELL1:SNG.E.7.1, TCELL1:DBL.E.6.2 |
TCELL1:SDNODE.SE.15 | TCELL0:QUAD.4.S.7.4, TCELL1:OUT.30, TCELL1:SNG.S.0.1.S, TCELL1:DBL.S.7.2 |
TCELL1:SDNODE.SW.0 | TCELL0:QUAD.W.1.2, TCELL1:OUT.1, TCELL1:SNG.W.0.1, TCELL1:DBL.W.0.2 |
TCELL1:SDNODE.SW.1 | TCELL0:QUAD.4.S.0.4, TCELL1:OUT.3, TCELL1:SNG.S.1.1, TCELL1:DBL.S.0.2 |
TCELL1:SDNODE.SW.2 | TCELL0:QUAD.W.3.2, TCELL1:OUT.5, TCELL1:SNG.W.1.1, TCELL1:DBL.W.1.2 |
TCELL1:SDNODE.SW.3 | TCELL0:QUAD.4.S.1.4, TCELL1:OUT.7, TCELL1:SNG.S.2.1, TCELL1:DBL.S.1.2 |
TCELL1:SDNODE.SW.4 | TCELL0:QUAD.W.5.2, TCELL1:OUT.9, TCELL1:SNG.W.2.1, TCELL1:DBL.W.2.2 |
TCELL1:SDNODE.SW.5 | TCELL0:QUAD.4.S.2.4, TCELL1:OUT.11, TCELL1:SNG.S.3.1, TCELL1:DBL.S.2.2 |
TCELL1:SDNODE.SW.6 | TCELL0:QUAD.W.7.2, TCELL1:OUT.13, TCELL1:SNG.W.3.1, TCELL1:DBL.W.3.2 |
TCELL1:SDNODE.SW.7 | TCELL0:QUAD.4.S.3.4, TCELL1:OUT.15, TCELL1:SNG.S.4.1, TCELL1:DBL.S.3.2 |
TCELL1:SDNODE.SW.8 | TCELL0:QUAD.W.9.2, TCELL1:OUT.17, TCELL1:SNG.W.4.1, TCELL1:DBL.W.4.2 |
TCELL1:SDNODE.SW.9 | TCELL0:QUAD.4.S.4.4, TCELL1:OUT.19, TCELL1:SNG.S.5.1, TCELL1:DBL.S.4.2 |
TCELL1:SDNODE.SW.10 | TCELL0:QUAD.W.11.2, TCELL1:OUT.21, TCELL1:SNG.W.5.1, TCELL1:DBL.W.5.2 |
TCELL1:SDNODE.SW.11 | TCELL0:QUAD.4.S.5.4, TCELL1:OUT.23, TCELL1:SNG.S.6.1, TCELL1:DBL.S.5.2 |
TCELL1:SDNODE.SW.12 | TCELL0:QUAD.W.13.2, TCELL1:OUT.25, TCELL1:SNG.W.6.1, TCELL1:DBL.W.6.2 |
TCELL1:SDNODE.SW.13 | TCELL0:QUAD.4.S.6.4, TCELL1:OUT.27, TCELL1:SNG.S.7.1, TCELL1:DBL.S.6.2 |
TCELL1:SDNODE.SW.14 | TCELL0:QUAD.W.15.2, TCELL1:OUT.29, TCELL1:SNG.W.7.1, TCELL1:DBL.W.7.2 |
TCELL1:SDNODE.SW.15 | TCELL0:QUAD.4.S.7.4, TCELL1:OUT.31, TCELL1:SNG.S.0.1.S, TCELL1:DBL.S.7.2 |
TCELL1:SNG.E.0.0 | TCELL0:VCC, TCELL1:SDNODE.NE.0, TCELL1:SDNODE.NE.1, TCELL1:SDNODE.SE.0, TCELL1:SDNODE.SE.1 |
TCELL1:SNG.E.1.0 | TCELL0:VCC, TCELL1:SDNODE.NE.2, TCELL1:SDNODE.NE.3, TCELL1:SDNODE.SE.2, TCELL1:SDNODE.SE.3 |
TCELL1:SNG.E.2.0 | TCELL0:VCC, TCELL1:SDNODE.NE.4, TCELL1:SDNODE.NE.5, TCELL1:SDNODE.SE.4, TCELL1:SDNODE.SE.5 |
TCELL1:SNG.E.3.0 | TCELL0:VCC, TCELL1:SDNODE.NE.6, TCELL1:SDNODE.NE.7, TCELL1:SDNODE.SE.6, TCELL1:SDNODE.SE.7 |
TCELL1:SNG.E.4.0 | TCELL0:VCC, TCELL1:SDNODE.NE.8, TCELL1:SDNODE.NE.9, TCELL1:SDNODE.SE.8, TCELL1:SDNODE.SE.9 |
TCELL1:SNG.E.5.0 | TCELL0:VCC, TCELL1:SDNODE.NE.10, TCELL1:SDNODE.NE.11, TCELL1:SDNODE.SE.10, TCELL1:SDNODE.SE.11 |
TCELL1:SNG.E.6.0 | TCELL0:VCC, TCELL1:SDNODE.NE.12, TCELL1:SDNODE.NE.13, TCELL1:SDNODE.SE.12, TCELL1:SDNODE.SE.13 |
TCELL1:SNG.E.7.0 | TCELL0:VCC, TCELL1:SDNODE.NE.14, TCELL1:SDNODE.NE.15, TCELL1:SDNODE.SE.14, TCELL1:SDNODE.SE.15 |
TCELL1:SNG.W.0.0 | TCELL0:VCC, TCELL1:SDNODE.NW.1, TCELL1:SDNODE.NW.2, TCELL1:SDNODE.SW.1, TCELL1:SDNODE.SW.2 |
TCELL1:SNG.W.1.0 | TCELL0:VCC, TCELL1:SDNODE.NW.3, TCELL1:SDNODE.NW.4, TCELL1:SDNODE.SW.3, TCELL1:SDNODE.SW.4 |
TCELL1:SNG.W.2.0 | TCELL0:VCC, TCELL1:SDNODE.NW.5, TCELL1:SDNODE.NW.6, TCELL1:SDNODE.SW.5, TCELL1:SDNODE.SW.6 |
TCELL1:SNG.W.3.0 | TCELL0:VCC, TCELL1:SDNODE.NW.7, TCELL1:SDNODE.NW.8, TCELL1:SDNODE.SW.7, TCELL1:SDNODE.SW.8 |
TCELL1:SNG.W.4.0 | TCELL0:VCC, TCELL1:SDNODE.NW.9, TCELL1:SDNODE.NW.10, TCELL1:SDNODE.SW.9, TCELL1:SDNODE.SW.10 |
TCELL1:SNG.W.5.0 | TCELL0:VCC, TCELL1:SDNODE.NW.11, TCELL1:SDNODE.NW.12, TCELL1:SDNODE.SW.11, TCELL1:SDNODE.SW.12 |
TCELL1:SNG.W.6.0 | TCELL0:VCC, TCELL1:SDNODE.NW.13, TCELL1:SDNODE.NW.14, TCELL1:SDNODE.SW.13, TCELL1:SDNODE.SW.14 |
TCELL1:SNG.W.7.0 | TCELL0:VCC, TCELL1:SDNODE.NW.0.S, TCELL1:SDNODE.NW.15, TCELL1:SDNODE.SW.0.S, TCELL1:SDNODE.SW.15 |
TCELL1:SNG.N.0.0 | TCELL0:VCC, TCELL1:SDNODE.NE.0, TCELL1:SDNODE.NE.1, TCELL1:SDNODE.NW.1, TCELL1:SDNODE.NW.2 |
TCELL1:SNG.N.1.0 | TCELL0:VCC, TCELL1:SDNODE.NE.2, TCELL1:SDNODE.NE.3, TCELL1:SDNODE.NW.3, TCELL1:SDNODE.NW.4 |
TCELL1:SNG.N.2.0 | TCELL0:VCC, TCELL1:SDNODE.NE.4, TCELL1:SDNODE.NE.5, TCELL1:SDNODE.NW.5, TCELL1:SDNODE.NW.6 |
TCELL1:SNG.N.3.0 | TCELL0:VCC, TCELL1:SDNODE.NE.6, TCELL1:SDNODE.NE.7, TCELL1:SDNODE.NW.7, TCELL1:SDNODE.NW.8 |
TCELL1:SNG.N.4.0 | TCELL0:VCC, TCELL1:SDNODE.NE.8, TCELL1:SDNODE.NE.9, TCELL1:SDNODE.NW.9, TCELL1:SDNODE.NW.10 |
TCELL1:SNG.N.5.0 | TCELL0:VCC, TCELL1:SDNODE.NE.10, TCELL1:SDNODE.NE.11, TCELL1:SDNODE.NW.11, TCELL1:SDNODE.NW.12 |
TCELL1:SNG.N.6.0 | TCELL0:VCC, TCELL1:SDNODE.NE.12, TCELL1:SDNODE.NE.13, TCELL1:SDNODE.NW.13, TCELL1:SDNODE.NW.14 |
TCELL1:SNG.N.7.0 | TCELL0:VCC, TCELL1:SDNODE.NE.14, TCELL1:SDNODE.NE.15, TCELL1:SDNODE.NW.0.S, TCELL1:SDNODE.NW.15 |
TCELL1:SNG.S.0.0 | TCELL0:VCC, TCELL1:SDNODE.SE.0, TCELL1:SDNODE.SE.1, TCELL1:SDNODE.SW.0, TCELL1:SDNODE.SW.15.N |
TCELL1:SNG.S.1.0 | TCELL0:VCC, TCELL1:SDNODE.SE.2, TCELL1:SDNODE.SE.3, TCELL1:SDNODE.SW.1, TCELL1:SDNODE.SW.2 |
TCELL1:SNG.S.2.0 | TCELL0:VCC, TCELL1:SDNODE.SE.4, TCELL1:SDNODE.SE.5, TCELL1:SDNODE.SW.3, TCELL1:SDNODE.SW.4 |
TCELL1:SNG.S.3.0 | TCELL0:VCC, TCELL1:SDNODE.SE.6, TCELL1:SDNODE.SE.7, TCELL1:SDNODE.SW.5, TCELL1:SDNODE.SW.6 |
TCELL1:SNG.S.4.0 | TCELL0:VCC, TCELL1:SDNODE.SE.8, TCELL1:SDNODE.SE.9, TCELL1:SDNODE.SW.7, TCELL1:SDNODE.SW.8 |
TCELL1:SNG.S.5.0 | TCELL0:VCC, TCELL1:SDNODE.SE.10, TCELL1:SDNODE.SE.11, TCELL1:SDNODE.SW.9, TCELL1:SDNODE.SW.10 |
TCELL1:SNG.S.6.0 | TCELL0:VCC, TCELL1:SDNODE.SE.12, TCELL1:SDNODE.SE.13, TCELL1:SDNODE.SW.11, TCELL1:SDNODE.SW.12 |
TCELL1:SNG.S.7.0 | TCELL0:VCC, TCELL1:SDNODE.SE.14, TCELL1:SDNODE.SE.15, TCELL1:SDNODE.SW.13, TCELL1:SDNODE.SW.14 |
TCELL1:DBL.E.0.0 | TCELL0:VCC, TCELL1:SDNODE.NE.0, TCELL1:SDNODE.NE.1, TCELL1:SDNODE.SE.0, TCELL1:SDNODE.SE.1 |
TCELL1:DBL.E.1.0 | TCELL0:VCC, TCELL1:SDNODE.NE.2, TCELL1:SDNODE.NE.3, TCELL1:SDNODE.SE.2, TCELL1:SDNODE.SE.3 |
TCELL1:DBL.E.2.0 | TCELL0:VCC, TCELL1:SDNODE.NE.4, TCELL1:SDNODE.NE.5, TCELL1:SDNODE.SE.4, TCELL1:SDNODE.SE.5 |
TCELL1:DBL.E.3.0 | TCELL0:VCC, TCELL1:SDNODE.NE.6, TCELL1:SDNODE.NE.7, TCELL1:SDNODE.SE.6, TCELL1:SDNODE.SE.7 |
TCELL1:DBL.E.4.0 | TCELL0:VCC, TCELL1:SDNODE.NE.8, TCELL1:SDNODE.NE.9, TCELL1:SDNODE.SE.8, TCELL1:SDNODE.SE.9 |
TCELL1:DBL.E.5.0 | TCELL0:VCC, TCELL1:SDNODE.NE.10, TCELL1:SDNODE.NE.11, TCELL1:SDNODE.SE.10, TCELL1:SDNODE.SE.11 |
TCELL1:DBL.E.6.0 | TCELL0:VCC, TCELL1:SDNODE.NE.12, TCELL1:SDNODE.NE.13, TCELL1:SDNODE.SE.12, TCELL1:SDNODE.SE.13 |
TCELL1:DBL.E.7.0 | TCELL0:VCC, TCELL1:SDNODE.NE.14, TCELL1:SDNODE.NE.15, TCELL1:SDNODE.SE.14, TCELL1:SDNODE.SE.15 |
TCELL1:DBL.W.0.0 | TCELL0:VCC, TCELL1:SDNODE.NW.0, TCELL1:SDNODE.NW.15.N, TCELL1:SDNODE.SW.0, TCELL1:SDNODE.SW.15.N |
TCELL1:DBL.W.1.0 | TCELL0:VCC, TCELL1:SDNODE.NW.1, TCELL1:SDNODE.NW.2, TCELL1:SDNODE.SW.1, TCELL1:SDNODE.SW.2 |
TCELL1:DBL.W.2.0 | TCELL0:VCC, TCELL1:SDNODE.NW.3, TCELL1:SDNODE.NW.4, TCELL1:SDNODE.SW.3, TCELL1:SDNODE.SW.4 |
TCELL1:DBL.W.3.0 | TCELL0:VCC, TCELL1:SDNODE.NW.5, TCELL1:SDNODE.NW.6, TCELL1:SDNODE.SW.5, TCELL1:SDNODE.SW.6 |
TCELL1:DBL.W.4.0 | TCELL0:VCC, TCELL1:SDNODE.NW.7, TCELL1:SDNODE.NW.8, TCELL1:SDNODE.SW.7, TCELL1:SDNODE.SW.8 |
TCELL1:DBL.W.5.0 | TCELL0:VCC, TCELL1:SDNODE.NW.9, TCELL1:SDNODE.NW.10, TCELL1:SDNODE.SW.9, TCELL1:SDNODE.SW.10 |
TCELL1:DBL.W.6.0 | TCELL0:VCC, TCELL1:SDNODE.NW.11, TCELL1:SDNODE.NW.12, TCELL1:SDNODE.SW.11, TCELL1:SDNODE.SW.12 |
TCELL1:DBL.W.7.0 | TCELL0:VCC, TCELL1:SDNODE.NW.13, TCELL1:SDNODE.NW.14, TCELL1:SDNODE.SW.13, TCELL1:SDNODE.SW.14 |
TCELL1:DBL.N.0.0 | TCELL0:VCC, TCELL1:SDNODE.NE.0, TCELL1:SDNODE.NE.1, TCELL1:SDNODE.NW.1, TCELL1:SDNODE.NW.2 |
TCELL1:DBL.N.1.0 | TCELL0:VCC, TCELL1:SDNODE.NE.2, TCELL1:SDNODE.NE.3, TCELL1:SDNODE.NW.3, TCELL1:SDNODE.NW.4 |
TCELL1:DBL.N.2.0 | TCELL0:VCC, TCELL1:SDNODE.NE.4, TCELL1:SDNODE.NE.5, TCELL1:SDNODE.NW.5, TCELL1:SDNODE.NW.6 |
TCELL1:DBL.N.3.0 | TCELL0:VCC, TCELL1:SDNODE.NE.6, TCELL1:SDNODE.NE.7, TCELL1:SDNODE.NW.7, TCELL1:SDNODE.NW.8 |
TCELL1:DBL.N.4.0 | TCELL0:VCC, TCELL1:SDNODE.NE.8, TCELL1:SDNODE.NE.9, TCELL1:SDNODE.NW.9, TCELL1:SDNODE.NW.10 |
TCELL1:DBL.N.5.0 | TCELL0:VCC, TCELL1:SDNODE.NE.10, TCELL1:SDNODE.NE.11, TCELL1:SDNODE.NW.11, TCELL1:SDNODE.NW.12 |
TCELL1:DBL.N.6.0 | TCELL0:VCC, TCELL1:SDNODE.NE.12, TCELL1:SDNODE.NE.13, TCELL1:SDNODE.NW.13, TCELL1:SDNODE.NW.14 |
TCELL1:DBL.N.7.0 | TCELL0:VCC, TCELL1:SDNODE.NE.14, TCELL1:SDNODE.NE.15, TCELL1:SDNODE.NW.0.S, TCELL1:SDNODE.NW.15 |
TCELL1:DBL.S.0.0 | TCELL0:VCC, TCELL1:SDNODE.SE.0, TCELL1:SDNODE.SE.1, TCELL1:SDNODE.SW.0, TCELL1:SDNODE.SW.15.N |
TCELL1:DBL.S.1.0 | TCELL0:VCC, TCELL1:SDNODE.SE.2, TCELL1:SDNODE.SE.3, TCELL1:SDNODE.SW.1, TCELL1:SDNODE.SW.2 |
TCELL1:DBL.S.2.0 | TCELL0:VCC, TCELL1:SDNODE.SE.4, TCELL1:SDNODE.SE.5, TCELL1:SDNODE.SW.3, TCELL1:SDNODE.SW.4 |
TCELL1:DBL.S.3.0 | TCELL0:VCC, TCELL1:SDNODE.SE.6, TCELL1:SDNODE.SE.7, TCELL1:SDNODE.SW.5, TCELL1:SDNODE.SW.6 |
TCELL1:DBL.S.4.0 | TCELL0:VCC, TCELL1:SDNODE.SE.8, TCELL1:SDNODE.SE.9, TCELL1:SDNODE.SW.7, TCELL1:SDNODE.SW.8 |
TCELL1:DBL.S.5.0 | TCELL0:VCC, TCELL1:SDNODE.SE.10, TCELL1:SDNODE.SE.11, TCELL1:SDNODE.SW.9, TCELL1:SDNODE.SW.10 |
TCELL1:DBL.S.6.0 | TCELL0:VCC, TCELL1:SDNODE.SE.12, TCELL1:SDNODE.SE.13, TCELL1:SDNODE.SW.11, TCELL1:SDNODE.SW.12 |
TCELL1:DBL.S.7.0 | TCELL0:VCC, TCELL1:SDNODE.SE.14, TCELL1:SDNODE.SE.15, TCELL1:SDNODE.SW.13, TCELL1:SDNODE.SW.14 |
TCELL1:QLNODE.NE.0 | TCELL0:QUAD.5.N.7.5.N, TCELL0:LONG.16.N.3.16.N, TCELL1:OUT.1, TCELL1:SNG.N.0.1 |
TCELL1:QLNODE.NE.1 | TCELL0:QUAD.E.2.2, TCELL0:LONG.E.1.6, TCELL1:OUT.3, TCELL1:SNG.E.1.1 |
TCELL1:QLNODE.NE.2 | TCELL0:QUAD.5.N.0.5, TCELL0:LONG.12.N.0.12, TCELL1:OUT.5, TCELL1:DBL.N.0.2 |
TCELL1:QLNODE.NE.3 | TCELL0:QUAD.E.4.2, TCELL0:LONG.E.2.6, TCELL1:OUT.7, TCELL1:DBL.E.1.2 |
TCELL1:QLNODE.NE.4 | TCELL0:QUAD.5.N.1.5, TCELL0:LONG.16.N.0.16, TCELL1:OUT.9, TCELL1:SNG.N.2.1 |
TCELL1:QLNODE.NE.5 | TCELL0:QUAD.E.6.2, TCELL0:LONG.E.3.6, TCELL1:OUT.11, TCELL1:SNG.E.3.1 |
TCELL1:QLNODE.NE.6 | TCELL0:QUAD.5.N.2.5, TCELL0:LONG.12.N.1.12, TCELL1:OUT.13, TCELL1:DBL.N.2.2 |
TCELL1:QLNODE.NE.7 | TCELL0:QUAD.E.8.2, TCELL0:LONG.E.4.6, TCELL1:OUT.15, TCELL1:DBL.E.3.2 |
TCELL1:QLNODE.NE.8 | TCELL0:QUAD.5.N.3.5, TCELL0:LONG.16.N.1.16, TCELL1:OUT.17, TCELL1:SNG.N.4.1 |
TCELL1:QLNODE.NE.9 | TCELL0:QUAD.E.10.2, TCELL0:LONG.E.5.6, TCELL1:OUT.19, TCELL1:SNG.E.5.1 |
TCELL1:QLNODE.NE.10 | TCELL0:QUAD.5.N.4.5, TCELL0:LONG.12.N.2.12, TCELL1:OUT.21, TCELL1:DBL.N.4.2 |
TCELL1:QLNODE.NE.11 | TCELL0:QUAD.E.12.2, TCELL0:LONG.E.6.6, TCELL1:OUT.23, TCELL1:DBL.E.5.2 |
TCELL1:QLNODE.NE.12 | TCELL0:QUAD.5.N.5.5, TCELL0:LONG.16.N.2.16, TCELL1:OUT.25, TCELL1:SNG.N.6.1 |
TCELL1:QLNODE.NE.13 | TCELL0:QUAD.E.14.2, TCELL0:LONG.E.7.6, TCELL1:OUT.27, TCELL1:SNG.E.7.1 |
TCELL1:QLNODE.NE.14 | TCELL0:QUAD.5.N.6.5, TCELL0:LONG.12.N.3.12, TCELL1:OUT.29, TCELL1:DBL.N.6.2 |
TCELL1:QLNODE.NE.15 | TCELL0:QUAD.E.0.2.S, TCELL0:LONG.E.0.6.S, TCELL1:OUT.31, TCELL1:DBL.E.7.2 |
TCELL1:QLNODE.NW.0 | TCELL0:QUAD.5.N.7.5.N, TCELL0:LONG.16.N.3.16.N, TCELL1:OUT.0, TCELL1:DBL.N.7.2.N |
TCELL1:QLNODE.NW.1 | TCELL0:QUAD.W.1.2, TCELL0:LONG.W.7.6.N, TCELL1:OUT.2, TCELL1:SNG.W.0.1 |
TCELL1:QLNODE.NW.2 | TCELL0:QUAD.5.N.0.5, TCELL0:LONG.12.N.0.12, TCELL1:OUT.4, TCELL1:SNG.N.1.1 |
TCELL1:QLNODE.NW.3 | TCELL0:QUAD.W.3.2, TCELL0:LONG.W.0.6, TCELL1:OUT.6, TCELL1:DBL.W.1.2 |
TCELL1:QLNODE.NW.4 | TCELL0:QUAD.5.N.1.5, TCELL0:LONG.16.N.0.16, TCELL1:OUT.8, TCELL1:DBL.N.1.2 |
TCELL1:QLNODE.NW.5 | TCELL0:QUAD.W.5.2, TCELL0:LONG.W.1.6, TCELL1:OUT.10, TCELL1:SNG.W.2.1 |
TCELL1:QLNODE.NW.6 | TCELL0:QUAD.5.N.2.5, TCELL0:LONG.12.N.1.12, TCELL1:OUT.12, TCELL1:SNG.N.3.1 |
TCELL1:QLNODE.NW.7 | TCELL0:QUAD.W.7.2, TCELL0:LONG.W.2.6, TCELL1:OUT.14, TCELL1:DBL.W.3.2 |
TCELL1:QLNODE.NW.8 | TCELL0:QUAD.5.N.3.5, TCELL0:LONG.16.N.1.16, TCELL1:OUT.16, TCELL1:DBL.N.3.2 |
TCELL1:QLNODE.NW.9 | TCELL0:QUAD.W.9.2, TCELL0:LONG.W.3.6, TCELL1:OUT.18, TCELL1:SNG.W.4.1 |
TCELL1:QLNODE.NW.10 | TCELL0:QUAD.5.N.4.5, TCELL0:LONG.12.N.2.12, TCELL1:OUT.20, TCELL1:SNG.N.5.1 |
TCELL1:QLNODE.NW.11 | TCELL0:QUAD.W.11.2, TCELL0:LONG.W.4.6, TCELL1:OUT.22, TCELL1:DBL.W.5.2 |
TCELL1:QLNODE.NW.12 | TCELL0:QUAD.5.N.5.5, TCELL0:LONG.16.N.2.16, TCELL1:OUT.24, TCELL1:DBL.N.5.2 |
TCELL1:QLNODE.NW.13 | TCELL0:QUAD.W.13.2, TCELL0:LONG.W.5.6, TCELL1:OUT.26, TCELL1:SNG.W.6.1 |
TCELL1:QLNODE.NW.14 | TCELL0:QUAD.5.N.6.5, TCELL0:LONG.12.N.3.12, TCELL1:OUT.28, TCELL1:SNG.N.7.1 |
TCELL1:QLNODE.NW.15 | TCELL0:QUAD.W.15.2, TCELL0:LONG.W.6.6, TCELL1:OUT.30, TCELL1:DBL.W.7.2 |
TCELL1:QLNODE.SE.0 | TCELL0:QUAD.E.0.2, TCELL0:LONG.E.0.6, TCELL1:OUT.0, TCELL1:SNG.E.0.1 |
TCELL1:QLNODE.SE.1 | TCELL0:QUAD.4.S.0.4, TCELL0:LONG.12.S.0.12, TCELL1:OUT.2, TCELL1:DBL.S.0.2 |
TCELL1:QLNODE.SE.2 | TCELL0:QUAD.E.2.2, TCELL0:LONG.E.1.6, TCELL1:OUT.4, TCELL1:DBL.E.0.2 |
TCELL1:QLNODE.SE.3 | TCELL0:QUAD.4.S.1.4, TCELL0:LONG.16.S.0.16, TCELL1:OUT.6, TCELL1:SNG.S.2.1 |
TCELL1:QLNODE.SE.4 | TCELL0:QUAD.E.4.2, TCELL0:LONG.E.2.6, TCELL1:OUT.8, TCELL1:SNG.E.2.1 |
TCELL1:QLNODE.SE.5 | TCELL0:QUAD.4.S.2.4, TCELL0:LONG.12.S.1.12, TCELL1:OUT.10, TCELL1:DBL.S.2.2 |
TCELL1:QLNODE.SE.6 | TCELL0:QUAD.E.6.2, TCELL0:LONG.E.3.6, TCELL1:OUT.12, TCELL1:DBL.E.2.2 |
TCELL1:QLNODE.SE.7 | TCELL0:QUAD.4.S.3.4, TCELL0:LONG.16.S.1.16, TCELL1:OUT.14, TCELL1:SNG.S.4.1 |
TCELL1:QLNODE.SE.8 | TCELL0:QUAD.E.8.2, TCELL0:LONG.E.4.6, TCELL1:OUT.16, TCELL1:SNG.E.4.1 |
TCELL1:QLNODE.SE.9 | TCELL0:QUAD.4.S.4.4, TCELL0:LONG.12.S.2.12, TCELL1:OUT.18, TCELL1:DBL.S.4.2 |
TCELL1:QLNODE.SE.10 | TCELL0:QUAD.E.10.2, TCELL0:LONG.E.5.6, TCELL1:OUT.20, TCELL1:DBL.E.4.2 |
TCELL1:QLNODE.SE.11 | TCELL0:QUAD.4.S.5.4, TCELL0:LONG.16.S.2.16, TCELL1:OUT.22, TCELL1:SNG.S.6.1 |
TCELL1:QLNODE.SE.12 | TCELL0:QUAD.E.12.2, TCELL0:LONG.E.6.6, TCELL1:OUT.24, TCELL1:SNG.E.6.1 |
TCELL1:QLNODE.SE.13 | TCELL0:QUAD.4.S.6.4, TCELL0:LONG.12.S.3.12, TCELL1:OUT.26, TCELL1:DBL.S.6.2 |
TCELL1:QLNODE.SE.14 | TCELL0:QUAD.E.14.2, TCELL0:LONG.E.7.6, TCELL1:OUT.28, TCELL1:DBL.E.6.2 |
TCELL1:QLNODE.SE.15 | TCELL0:QUAD.4.S.7.4, TCELL0:LONG.16.S.3.16, TCELL1:OUT.30, TCELL1:SNG.S.0.1.S |
TCELL1:QLNODE.SW.0 | TCELL0:QUAD.W.1.2, TCELL0:LONG.W.7.6.N, TCELL1:OUT.1, TCELL1:DBL.W.0.2 |
TCELL1:QLNODE.SW.1 | TCELL0:QUAD.4.S.0.4, TCELL0:LONG.12.S.0.12, TCELL1:OUT.3, TCELL1:SNG.S.1.1 |
TCELL1:QLNODE.SW.2 | TCELL0:QUAD.W.3.2, TCELL0:LONG.W.0.6, TCELL1:OUT.5, TCELL1:SNG.W.1.1 |
TCELL1:QLNODE.SW.3 | TCELL0:QUAD.4.S.1.4, TCELL0:LONG.16.S.0.16, TCELL1:OUT.7, TCELL1:DBL.S.1.2 |
TCELL1:QLNODE.SW.4 | TCELL0:QUAD.W.5.2, TCELL0:LONG.W.1.6, TCELL1:OUT.9, TCELL1:DBL.W.2.2 |
TCELL1:QLNODE.SW.5 | TCELL0:QUAD.4.S.2.4, TCELL0:LONG.12.S.1.12, TCELL1:OUT.11, TCELL1:SNG.S.3.1 |
TCELL1:QLNODE.SW.6 | TCELL0:QUAD.W.7.2, TCELL0:LONG.W.2.6, TCELL1:OUT.13, TCELL1:SNG.W.3.1 |
TCELL1:QLNODE.SW.7 | TCELL0:QUAD.4.S.3.4, TCELL0:LONG.16.S.1.16, TCELL1:OUT.15, TCELL1:DBL.S.3.2 |
TCELL1:QLNODE.SW.8 | TCELL0:QUAD.W.9.2, TCELL0:LONG.W.3.6, TCELL1:OUT.17, TCELL1:DBL.W.4.2 |
TCELL1:QLNODE.SW.9 | TCELL0:QUAD.4.S.4.4, TCELL0:LONG.12.S.2.12, TCELL1:OUT.19, TCELL1:SNG.S.5.1 |
TCELL1:QLNODE.SW.10 | TCELL0:QUAD.W.11.2, TCELL0:LONG.W.4.6, TCELL1:OUT.21, TCELL1:SNG.W.5.1 |
TCELL1:QLNODE.SW.11 | TCELL0:QUAD.4.S.5.4, TCELL0:LONG.16.S.2.16, TCELL1:OUT.23, TCELL1:DBL.S.5.2 |
TCELL1:QLNODE.SW.12 | TCELL0:QUAD.W.13.2, TCELL0:LONG.W.5.6, TCELL1:OUT.25, TCELL1:DBL.W.6.2 |
TCELL1:QLNODE.SW.13 | TCELL0:QUAD.4.S.6.4, TCELL0:LONG.12.S.3.12, TCELL1:OUT.27, TCELL1:SNG.S.7.1 |
TCELL1:QLNODE.SW.14 | TCELL0:QUAD.W.15.2, TCELL0:LONG.W.6.6, TCELL1:OUT.29, TCELL1:SNG.W.7.1 |
TCELL1:QLNODE.SW.15 | TCELL0:QUAD.4.S.7.4, TCELL0:LONG.16.S.3.16, TCELL1:OUT.31, TCELL1:DBL.S.7.2 |
TCELL1:INODE.1.0 | TCELL0:GNODE.13.1, TCELL1:SNG.E.0.1, TCELL1:SNG.N.0.1, TCELL1:DBL.E.7.2.N, TCELL1:DBL.S.7.1, TCELL1:IMUX.BYP.11 |
TCELL1:INODE.1.1 | TCELL0:GNODE.13.1, TCELL1:SNG.W.0.1, TCELL1:SNG.N.0.1, TCELL1:DBL.E.7.2.N, TCELL1:DBL.N.7.2.N, TCELL1:IMUX.BYP.9 |
TCELL1:INODE.1.2 | TCELL0:GNODE.2.1, TCELL1:SNG.W.0.1, TCELL1:SNG.S.1.1, TCELL1:DBL.W.0.2, TCELL1:DBL.N.7.2.N, TCELL1:IMUX.BYP.9 |
TCELL1:INODE.1.3 | TCELL0:GNODE.2.1, TCELL1:SNG.E.1.1, TCELL1:SNG.S.1.1, TCELL1:DBL.W.0.2, TCELL1:DBL.S.0.2, TCELL1:IMUX.BYP.8.N |
TCELL1:INODE.1.4 | TCELL0:GNODE.6.1, TCELL1:SNG.E.1.1, TCELL1:SNG.N.1.1, TCELL1:DBL.E.0.2, TCELL1:DBL.S.0.2, TCELL1:IMUX.BYP.8.N |
TCELL1:INODE.1.5 | TCELL0:GNODE.6.1, TCELL1:SNG.W.1.1, TCELL1:SNG.N.1.1, TCELL1:DBL.E.0.2, TCELL1:DBL.N.0.2, TCELL1:IMUX.BYP.10.N |
TCELL1:INODE.1.6 | TCELL0:GNODE.10.1, TCELL1:SNG.W.1.1, TCELL1:SNG.S.2.1, TCELL1:DBL.W.1.2, TCELL1:DBL.N.0.2, TCELL1:IMUX.BYP.10.N |
TCELL1:INODE.1.7 | TCELL0:GNODE.10.1, TCELL1:SNG.E.2.1, TCELL1:SNG.S.2.1, TCELL1:DBL.W.1.2, TCELL1:DBL.S.1.2, TCELL1:IMUX.BYP.15 |
TCELL1:INODE.1.8 | TCELL0:GNODE.6.0, TCELL1:SNG.E.2.1, TCELL1:SNG.N.2.1, TCELL1:DBL.E.1.2, TCELL1:DBL.S.1.2, TCELL1:IMUX.BYP.15 |
TCELL1:INODE.1.9 | TCELL0:GNODE.6.0, TCELL1:SNG.W.2.1, TCELL1:SNG.N.2.1, TCELL1:DBL.E.1.2, TCELL1:DBL.N.1.2, TCELL1:IMUX.BYP.13 |
TCELL1:INODE.1.10 | TCELL0:GNODE.15.0, TCELL1:SNG.W.2.1, TCELL1:SNG.S.3.1, TCELL1:DBL.W.2.2, TCELL1:DBL.N.1.2, TCELL1:IMUX.BYP.13 |
TCELL1:INODE.1.11 | TCELL0:GNODE.15.0, TCELL1:SNG.E.3.1, TCELL1:SNG.S.3.1, TCELL1:DBL.W.2.2, TCELL1:DBL.S.2.2, TCELL1:IMUX.BYP.12.N |
TCELL1:INODE.1.12 | TCELL0:GNODE.0.0, TCELL1:SNG.E.3.1, TCELL1:SNG.N.3.1, TCELL1:DBL.E.2.2, TCELL1:DBL.S.2.2, TCELL1:IMUX.BYP.12.N |
TCELL1:INODE.1.13 | TCELL0:GNODE.0.0, TCELL1:SNG.W.3.1, TCELL1:SNG.N.3.1, TCELL1:DBL.E.2.2, TCELL1:DBL.N.2.2, TCELL1:IMUX.BYP.14.N |
TCELL1:INODE.1.14 | TCELL0:GNODE.8.0, TCELL1:SNG.W.3.1, TCELL1:SNG.S.4.1, TCELL1:DBL.W.3.2, TCELL1:DBL.N.2.2, TCELL1:IMUX.BYP.14.N |
TCELL1:INODE.1.15 | TCELL0:GNODE.8.0, TCELL1:SNG.E.4.1, TCELL1:SNG.S.4.1, TCELL1:DBL.W.3.2, TCELL1:DBL.S.3.2, TCELL1:IMUX.BYP.3.S |
TCELL1:INODE.1.16 | TCELL0:GNODE.11.1, TCELL1:SNG.E.4.1, TCELL1:SNG.N.4.1, TCELL1:DBL.E.3.2, TCELL1:DBL.S.3.2, TCELL1:IMUX.BYP.3.S |
TCELL1:INODE.1.17 | TCELL0:GNODE.11.1, TCELL1:SNG.W.4.1, TCELL1:SNG.N.4.1, TCELL1:DBL.E.3.2, TCELL1:DBL.N.3.2, TCELL1:IMUX.BYP.1.S |
TCELL1:INODE.1.18 | TCELL0:GNODE.5.1, TCELL1:SNG.W.4.1, TCELL1:SNG.S.5.1, TCELL1:DBL.W.4.2, TCELL1:DBL.N.3.2, TCELL1:IMUX.BYP.1.S |
TCELL1:INODE.1.19 | TCELL0:GNODE.5.1, TCELL1:SNG.E.5.1, TCELL1:SNG.S.5.1, TCELL1:DBL.W.4.2, TCELL1:DBL.S.4.2, TCELL1:IMUX.BYP.0 |
TCELL1:INODE.1.20 | TCELL0:GNODE.9.1, TCELL1:SNG.E.5.1, TCELL1:SNG.N.5.1, TCELL1:DBL.E.4.2, TCELL1:DBL.S.4.2, TCELL1:IMUX.BYP.0 |
TCELL1:INODE.1.21 | TCELL0:GNODE.9.1, TCELL1:SNG.W.5.1, TCELL1:SNG.N.5.1, TCELL1:DBL.E.4.2, TCELL1:DBL.N.4.2, TCELL1:IMUX.BYP.2 |
TCELL1:INODE.1.22 | TCELL0:GNODE.1.1, TCELL1:SNG.W.5.1, TCELL1:SNG.S.6.1, TCELL1:DBL.W.5.2, TCELL1:DBL.N.4.2, TCELL1:IMUX.BYP.2 |
TCELL1:INODE.1.23 | TCELL0:GNODE.1.1, TCELL1:SNG.E.6.1, TCELL1:SNG.S.6.1, TCELL1:DBL.W.5.2, TCELL1:DBL.S.5.2, TCELL1:IMUX.BYP.7.S |
TCELL1:INODE.1.24 | TCELL0:GNODE.14.0, TCELL1:SNG.E.6.1, TCELL1:SNG.N.6.1, TCELL1:DBL.E.5.2, TCELL1:DBL.S.5.2, TCELL1:IMUX.BYP.7.S |
TCELL1:INODE.1.25 | TCELL0:GNODE.14.0, TCELL1:SNG.W.6.1, TCELL1:SNG.N.6.1, TCELL1:DBL.E.5.2, TCELL1:DBL.N.5.2, TCELL1:IMUX.BYP.5.S |
TCELL1:INODE.1.26 | TCELL0:GNODE.7.0, TCELL1:SNG.W.6.1, TCELL1:SNG.S.7.1, TCELL1:DBL.W.6.2, TCELL1:DBL.N.5.2, TCELL1:IMUX.BYP.5.S |
TCELL1:INODE.1.27 | TCELL0:GNODE.7.0, TCELL1:SNG.E.7.1, TCELL1:SNG.S.7.1, TCELL1:DBL.W.6.2, TCELL1:DBL.S.6.2, TCELL1:IMUX.BYP.4 |
TCELL1:INODE.1.28 | TCELL0:GNODE.3.0, TCELL1:SNG.E.7.1, TCELL1:SNG.N.7.1, TCELL1:DBL.E.6.2, TCELL1:DBL.S.6.2, TCELL1:IMUX.BYP.4 |
TCELL1:INODE.1.29 | TCELL0:GNODE.3.0, TCELL1:SNG.W.7.1, TCELL1:SNG.N.7.1, TCELL1:DBL.E.6.2, TCELL1:DBL.N.6.2, TCELL1:IMUX.BYP.6 |
TCELL1:INODE.1.30 | TCELL0:GNODE.12.0, TCELL1:SNG.W.7.1, TCELL1:SNG.S.0.1.S, TCELL1:DBL.W.7.2, TCELL1:DBL.N.6.2, TCELL1:IMUX.BYP.6 |
TCELL1:INODE.1.31 | TCELL0:GNODE.12.0, TCELL1:SNG.E.0.1.S, TCELL1:SNG.S.0.1.S, TCELL1:DBL.W.7.2, TCELL1:DBL.S.7.2, TCELL1:IMUX.BYP.11.S |
TCELL1:INODE.2.0 | TCELL1:OUT.0, TCELL1:SNG.E.0.1, TCELL1:SNG.N.0.1, TCELL1:DBL.E.7.2.N, TCELL1:DBL.S.7.1, TCELL1:IMUX.BYP.11 |
TCELL1:INODE.2.1 | TCELL1:OUT.1, TCELL1:SNG.W.0.1, TCELL1:SNG.N.0.1, TCELL1:DBL.E.7.2.N, TCELL1:DBL.N.7.2.N, TCELL1:IMUX.BYP.9 |
TCELL1:INODE.2.2 | TCELL1:OUT.2, TCELL1:SNG.W.0.1, TCELL1:SNG.S.1.1, TCELL1:DBL.W.0.2, TCELL1:DBL.N.7.2.N, TCELL1:IMUX.BYP.9 |
TCELL1:INODE.2.3 | TCELL1:OUT.3, TCELL1:SNG.E.1.1, TCELL1:SNG.S.1.1, TCELL1:DBL.W.0.2, TCELL1:DBL.S.0.2, TCELL1:IMUX.BYP.8.N |
TCELL1:INODE.2.4 | TCELL1:OUT.4, TCELL1:SNG.E.1.1, TCELL1:SNG.N.1.1, TCELL1:DBL.E.0.2, TCELL1:DBL.S.0.2, TCELL1:IMUX.BYP.8.N |
TCELL1:INODE.2.5 | TCELL1:OUT.5, TCELL1:SNG.W.1.1, TCELL1:SNG.N.1.1, TCELL1:DBL.E.0.2, TCELL1:DBL.N.0.2, TCELL1:IMUX.BYP.10.N |
TCELL1:INODE.2.6 | TCELL1:OUT.6, TCELL1:SNG.W.1.1, TCELL1:SNG.S.2.1, TCELL1:DBL.W.1.2, TCELL1:DBL.N.0.2, TCELL1:IMUX.BYP.10.N |
TCELL1:INODE.2.7 | TCELL1:OUT.7, TCELL1:SNG.E.2.1, TCELL1:SNG.S.2.1, TCELL1:DBL.W.1.2, TCELL1:DBL.S.1.2, TCELL1:IMUX.BYP.15 |
TCELL1:INODE.2.8 | TCELL1:OUT.8, TCELL1:SNG.E.2.1, TCELL1:SNG.N.2.1, TCELL1:DBL.E.1.2, TCELL1:DBL.S.1.2, TCELL1:IMUX.BYP.15 |
TCELL1:INODE.2.9 | TCELL1:OUT.9, TCELL1:SNG.W.2.1, TCELL1:SNG.N.2.1, TCELL1:DBL.E.1.2, TCELL1:DBL.N.1.2, TCELL1:IMUX.BYP.13 |
TCELL1:INODE.2.10 | TCELL1:OUT.10, TCELL1:SNG.W.2.1, TCELL1:SNG.S.3.1, TCELL1:DBL.W.2.2, TCELL1:DBL.N.1.2, TCELL1:IMUX.BYP.13 |
TCELL1:INODE.2.11 | TCELL1:OUT.11, TCELL1:SNG.E.3.1, TCELL1:SNG.S.3.1, TCELL1:DBL.W.2.2, TCELL1:DBL.S.2.2, TCELL1:IMUX.BYP.12.N |
TCELL1:INODE.2.12 | TCELL1:OUT.12, TCELL1:SNG.E.3.1, TCELL1:SNG.N.3.1, TCELL1:DBL.E.2.2, TCELL1:DBL.S.2.2, TCELL1:IMUX.BYP.12.N |
TCELL1:INODE.2.13 | TCELL1:OUT.13, TCELL1:SNG.W.3.1, TCELL1:SNG.N.3.1, TCELL1:DBL.E.2.2, TCELL1:DBL.N.2.2, TCELL1:IMUX.BYP.14.N |
TCELL1:INODE.2.14 | TCELL1:OUT.14, TCELL1:SNG.W.3.1, TCELL1:SNG.S.4.1, TCELL1:DBL.W.3.2, TCELL1:DBL.N.2.2, TCELL1:IMUX.BYP.14.N |
TCELL1:INODE.2.15 | TCELL1:OUT.15, TCELL1:SNG.E.4.1, TCELL1:SNG.S.4.1, TCELL1:DBL.W.3.2, TCELL1:DBL.S.3.2, TCELL1:IMUX.BYP.3.S |
TCELL1:INODE.2.16 | TCELL1:OUT.16, TCELL1:SNG.E.4.1, TCELL1:SNG.N.4.1, TCELL1:DBL.E.3.2, TCELL1:DBL.S.3.2, TCELL1:IMUX.BYP.3.S |
TCELL1:INODE.2.17 | TCELL1:OUT.17, TCELL1:SNG.W.4.1, TCELL1:SNG.N.4.1, TCELL1:DBL.E.3.2, TCELL1:DBL.N.3.2, TCELL1:IMUX.BYP.1.S |
TCELL1:INODE.2.18 | TCELL1:OUT.18, TCELL1:SNG.W.4.1, TCELL1:SNG.S.5.1, TCELL1:DBL.W.4.2, TCELL1:DBL.N.3.2, TCELL1:IMUX.BYP.1.S |
TCELL1:INODE.2.19 | TCELL1:OUT.19, TCELL1:SNG.E.5.1, TCELL1:SNG.S.5.1, TCELL1:DBL.W.4.2, TCELL1:DBL.S.4.2, TCELL1:IMUX.BYP.0 |
TCELL1:INODE.2.20 | TCELL1:OUT.20, TCELL1:SNG.E.5.1, TCELL1:SNG.N.5.1, TCELL1:DBL.E.4.2, TCELL1:DBL.S.4.2, TCELL1:IMUX.BYP.0 |
TCELL1:INODE.2.21 | TCELL1:OUT.21, TCELL1:SNG.W.5.1, TCELL1:SNG.N.5.1, TCELL1:DBL.E.4.2, TCELL1:DBL.N.4.2, TCELL1:IMUX.BYP.2 |
TCELL1:INODE.2.22 | TCELL1:OUT.22, TCELL1:SNG.W.5.1, TCELL1:SNG.S.6.1, TCELL1:DBL.W.5.2, TCELL1:DBL.N.4.2, TCELL1:IMUX.BYP.2 |
TCELL1:INODE.2.23 | TCELL1:OUT.23, TCELL1:SNG.E.6.1, TCELL1:SNG.S.6.1, TCELL1:DBL.W.5.2, TCELL1:DBL.S.5.2, TCELL1:IMUX.BYP.7.S |
TCELL1:INODE.2.24 | TCELL1:OUT.24, TCELL1:SNG.E.6.1, TCELL1:SNG.N.6.1, TCELL1:DBL.E.5.2, TCELL1:DBL.S.5.2, TCELL1:IMUX.BYP.7.S |
TCELL1:INODE.2.25 | TCELL1:OUT.25, TCELL1:SNG.W.6.1, TCELL1:SNG.N.6.1, TCELL1:DBL.E.5.2, TCELL1:DBL.N.5.2, TCELL1:IMUX.BYP.5.S |
TCELL1:INODE.2.26 | TCELL1:OUT.26, TCELL1:SNG.W.6.1, TCELL1:SNG.S.7.1, TCELL1:DBL.W.6.2, TCELL1:DBL.N.5.2, TCELL1:IMUX.BYP.5.S |
TCELL1:INODE.2.27 | TCELL1:OUT.27, TCELL1:SNG.E.7.1, TCELL1:SNG.S.7.1, TCELL1:DBL.W.6.2, TCELL1:DBL.S.6.2, TCELL1:IMUX.BYP.4 |
TCELL1:INODE.2.28 | TCELL1:OUT.28, TCELL1:SNG.E.7.1, TCELL1:SNG.N.7.1, TCELL1:DBL.E.6.2, TCELL1:DBL.S.6.2, TCELL1:IMUX.BYP.4 |
TCELL1:INODE.2.29 | TCELL1:OUT.29, TCELL1:SNG.W.7.1, TCELL1:SNG.N.7.1, TCELL1:DBL.E.6.2, TCELL1:DBL.N.6.2, TCELL1:IMUX.BYP.6 |
TCELL1:INODE.2.30 | TCELL1:OUT.30, TCELL1:SNG.W.7.1, TCELL1:SNG.S.0.1.S, TCELL1:DBL.W.7.2, TCELL1:DBL.N.6.2, TCELL1:IMUX.BYP.6 |
TCELL1:INODE.2.31 | TCELL1:OUT.31, TCELL1:SNG.E.0.1.S, TCELL1:SNG.S.0.1.S, TCELL1:DBL.W.7.2, TCELL1:DBL.S.7.2, TCELL1:IMUX.BYP.11.S |
TCELL1:IMUX.CTRL.0 | TCELL0:GND, TCELL0:GNODE.2.0, TCELL0:GNODE.4.0, TCELL0:GNODE.7.1, TCELL0:GNODE.9.1, TCELL0:GNODE.11.0, TCELL0:GNODE.12.0, TCELL0:GNODE.13.1, TCELL0:GNODE.15.1 |
TCELL1:IMUX.CTRL.1 | TCELL0:GND, TCELL0:GNODE.2.0, TCELL0:GNODE.4.0, TCELL0:GNODE.7.1, TCELL0:GNODE.9.1, TCELL0:GNODE.11.0, TCELL0:GNODE.12.0, TCELL0:GNODE.13.1, TCELL0:GNODE.15.1 |
TCELL1:IMUX.CTRL.2 | TCELL0:GND, TCELL0:GNODE.1.0, TCELL0:GNODE.2.1, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.11.1, TCELL0:GNODE.12.1, TCELL0:GNODE.14.0 |
TCELL1:IMUX.CTRL.3 | TCELL0:GND, TCELL0:GNODE.1.0, TCELL0:GNODE.2.1, TCELL0:GNODE.4.1, TCELL0:GNODE.6.0, TCELL0:GNODE.8.0, TCELL0:GNODE.11.1, TCELL0:GNODE.12.1, TCELL0:GNODE.14.0 |
TCELL1:IMUX.CTRL.4 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.5.0, TCELL0:GNODE.6.1, TCELL0:GNODE.8.1, TCELL0:GNODE.10.0, TCELL0:GNODE.14.1 |
TCELL1:IMUX.CTRL.5 | TCELL0:GND, TCELL0:GNODE.0.0, TCELL0:GNODE.1.1, TCELL0:GNODE.3.0, TCELL0:GNODE.5.0, TCELL0:GNODE.6.1, TCELL0:GNODE.8.1, TCELL0:GNODE.10.0, TCELL0:GNODE.14.1 |
TCELL1:IMUX.CTRL.6 | TCELL0:GND, TCELL0:GNODE.0.1, TCELL0:GNODE.3.1, TCELL0:GNODE.5.1, TCELL0:GNODE.7.0, TCELL0:GNODE.9.0, TCELL0:GNODE.10.1, TCELL0:GNODE.13.0, TCELL0:GNODE.15.0 |
TCELL1:IMUX.CTRL.7 | TCELL0:GND, TCELL0:GNODE.0.1, TCELL0:GNODE.3.1, TCELL0:GNODE.5.1, TCELL0:GNODE.7.0, TCELL0:GNODE.9.0, TCELL0:GNODE.10.1, TCELL0:GNODE.13.0, TCELL0:GNODE.15.0 |
TCELL1:IMUX.BYP.0 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.1, TCELL1:INODE.1.3, TCELL1:INODE.1.5, TCELL1:INODE.1.28.N, TCELL1:INODE.1.30.N |
TCELL1:IMUX.BYP.1 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.1, TCELL1:INODE.1.3, TCELL1:INODE.1.5, TCELL1:INODE.1.28.N, TCELL1:INODE.1.30.N |
TCELL1:IMUX.BYP.2 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.2, TCELL1:INODE.1.4, TCELL1:INODE.1.5, TCELL1:INODE.1.7, TCELL1:INODE.1.9 |
TCELL1:IMUX.BYP.3 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.2, TCELL1:INODE.1.4, TCELL1:INODE.1.5, TCELL1:INODE.1.7, TCELL1:INODE.1.9 |
TCELL1:IMUX.BYP.4 | TCELL0:VCC, TCELL1:INODE.1.4, TCELL1:INODE.1.6, TCELL1:INODE.1.8, TCELL1:INODE.1.9, TCELL1:INODE.1.11, TCELL1:INODE.1.13 |
TCELL1:IMUX.BYP.5 | TCELL0:VCC, TCELL1:INODE.1.4, TCELL1:INODE.1.6, TCELL1:INODE.1.8, TCELL1:INODE.1.9, TCELL1:INODE.1.11, TCELL1:INODE.1.13 |
TCELL1:IMUX.BYP.6 | TCELL0:VCC, TCELL1:INODE.1.8, TCELL1:INODE.1.10, TCELL1:INODE.1.12, TCELL1:INODE.1.13, TCELL1:INODE.1.15, TCELL1:INODE.1.17 |
TCELL1:IMUX.BYP.7 | TCELL0:VCC, TCELL1:INODE.1.8, TCELL1:INODE.1.10, TCELL1:INODE.1.12, TCELL1:INODE.1.13, TCELL1:INODE.1.15, TCELL1:INODE.1.17 |
TCELL1:IMUX.BYP.8 | TCELL0:VCC, TCELL1:INODE.1.12, TCELL1:INODE.1.14, TCELL1:INODE.1.16, TCELL1:INODE.1.17, TCELL1:INODE.1.19, TCELL1:INODE.1.21 |
TCELL1:IMUX.BYP.9 | TCELL0:VCC, TCELL1:INODE.1.12, TCELL1:INODE.1.14, TCELL1:INODE.1.16, TCELL1:INODE.1.17, TCELL1:INODE.1.19, TCELL1:INODE.1.21 |
TCELL1:IMUX.BYP.10 | TCELL0:VCC, TCELL1:INODE.1.16, TCELL1:INODE.1.18, TCELL1:INODE.1.20, TCELL1:INODE.1.21, TCELL1:INODE.1.23, TCELL1:INODE.1.25 |
TCELL1:IMUX.BYP.11 | TCELL0:VCC, TCELL1:INODE.1.16, TCELL1:INODE.1.18, TCELL1:INODE.1.20, TCELL1:INODE.1.21, TCELL1:INODE.1.23, TCELL1:INODE.1.25 |
TCELL1:IMUX.BYP.12 | TCELL0:VCC, TCELL1:INODE.1.20, TCELL1:INODE.1.22, TCELL1:INODE.1.24, TCELL1:INODE.1.25, TCELL1:INODE.1.27, TCELL1:INODE.1.29 |
TCELL1:IMUX.BYP.13 | TCELL0:VCC, TCELL1:INODE.1.20, TCELL1:INODE.1.22, TCELL1:INODE.1.24, TCELL1:INODE.1.25, TCELL1:INODE.1.27, TCELL1:INODE.1.29 |
TCELL1:IMUX.BYP.14 | TCELL0:VCC, TCELL1:INODE.1.1.S, TCELL1:INODE.1.24, TCELL1:INODE.1.26, TCELL1:INODE.1.28, TCELL1:INODE.1.29, TCELL1:INODE.1.31 |
TCELL1:IMUX.BYP.15 | TCELL0:VCC, TCELL1:INODE.1.1.S, TCELL1:INODE.1.24, TCELL1:INODE.1.26, TCELL1:INODE.1.28, TCELL1:INODE.1.29, TCELL1:INODE.1.31 |
TCELL1:IMUX.IMUX.0 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.2, TCELL1:INODE.1.3, TCELL1:INODE.1.5, TCELL1:INODE.1.7, TCELL1:INODE.1.30.N |
TCELL1:IMUX.IMUX.1 | TCELL0:VCC, TCELL1:INODE.1.0, TCELL1:INODE.1.2, TCELL1:INODE.1.3, TCELL1:INODE.1.5, TCELL1:INODE.1.7, TCELL1:INODE.1.30.N |
TCELL1:IMUX.IMUX.2 | TCELL0:VCC, TCELL1:INODE.1.2, TCELL1:INODE.1.4, TCELL1:INODE.1.6, TCELL1:INODE.1.7, TCELL1:INODE.1.9, TCELL1:INODE.1.11 |
TCELL1:IMUX.IMUX.3 | TCELL0:VCC, TCELL1:INODE.1.2, TCELL1:INODE.1.4, TCELL1:INODE.1.6, TCELL1:INODE.1.7, TCELL1:INODE.1.9, TCELL1:INODE.1.11 |
TCELL1:IMUX.IMUX.4 | TCELL0:VCC, TCELL1:INODE.1.6, TCELL1:INODE.1.8, TCELL1:INODE.1.10, TCELL1:INODE.1.11, TCELL1:INODE.1.13, TCELL1:INODE.1.15 |
TCELL1:IMUX.IMUX.5 | TCELL0:VCC, TCELL1:INODE.1.6, TCELL1:INODE.1.8, TCELL1:INODE.1.10, TCELL1:INODE.1.11, TCELL1:INODE.1.13, TCELL1:INODE.1.15 |
TCELL1:IMUX.IMUX.6 | TCELL0:VCC, TCELL1:INODE.1.10, TCELL1:INODE.1.12, TCELL1:INODE.1.14, TCELL1:INODE.1.15, TCELL1:INODE.1.17, TCELL1:INODE.1.19 |
TCELL1:IMUX.IMUX.7 | TCELL0:VCC, TCELL1:INODE.1.10, TCELL1:INODE.1.12, TCELL1:INODE.1.14, TCELL1:INODE.1.15, TCELL1:INODE.1.17, TCELL1:INODE.1.19 |
TCELL1:IMUX.IMUX.8 | TCELL0:VCC, TCELL1:INODE.1.14, TCELL1:INODE.1.16, TCELL1:INODE.1.18, TCELL1:INODE.1.19, TCELL1:INODE.1.21, TCELL1:INODE.1.23 |
TCELL1:IMUX.IMUX.9 | TCELL0:VCC, TCELL1:INODE.1.14, TCELL1:INODE.1.16, TCELL1:INODE.1.18, TCELL1:INODE.1.19, TCELL1:INODE.1.21, TCELL1:INODE.1.23 |
TCELL1:IMUX.IMUX.10 | TCELL0:VCC, TCELL1:INODE.1.18, TCELL1:INODE.1.20, TCELL1:INODE.1.22, TCELL1:INODE.1.23, TCELL1:INODE.1.25, TCELL1:INODE.1.27 |
TCELL1:IMUX.IMUX.11 | TCELL0:VCC, TCELL1:INODE.1.18, TCELL1:INODE.1.20, TCELL1:INODE.1.22, TCELL1:INODE.1.23, TCELL1:INODE.1.25, TCELL1:INODE.1.27 |
TCELL1:IMUX.IMUX.12 | TCELL0:VCC, TCELL1:INODE.1.22, TCELL1:INODE.1.24, TCELL1:INODE.1.26, TCELL1:INODE.1.27, TCELL1:INODE.1.29, TCELL1:INODE.1.31 |
TCELL1:IMUX.IMUX.13 | TCELL0:VCC, TCELL1:INODE.1.22, TCELL1:INODE.1.24, TCELL1:INODE.1.26, TCELL1:INODE.1.27, TCELL1:INODE.1.29, TCELL1:INODE.1.31 |
TCELL1:IMUX.IMUX.14 | TCELL0:VCC, TCELL1:INODE.1.1.S, TCELL1:INODE.1.3.S, TCELL1:INODE.1.26, TCELL1:INODE.1.28, TCELL1:INODE.1.30, TCELL1:INODE.1.31 |
TCELL1:IMUX.IMUX.15 | TCELL0:VCC, TCELL1:INODE.1.1.S, TCELL1:INODE.1.3.S, TCELL1:INODE.1.26, TCELL1:INODE.1.28, TCELL1:INODE.1.30, TCELL1:INODE.1.31 |
TCELL1:IMUX.IMUX.16 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.1, TCELL1:INODE.2.3, TCELL1:INODE.2.5, TCELL1:INODE.2.28.N, TCELL1:INODE.2.30.N |
TCELL1:IMUX.IMUX.17 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.1, TCELL1:INODE.2.3, TCELL1:INODE.2.5, TCELL1:INODE.2.28.N, TCELL1:INODE.2.30.N |
TCELL1:IMUX.IMUX.18 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.2, TCELL1:INODE.2.3, TCELL1:INODE.2.5, TCELL1:INODE.2.7, TCELL1:INODE.2.30.N |
TCELL1:IMUX.IMUX.19 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.2, TCELL1:INODE.2.3, TCELL1:INODE.2.5, TCELL1:INODE.2.7, TCELL1:INODE.2.30.N |
TCELL1:IMUX.IMUX.20 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.2, TCELL1:INODE.2.4, TCELL1:INODE.2.5, TCELL1:INODE.2.7, TCELL1:INODE.2.9 |
TCELL1:IMUX.IMUX.21 | TCELL0:VCC, TCELL1:INODE.2.0, TCELL1:INODE.2.2, TCELL1:INODE.2.4, TCELL1:INODE.2.5, TCELL1:INODE.2.7, TCELL1:INODE.2.9 |
TCELL1:IMUX.IMUX.22 | TCELL0:VCC, TCELL1:INODE.2.2, TCELL1:INODE.2.4, TCELL1:INODE.2.6, TCELL1:INODE.2.7, TCELL1:INODE.2.9, TCELL1:INODE.2.11 |
TCELL1:IMUX.IMUX.23 | TCELL0:VCC, TCELL1:INODE.2.2, TCELL1:INODE.2.4, TCELL1:INODE.2.6, TCELL1:INODE.2.7, TCELL1:INODE.2.9, TCELL1:INODE.2.11 |
TCELL1:IMUX.IMUX.24 | TCELL0:VCC, TCELL1:INODE.2.4, TCELL1:INODE.2.6, TCELL1:INODE.2.8, TCELL1:INODE.2.9, TCELL1:INODE.2.11, TCELL1:INODE.2.13 |
TCELL1:IMUX.IMUX.25 | TCELL0:VCC, TCELL1:INODE.2.4, TCELL1:INODE.2.6, TCELL1:INODE.2.8, TCELL1:INODE.2.9, TCELL1:INODE.2.11, TCELL1:INODE.2.13 |
TCELL1:IMUX.IMUX.26 | TCELL0:VCC, TCELL1:INODE.2.6, TCELL1:INODE.2.8, TCELL1:INODE.2.10, TCELL1:INODE.2.11, TCELL1:INODE.2.13, TCELL1:INODE.2.15 |
TCELL1:IMUX.IMUX.27 | TCELL0:VCC, TCELL1:INODE.2.6, TCELL1:INODE.2.8, TCELL1:INODE.2.10, TCELL1:INODE.2.11, TCELL1:INODE.2.13, TCELL1:INODE.2.15 |
TCELL1:IMUX.IMUX.28 | TCELL0:VCC, TCELL1:INODE.2.8, TCELL1:INODE.2.10, TCELL1:INODE.2.12, TCELL1:INODE.2.13, TCELL1:INODE.2.15, TCELL1:INODE.2.17 |
TCELL1:IMUX.IMUX.29 | TCELL0:VCC, TCELL1:INODE.2.8, TCELL1:INODE.2.10, TCELL1:INODE.2.12, TCELL1:INODE.2.13, TCELL1:INODE.2.15, TCELL1:INODE.2.17 |
TCELL1:IMUX.IMUX.30 | TCELL0:VCC, TCELL1:INODE.2.10, TCELL1:INODE.2.12, TCELL1:INODE.2.14, TCELL1:INODE.2.15, TCELL1:INODE.2.17, TCELL1:INODE.2.19 |
TCELL1:IMUX.IMUX.31 | TCELL0:VCC, TCELL1:INODE.2.10, TCELL1:INODE.2.12, TCELL1:INODE.2.14, TCELL1:INODE.2.15, TCELL1:INODE.2.17, TCELL1:INODE.2.19 |
TCELL1:IMUX.IMUX.32 | TCELL0:VCC, TCELL1:INODE.2.12, TCELL1:INODE.2.14, TCELL1:INODE.2.16, TCELL1:INODE.2.17, TCELL1:INODE.2.19, TCELL1:INODE.2.21 |
TCELL1:IMUX.IMUX.33 | TCELL0:VCC, TCELL1:INODE.2.12, TCELL1:INODE.2.14, TCELL1:INODE.2.16, TCELL1:INODE.2.17, TCELL1:INODE.2.19, TCELL1:INODE.2.21 |
TCELL1:IMUX.IMUX.34 | TCELL0:VCC, TCELL1:INODE.2.14, TCELL1:INODE.2.16, TCELL1:INODE.2.18, TCELL1:INODE.2.19, TCELL1:INODE.2.21, TCELL1:INODE.2.23 |
TCELL1:IMUX.IMUX.35 | TCELL0:VCC, TCELL1:INODE.2.14, TCELL1:INODE.2.16, TCELL1:INODE.2.18, TCELL1:INODE.2.19, TCELL1:INODE.2.21, TCELL1:INODE.2.23 |
TCELL1:IMUX.IMUX.36 | TCELL0:VCC, TCELL1:INODE.2.16, TCELL1:INODE.2.18, TCELL1:INODE.2.20, TCELL1:INODE.2.21, TCELL1:INODE.2.23, TCELL1:INODE.2.25 |
TCELL1:IMUX.IMUX.37 | TCELL0:VCC, TCELL1:INODE.2.16, TCELL1:INODE.2.18, TCELL1:INODE.2.20, TCELL1:INODE.2.21, TCELL1:INODE.2.23, TCELL1:INODE.2.25 |
TCELL1:IMUX.IMUX.38 | TCELL0:VCC, TCELL1:INODE.2.18, TCELL1:INODE.2.20, TCELL1:INODE.2.22, TCELL1:INODE.2.23, TCELL1:INODE.2.25, TCELL1:INODE.2.27 |
TCELL1:IMUX.IMUX.39 | TCELL0:VCC, TCELL1:INODE.2.18, TCELL1:INODE.2.20, TCELL1:INODE.2.22, TCELL1:INODE.2.23, TCELL1:INODE.2.25, TCELL1:INODE.2.27 |
TCELL1:IMUX.IMUX.40 | TCELL0:VCC, TCELL1:INODE.2.20, TCELL1:INODE.2.22, TCELL1:INODE.2.24, TCELL1:INODE.2.25, TCELL1:INODE.2.27, TCELL1:INODE.2.29 |
TCELL1:IMUX.IMUX.41 | TCELL0:VCC, TCELL1:INODE.2.20, TCELL1:INODE.2.22, TCELL1:INODE.2.24, TCELL1:INODE.2.25, TCELL1:INODE.2.27, TCELL1:INODE.2.29 |
TCELL1:IMUX.IMUX.42 | TCELL0:VCC, TCELL1:INODE.2.22, TCELL1:INODE.2.24, TCELL1:INODE.2.26, TCELL1:INODE.2.27, TCELL1:INODE.2.29, TCELL1:INODE.2.31 |
TCELL1:IMUX.IMUX.43 | TCELL0:VCC, TCELL1:INODE.2.22, TCELL1:INODE.2.24, TCELL1:INODE.2.26, TCELL1:INODE.2.27, TCELL1:INODE.2.29, TCELL1:INODE.2.31 |
TCELL1:IMUX.IMUX.44 | TCELL0:VCC, TCELL1:INODE.2.1.S, TCELL1:INODE.2.24, TCELL1:INODE.2.26, TCELL1:INODE.2.28, TCELL1:INODE.2.29, TCELL1:INODE.2.31 |
TCELL1:IMUX.IMUX.45 | TCELL0:VCC, TCELL1:INODE.2.1.S, TCELL1:INODE.2.24, TCELL1:INODE.2.26, TCELL1:INODE.2.28, TCELL1:INODE.2.29, TCELL1:INODE.2.31 |
TCELL1:IMUX.IMUX.46 | TCELL0:VCC, TCELL1:INODE.2.1.S, TCELL1:INODE.2.3.S, TCELL1:INODE.2.26, TCELL1:INODE.2.28, TCELL1:INODE.2.30, TCELL1:INODE.2.31 |
TCELL1:IMUX.IMUX.47 | TCELL0:VCC, TCELL1:INODE.2.1.S, TCELL1:INODE.2.3.S, TCELL1:INODE.2.26, TCELL1:INODE.2.28, TCELL1:INODE.2.30, TCELL1:INODE.2.31 |