Cells: 4
ecp CONFIG_S bel START
| Pin | Direction | Wires | 
| STARTCLK | input | TCELL0:IMUX_CLK2 | 
 
ecp CONFIG_S bel OSC
| Pin | Direction | Wires | 
| CFGCLK | output | TCELL0:OUT_F0 | 
 
ecp CONFIG_S bel JTAG
| Pin | Direction | Wires | 
| JCE1 | output | TCELL0:OUT_Q0 | 
| JCE2 | output | TCELL0:OUT_Q1 | 
| JRSTN | output | TCELL0:OUT_F7 | 
| JRTI1 | output | TCELL0:OUT_F3 | 
| JRTI2 | output | TCELL0:OUT_F4 | 
| JSHIFT | output | TCELL0:OUT_F5 | 
| JTCK | output | TCELL0:OUT_Q6 | 
| JTDI | output | TCELL0:OUT_Q5 | 
| JTDO1 | input | TCELL0:IMUX_A1 | 
| JTDO2 | input | TCELL0:IMUX_A0 | 
| JUPDATE | output | TCELL0:OUT_F6 | 
 
ecp CONFIG_S bel GSR
| Pin | Direction | Wires | 
| CLK | input | TCELL0:IMUX_CLK3 | 
| GSR | input | TCELL0:IMUX_B1 | 
 
ecp CONFIG_S bel wires
| Wire | Pins | 
| TCELL0:IMUX_A0 | JTAG.JTDO2 | 
| TCELL0:IMUX_A1 | JTAG.JTDO1 | 
| TCELL0:IMUX_B1 | GSR.GSR | 
| TCELL0:IMUX_CLK2 | START.STARTCLK | 
| TCELL0:IMUX_CLK3 | GSR.CLK | 
| TCELL0:OUT_F0 | OSC.CFGCLK | 
| TCELL0:OUT_F3 | JTAG.JRTI1 | 
| TCELL0:OUT_F4 | JTAG.JRTI2 | 
| TCELL0:OUT_F5 | JTAG.JSHIFT | 
| TCELL0:OUT_F6 | JTAG.JUPDATE | 
| TCELL0:OUT_F7 | JTAG.JRSTN | 
| TCELL0:OUT_Q0 | JTAG.JCE1 | 
| TCELL0:OUT_Q1 | JTAG.JCE2 | 
| TCELL0:OUT_Q5 | JTAG.JTDI | 
| TCELL0:OUT_Q6 | JTAG.JTCK | 
 
Cells: 5
ecp CONFIG_L bel START
| Pin | Direction | Wires | 
| STARTCLK | input | TCELL0:IMUX_CLK2 | 
 
ecp CONFIG_L bel OSC
| Pin | Direction | Wires | 
| CFGCLK | output | TCELL0:OUT_F0 | 
 
ecp CONFIG_L bel JTAG
| Pin | Direction | Wires | 
| JCE1 | output | TCELL0:OUT_Q0 | 
| JCE2 | output | TCELL0:OUT_Q1 | 
| JRSTN | output | TCELL0:OUT_F7 | 
| JRTI1 | output | TCELL0:OUT_F3 | 
| JRTI2 | output | TCELL0:OUT_F4 | 
| JSHIFT | output | TCELL0:OUT_F5 | 
| JTCK | output | TCELL0:OUT_Q6 | 
| JTDI | output | TCELL0:OUT_Q5 | 
| JTDO1 | input | TCELL0:IMUX_A1 | 
| JTDO2 | input | TCELL0:IMUX_A0 | 
| JUPDATE | output | TCELL0:OUT_F6 | 
 
ecp CONFIG_L bel GSR
| Pin | Direction | Wires | 
| CLK | input | TCELL4:IMUX_CLK3 | 
| GSR | input | TCELL0:IMUX_B1 | 
 
ecp CONFIG_L bel wires
| Wire | Pins | 
| TCELL0:IMUX_A0 | JTAG.JTDO2 | 
| TCELL0:IMUX_A1 | JTAG.JTDO1 | 
| TCELL0:IMUX_B1 | GSR.GSR | 
| TCELL0:IMUX_CLK2 | START.STARTCLK | 
| TCELL0:OUT_F0 | OSC.CFGCLK | 
| TCELL0:OUT_F3 | JTAG.JRTI1 | 
| TCELL0:OUT_F4 | JTAG.JRTI2 | 
| TCELL0:OUT_F5 | JTAG.JSHIFT | 
| TCELL0:OUT_F6 | JTAG.JUPDATE | 
| TCELL0:OUT_F7 | JTAG.JRSTN | 
| TCELL0:OUT_Q0 | JTAG.JCE1 | 
| TCELL0:OUT_Q1 | JTAG.JCE2 | 
| TCELL0:OUT_Q5 | JTAG.JTDI | 
| TCELL0:OUT_Q6 | JTAG.JTCK | 
| TCELL4:IMUX_CLK3 | GSR.CLK |