PCI Express
Tile PCIE
Cells: 32
Bel PCIE
| Pin | Direction | Wires | 
|---|---|---|
| CFGBUSNUMBER0 | output | TCELL3:OUT0.TMIN | 
| CFGBUSNUMBER1 | output | TCELL2:OUT0.TMIN | 
| CFGBUSNUMBER2 | output | TCELL1:OUT0.TMIN | 
| CFGBUSNUMBER3 | output | TCELL0:OUT0.TMIN | 
| CFGBUSNUMBER4 | output | TCELL3:OUT14.TMIN | 
| CFGBUSNUMBER5 | output | TCELL2:OUT14.TMIN | 
| CFGBUSNUMBER6 | output | TCELL1:OUT14.TMIN | 
| CFGBUSNUMBER7 | output | TCELL0:OUT14.TMIN | 
| CFGCOMMANDBUSMASTERENABLE | output | TCELL18:OUT5.TMIN | 
| CFGCOMMANDINTERRUPTDISABLE | output | TCELL17:OUT5.TMIN | 
| CFGCOMMANDIOENABLE | output | TCELL16:OUT2.TMIN | 
| CFGCOMMANDMEMENABLE | output | TCELL16:OUT17.TMIN | 
| CFGCOMMANDSERREN | output | TCELL19:OUT5.TMIN | 
| CFGDEVCONTROLAUXPOWEREN | output | TCELL16:OUT18.TMIN | 
| CFGDEVCONTROLCORRERRREPORTINGEN | output | TCELL18:OUT1.TMIN | 
| CFGDEVCONTROLENABLERO | output | TCELL17:OUT1.TMIN | 
| CFGDEVCONTROLEXTTAGEN | output | TCELL17:OUT8.TMIN | 
| CFGDEVCONTROLFATALERRREPORTINGEN | output | TCELL16:OUT8.TMIN | 
| CFGDEVCONTROLMAXPAYLOAD0 | output | TCELL18:OUT23.TMIN | 
| CFGDEVCONTROLMAXPAYLOAD1 | output | TCELL17:OUT23.TMIN | 
| CFGDEVCONTROLMAXPAYLOAD2 | output | TCELL16:OUT23.TMIN | 
| CFGDEVCONTROLMAXREADREQ0 | output | TCELL18:OUT20.TMIN | 
| CFGDEVCONTROLMAXREADREQ1 | output | TCELL17:OUT20.TMIN | 
| CFGDEVCONTROLMAXREADREQ2 | output | TCELL16:OUT20.TMIN | 
| CFGDEVCONTROLNONFATALREPORTINGEN | output | TCELL16:OUT1.TMIN | 
| CFGDEVCONTROLNOSNOOPEN | output | TCELL17:OUT18.TMIN | 
| CFGDEVCONTROLPHANTOMEN | output | TCELL18:OUT18.TMIN | 
| CFGDEVCONTROLURERRREPORTINGEN | output | TCELL18:OUT8.TMIN | 
| CFGDEVICENUMBER0 | output | TCELL3:OUT2.TMIN | 
| CFGDEVICENUMBER1 | output | TCELL2:OUT2.TMIN | 
| CFGDEVICENUMBER2 | output | TCELL1:OUT2.TMIN | 
| CFGDEVICENUMBER3 | output | TCELL0:OUT2.TMIN | 
| CFGDEVICENUMBER4 | output | TCELL3:OUT19.TMIN | 
| CFGDEVID0 | input | TCELL23:IMUX.LOGICIN2 | 
| CFGDEVID1 | input | TCELL22:IMUX.LOGICIN2 | 
| CFGDEVID10 | input | TCELL21:IMUX.LOGICIN19 | 
| CFGDEVID11 | input | TCELL20:IMUX.LOGICIN19 | 
| CFGDEVID12 | input | TCELL19:IMUX.LOGICIN19 | 
| CFGDEVID13 | input | TCELL18:IMUX.LOGICIN19 | 
| CFGDEVID14 | input | TCELL17:IMUX.LOGICIN19 | 
| CFGDEVID15 | input | TCELL16:IMUX.LOGICIN19 | 
| CFGDEVID2 | input | TCELL21:IMUX.LOGICIN2 | 
| CFGDEVID3 | input | TCELL20:IMUX.LOGICIN2 | 
| CFGDEVID4 | input | TCELL19:IMUX.LOGICIN2 | 
| CFGDEVID5 | input | TCELL18:IMUX.LOGICIN2 | 
| CFGDEVID6 | input | TCELL17:IMUX.LOGICIN2 | 
| CFGDEVID7 | input | TCELL16:IMUX.LOGICIN2 | 
| CFGDEVID8 | input | TCELL23:IMUX.LOGICIN19 | 
| CFGDEVID9 | input | TCELL22:IMUX.LOGICIN19 | 
| CFGDEVSTATUSCORRERRDETECTED | output | TCELL16:OUT5.TMIN | 
| CFGDEVSTATUSFATALERRDETECTED | output | TCELL17:OUT22.TMIN | 
| CFGDEVSTATUSNONFATALERRDETECTED | output | TCELL16:OUT22.TMIN | 
| CFGDEVSTATUSURDETECTED | output | TCELL18:OUT22.TMIN | 
| CFGDO0 | output | TCELL23:OUT20.TMIN | 
| CFGDO1 | output | TCELL22:OUT20.TMIN | 
| CFGDO10 | output | TCELL21:OUT18.TMIN | 
| CFGDO11 | output | TCELL20:OUT18.TMIN | 
| CFGDO12 | output | TCELL23:OUT4.TMIN | 
| CFGDO13 | output | TCELL22:OUT4.TMIN | 
| CFGDO14 | output | TCELL21:OUT4.TMIN | 
| CFGDO15 | output | TCELL20:OUT4.TMIN | 
| CFGDO16 | output | TCELL23:OUT23.TMIN | 
| CFGDO17 | output | TCELL22:OUT23.TMIN | 
| CFGDO18 | output | TCELL21:OUT23.TMIN | 
| CFGDO19 | output | TCELL20:OUT23.TMIN | 
| CFGDO2 | output | TCELL21:OUT20.TMIN | 
| CFGDO20 | output | TCELL23:OUT11.TMIN | 
| CFGDO21 | output | TCELL22:OUT11.TMIN | 
| CFGDO22 | output | TCELL21:OUT11.TMIN | 
| CFGDO23 | output | TCELL20:OUT11.TMIN | 
| CFGDO24 | output | TCELL23:OUT21.TMIN | 
| CFGDO25 | output | TCELL22:OUT21.TMIN | 
| CFGDO26 | output | TCELL21:OUT21.TMIN | 
| CFGDO27 | output | TCELL20:OUT21.TMIN | 
| CFGDO28 | output | TCELL19:OUT8.TMIN | 
| CFGDO29 | output | TCELL19:OUT18.TMIN | 
| CFGDO3 | output | TCELL20:OUT20.TMIN | 
| CFGDO30 | output | TCELL19:OUT4.TMIN | 
| CFGDO31 | output | TCELL19:OUT23.TMIN | 
| CFGDO4 | output | TCELL23:OUT8.TMIN | 
| CFGDO5 | output | TCELL22:OUT8.TMIN | 
| CFGDO6 | output | TCELL21:OUT8.TMIN | 
| CFGDO7 | output | TCELL20:OUT8.TMIN | 
| CFGDO8 | output | TCELL23:OUT18.TMIN | 
| CFGDO9 | output | TCELL22:OUT18.TMIN | 
| CFGDSN0 | input | TCELL23:IMUX.LOGICIN12 | 
| CFGDSN1 | input | TCELL22:IMUX.LOGICIN12 | 
| CFGDSN10 | input | TCELL21:IMUX.LOGICIN24 | 
| CFGDSN11 | input | TCELL20:IMUX.LOGICIN24 | 
| CFGDSN12 | input | TCELL19:IMUX.LOGICIN24 | 
| CFGDSN13 | input | TCELL18:IMUX.LOGICIN24 | 
| CFGDSN14 | input | TCELL17:IMUX.LOGICIN24 | 
| CFGDSN15 | input | TCELL16:IMUX.LOGICIN24 | 
| CFGDSN16 | input | TCELL23:IMUX.LOGICIN5 | 
| CFGDSN17 | input | TCELL22:IMUX.LOGICIN5 | 
| CFGDSN18 | input | TCELL21:IMUX.LOGICIN5 | 
| CFGDSN19 | input | TCELL20:IMUX.LOGICIN5 | 
| CFGDSN2 | input | TCELL21:IMUX.LOGICIN12 | 
| CFGDSN20 | input | TCELL19:IMUX.LOGICIN5 | 
| CFGDSN21 | input | TCELL18:IMUX.LOGICIN5 | 
| CFGDSN22 | input | TCELL17:IMUX.LOGICIN5 | 
| CFGDSN23 | input | TCELL16:IMUX.LOGICIN5 | 
| CFGDSN24 | input | TCELL23:IMUX.LOGICIN7 | 
| CFGDSN25 | input | TCELL22:IMUX.LOGICIN7 | 
| CFGDSN26 | input | TCELL21:IMUX.LOGICIN7 | 
| CFGDSN27 | input | TCELL20:IMUX.LOGICIN7 | 
| CFGDSN28 | input | TCELL19:IMUX.LOGICIN7 | 
| CFGDSN29 | input | TCELL18:IMUX.LOGICIN7 | 
| CFGDSN3 | input | TCELL20:IMUX.LOGICIN12 | 
| CFGDSN30 | input | TCELL17:IMUX.LOGICIN7 | 
| CFGDSN31 | input | TCELL16:IMUX.LOGICIN7 | 
| CFGDSN32 | input | TCELL23:IMUX.LOGICIN4 | 
| CFGDSN33 | input | TCELL22:IMUX.LOGICIN4 | 
| CFGDSN34 | input | TCELL21:IMUX.LOGICIN4 | 
| CFGDSN35 | input | TCELL20:IMUX.LOGICIN4 | 
| CFGDSN36 | input | TCELL19:IMUX.LOGICIN4 | 
| CFGDSN37 | input | TCELL18:IMUX.LOGICIN4 | 
| CFGDSN38 | input | TCELL17:IMUX.LOGICIN4 | 
| CFGDSN39 | input | TCELL16:IMUX.LOGICIN4 | 
| CFGDSN4 | input | TCELL19:IMUX.LOGICIN12 | 
| CFGDSN40 | input | TCELL23:IMUX.LOGICIN23 | 
| CFGDSN41 | input | TCELL22:IMUX.LOGICIN23 | 
| CFGDSN42 | input | TCELL21:IMUX.LOGICIN23 | 
| CFGDSN43 | input | TCELL20:IMUX.LOGICIN23 | 
| CFGDSN44 | input | TCELL19:IMUX.LOGICIN23 | 
| CFGDSN45 | input | TCELL18:IMUX.LOGICIN23 | 
| CFGDSN46 | input | TCELL17:IMUX.LOGICIN23 | 
| CFGDSN47 | input | TCELL16:IMUX.LOGICIN23 | 
| CFGDSN48 | input | TCELL23:IMUX.LOGICIN20 | 
| CFGDSN49 | input | TCELL22:IMUX.LOGICIN20 | 
| CFGDSN5 | input | TCELL18:IMUX.LOGICIN12 | 
| CFGDSN50 | input | TCELL21:IMUX.LOGICIN20 | 
| CFGDSN51 | input | TCELL20:IMUX.LOGICIN20 | 
| CFGDSN52 | input | TCELL19:IMUX.LOGICIN20 | 
| CFGDSN53 | input | TCELL18:IMUX.LOGICIN20 | 
| CFGDSN54 | input | TCELL17:IMUX.LOGICIN20 | 
| CFGDSN55 | input | TCELL16:IMUX.LOGICIN20 | 
| CFGDSN56 | input | TCELL23:IMUX.LOGICIN10 | 
| CFGDSN57 | input | TCELL22:IMUX.LOGICIN10 | 
| CFGDSN58 | input | TCELL21:IMUX.LOGICIN10 | 
| CFGDSN59 | input | TCELL20:IMUX.LOGICIN10 | 
| CFGDSN6 | input | TCELL17:IMUX.LOGICIN12 | 
| CFGDSN60 | input | TCELL19:IMUX.LOGICIN10 | 
| CFGDSN61 | input | TCELL18:IMUX.LOGICIN10 | 
| CFGDSN62 | input | TCELL17:IMUX.LOGICIN10 | 
| CFGDSN63 | input | TCELL16:IMUX.LOGICIN10 | 
| CFGDSN7 | input | TCELL16:IMUX.LOGICIN12 | 
| CFGDSN8 | input | TCELL23:IMUX.LOGICIN24 | 
| CFGDSN9 | input | TCELL22:IMUX.LOGICIN24 | 
| CFGDWADDR0 | input | TCELL3:IMUX.LOGICIN12 | 
| CFGDWADDR1 | input | TCELL2:IMUX.LOGICIN12 | 
| CFGDWADDR2 | input | TCELL1:IMUX.LOGICIN12 | 
| CFGDWADDR3 | input | TCELL0:IMUX.LOGICIN12 | 
| CFGDWADDR4 | input | TCELL3:IMUX.LOGICIN24 | 
| CFGDWADDR5 | input | TCELL2:IMUX.LOGICIN24 | 
| CFGDWADDR6 | input | TCELL1:IMUX.LOGICIN24 | 
| CFGDWADDR7 | input | TCELL0:IMUX.LOGICIN24 | 
| CFGDWADDR8 | input | TCELL3:IMUX.LOGICIN5 | 
| CFGDWADDR9 | input | TCELL2:IMUX.LOGICIN5 | 
| CFGERRCORN | input | TCELL1:IMUX.LOGICIN1 | 
| CFGERRCPLABORTN | input | TCELL3:IMUX.LOGICIN1 | 
| CFGERRCPLRDYN | output | TCELL17:OUT2.TMIN | 
| CFGERRCPLTIMEOUTN | input | TCELL0:IMUX.LOGICIN48 | 
| CFGERRECRCN | input | TCELL1:IMUX.LOGICIN48 | 
| CFGERRLOCKEDN | input | TCELL3:IMUX.LOGICIN26 | 
| CFGERRPOSTEDN | input | TCELL2:IMUX.LOGICIN1 | 
| CFGERRTLPCPLHEADER0 | input | TCELL31:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER1 | input | TCELL30:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER10 | input | TCELL29:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER11 | input | TCELL28:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER12 | input | TCELL27:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER13 | input | TCELL26:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER14 | input | TCELL25:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER15 | input | TCELL24:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER16 | input | TCELL31:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER17 | input | TCELL30:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER18 | input | TCELL29:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER19 | input | TCELL28:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER2 | input | TCELL29:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER20 | input | TCELL27:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER21 | input | TCELL26:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER22 | input | TCELL25:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER23 | input | TCELL24:IMUX.LOGICIN10 | 
| CFGERRTLPCPLHEADER24 | input | TCELL31:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER25 | input | TCELL30:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER26 | input | TCELL29:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER27 | input | TCELL28:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER28 | input | TCELL27:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER29 | input | TCELL26:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER3 | input | TCELL28:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER30 | input | TCELL25:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER31 | input | TCELL24:IMUX.LOGICIN32 | 
| CFGERRTLPCPLHEADER32 | input | TCELL31:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER33 | input | TCELL30:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER34 | input | TCELL29:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER35 | input | TCELL28:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER36 | input | TCELL27:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER37 | input | TCELL26:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER38 | input | TCELL25:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER39 | input | TCELL24:IMUX.LOGICIN58 | 
| CFGERRTLPCPLHEADER4 | input | TCELL27:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER40 | input | TCELL31:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER41 | input | TCELL30:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER42 | input | TCELL29:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER43 | input | TCELL28:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER44 | input | TCELL27:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER45 | input | TCELL26:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER46 | input | TCELL25:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER47 | input | TCELL24:IMUX.LOGICIN8 | 
| CFGERRTLPCPLHEADER5 | input | TCELL26:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER6 | input | TCELL25:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER7 | input | TCELL24:IMUX.LOGICIN25 | 
| CFGERRTLPCPLHEADER8 | input | TCELL31:IMUX.LOGICIN48 | 
| CFGERRTLPCPLHEADER9 | input | TCELL30:IMUX.LOGICIN48 | 
| CFGERRURN | input | TCELL0:IMUX.LOGICIN1 | 
| CFGFUNCTIONNUMBER0 | output | TCELL19:OUT17.TMIN | 
| CFGFUNCTIONNUMBER1 | output | TCELL18:OUT17.TMIN | 
| CFGFUNCTIONNUMBER2 | output | TCELL17:OUT17.TMIN | 
| CFGINTERRUPTASSERTN | input | TCELL3:IMUX.LOGICIN48 | 
| CFGINTERRUPTDI0 | input | TCELL3:IMUX.LOGICIN23 | 
| CFGINTERRUPTDI1 | input | TCELL2:IMUX.LOGICIN23 | 
| CFGINTERRUPTDI2 | input | TCELL1:IMUX.LOGICIN23 | 
| CFGINTERRUPTDI3 | input | TCELL0:IMUX.LOGICIN23 | 
| CFGINTERRUPTDI4 | input | TCELL3:IMUX.LOGICIN25 | 
| CFGINTERRUPTDI5 | input | TCELL2:IMUX.LOGICIN25 | 
| CFGINTERRUPTDI6 | input | TCELL1:IMUX.LOGICIN25 | 
| CFGINTERRUPTDI7 | input | TCELL0:IMUX.LOGICIN25 | 
| CFGINTERRUPTDO0 | output | TCELL3:OUT3.TMIN | 
| CFGINTERRUPTDO1 | output | TCELL2:OUT3.TMIN | 
| CFGINTERRUPTDO2 | output | TCELL1:OUT3.TMIN | 
| CFGINTERRUPTDO3 | output | TCELL0:OUT3.TMIN | 
| CFGINTERRUPTDO4 | output | TCELL3:OUT17.TMIN | 
| CFGINTERRUPTDO5 | output | TCELL2:OUT17.TMIN | 
| CFGINTERRUPTDO6 | output | TCELL1:OUT17.TMIN | 
| CFGINTERRUPTDO7 | output | TCELL0:OUT17.TMIN | 
| CFGINTERRUPTMMENABLE0 | output | TCELL18:OUT7.TMIN | 
| CFGINTERRUPTMMENABLE1 | output | TCELL17:OUT7.TMIN | 
| CFGINTERRUPTMMENABLE2 | output | TCELL16:OUT7.TMIN | 
| CFGINTERRUPTMSIENABLE | output | TCELL19:OUT2.TMIN | 
| CFGINTERRUPTN | input | TCELL2:IMUX.LOGICIN4 | 
| CFGINTERRUPTRDYN | output | TCELL19:OUT7.TMIN | 
| CFGLINKCONTOLRCB | output | TCELL19:OUT22.TMIN | 
| CFGLINKCONTROLASPMCONTROL0 | output | TCELL18:OUT3.TMIN | 
| CFGLINKCONTROLASPMCONTROL1 | output | TCELL17:OUT3.TMIN | 
| CFGLINKCONTROLCOMMONCLOCK | output | TCELL16:OUT4.TMIN | 
| CFGLINKCONTROLEXTENDEDSYNC | output | TCELL18:OUT4.TMIN | 
| CFGLTSSMSTATE0 | output | TCELL19:OUT19.TMIN | 
| CFGLTSSMSTATE1 | output | TCELL18:OUT19.TMIN | 
| CFGLTSSMSTATE2 | output | TCELL17:OUT19.TMIN | 
| CFGLTSSMSTATE3 | output | TCELL16:OUT19.TMIN | 
| CFGLTSSMSTATE4 | output | TCELL19:OUT3.TMIN | 
| CFGPCIELINKSTATEN0 | output | TCELL18:OUT11.TMIN | 
| CFGPCIELINKSTATEN1 | output | TCELL17:OUT11.TMIN | 
| CFGPCIELINKSTATEN2 | output | TCELL16:OUT11.TMIN | 
| CFGPMWAKEN | input | TCELL31:IMUX.LOGICIN39 | 
| CFGRDENN | input | TCELL3:IMUX.LOGICIN4 | 
| CFGRDWRDONEN | output | TCELL19:OUT11.TMIN | 
| CFGREVID0 | input | TCELL3:IMUX.LOGICIN2 | 
| CFGREVID1 | input | TCELL2:IMUX.LOGICIN2 | 
| CFGREVID2 | input | TCELL1:IMUX.LOGICIN2 | 
| CFGREVID3 | input | TCELL0:IMUX.LOGICIN2 | 
| CFGREVID4 | input | TCELL3:IMUX.LOGICIN19 | 
| CFGREVID5 | input | TCELL2:IMUX.LOGICIN19 | 
| CFGREVID6 | input | TCELL1:IMUX.LOGICIN19 | 
| CFGREVID7 | input | TCELL0:IMUX.LOGICIN19 | 
| CFGSUBSYSID0 | input | TCELL23:IMUX.LOGICIN9 | 
| CFGSUBSYSID1 | input | TCELL22:IMUX.LOGICIN9 | 
| CFGSUBSYSID10 | input | TCELL21:IMUX.LOGICIN27 | 
| CFGSUBSYSID11 | input | TCELL20:IMUX.LOGICIN27 | 
| CFGSUBSYSID12 | input | TCELL19:IMUX.LOGICIN27 | 
| CFGSUBSYSID13 | input | TCELL18:IMUX.LOGICIN27 | 
| CFGSUBSYSID14 | input | TCELL17:IMUX.LOGICIN27 | 
| CFGSUBSYSID15 | input | TCELL16:IMUX.LOGICIN27 | 
| CFGSUBSYSID2 | input | TCELL21:IMUX.LOGICIN9 | 
| CFGSUBSYSID3 | input | TCELL20:IMUX.LOGICIN9 | 
| CFGSUBSYSID4 | input | TCELL19:IMUX.LOGICIN9 | 
| CFGSUBSYSID5 | input | TCELL18:IMUX.LOGICIN9 | 
| CFGSUBSYSID6 | input | TCELL17:IMUX.LOGICIN9 | 
| CFGSUBSYSID7 | input | TCELL16:IMUX.LOGICIN9 | 
| CFGSUBSYSID8 | input | TCELL23:IMUX.LOGICIN27 | 
| CFGSUBSYSID9 | input | TCELL22:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID0 | input | TCELL7:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID1 | input | TCELL6:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID10 | input | TCELL5:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID11 | input | TCELL4:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID12 | input | TCELL3:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID13 | input | TCELL2:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID14 | input | TCELL1:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID15 | input | TCELL0:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID2 | input | TCELL5:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID3 | input | TCELL4:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID4 | input | TCELL3:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID5 | input | TCELL2:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID6 | input | TCELL1:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID7 | input | TCELL0:IMUX.LOGICIN9 | 
| CFGSUBSYSVENID8 | input | TCELL7:IMUX.LOGICIN27 | 
| CFGSUBSYSVENID9 | input | TCELL6:IMUX.LOGICIN27 | 
| CFGTOTURNOFFN | output | TCELL18:OUT2.TMIN | 
| CFGTRNPENDINGN | input | TCELL30:IMUX.LOGICIN39 | 
| CFGTURNOFFOKN | input | TCELL2:IMUX.LOGICIN48 | 
| CFGVENID0 | input | TCELL23:IMUX.LOGICIN3 | 
| CFGVENID1 | input | TCELL22:IMUX.LOGICIN3 | 
| CFGVENID10 | input | TCELL21:IMUX.LOGICIN58 | 
| CFGVENID11 | input | TCELL20:IMUX.LOGICIN58 | 
| CFGVENID12 | input | TCELL19:IMUX.LOGICIN58 | 
| CFGVENID13 | input | TCELL18:IMUX.LOGICIN58 | 
| CFGVENID14 | input | TCELL17:IMUX.LOGICIN58 | 
| CFGVENID15 | input | TCELL16:IMUX.LOGICIN58 | 
| CFGVENID2 | input | TCELL21:IMUX.LOGICIN3 | 
| CFGVENID3 | input | TCELL20:IMUX.LOGICIN3 | 
| CFGVENID4 | input | TCELL19:IMUX.LOGICIN3 | 
| CFGVENID5 | input | TCELL18:IMUX.LOGICIN3 | 
| CFGVENID6 | input | TCELL17:IMUX.LOGICIN3 | 
| CFGVENID7 | input | TCELL16:IMUX.LOGICIN3 | 
| CFGVENID8 | input | TCELL23:IMUX.LOGICIN58 | 
| CFGVENID9 | input | TCELL22:IMUX.LOGICIN58 | 
| CLOCKLOCKED | input | TCELL8:IMUX.LOGICIN42 | 
| DBGBADDLLPSTATUS | output | TCELL26:OUT2.TMIN | 
| DBGBADTLPLCRC | output | TCELL24:OUT19.TMIN | 
| DBGBADTLPSEQNUM | output | TCELL26:OUT19.TMIN | 
| DBGBADTLPSTATUS | output | TCELL24:OUT2.TMIN | 
| DBGDLPROTOCOLSTATUS | output | TCELL1:OUT23.TMIN | 
| DBGFCPROTOCOLERRSTATUS | output | TCELL3:OUT23.TMIN | 
| DBGMLFRMDLENGTH | output | TCELL25:OUT19.TMIN | 
| DBGMLFRMDMPS | output | TCELL27:OUT4.TMIN | 
| DBGMLFRMDTCVC | output | TCELL24:OUT4.TMIN | 
| DBGMLFRMDTLPSTATUS | output | TCELL25:OUT2.TMIN | 
| DBGMLFRMDUNRECTYPE | output | TCELL25:OUT4.TMIN | 
| DBGPOISTLPSTATUS | output | TCELL2:OUT23.TMIN | 
| DBGRCVROVERFLOWSTATUS | output | TCELL4:OUT23.TMIN | 
| DBGREGDETECTEDCORRECTABLE | output | TCELL2:OUT19.TMIN | 
| DBGREGDETECTEDFATAL | output | TCELL24:OUT17.TMIN | 
| DBGREGDETECTEDNONFATAL | output | TCELL0:OUT19.TMIN | 
| DBGREGDETECTEDUNSUPPORTED | output | TCELL1:OUT19.TMIN | 
| DBGRPLYROLLOVERSTATUS | output | TCELL24:OUT14.TMIN | 
| DBGRPLYTIMEOUTSTATUS | output | TCELL25:OUT7.TMIN | 
| DBGURNOBARHIT | output | TCELL24:OUT23.TMIN | 
| DBGURPOISCFGWR | output | TCELL26:OUT23.TMIN | 
| DBGURSTATUS | output | TCELL27:OUT23.TMIN | 
| DBGURUNSUPMSG | output | TCELL25:OUT23.TMIN | 
| MGTCLK | input | TCELL13:IMUX.CLK0 | 
| MIMRXRADDR0 | output | TCELL7:OUT19.TMIN | 
| MIMRXRADDR1 | output | TCELL6:OUT19.TMIN | 
| MIMRXRADDR10 | output | TCELL5:OUT17.TMIN | 
| MIMRXRADDR11 | output | TCELL4:OUT17.TMIN | 
| MIMRXRADDR2 | output | TCELL5:OUT19.TMIN | 
| MIMRXRADDR3 | output | TCELL4:OUT19.TMIN | 
| MIMRXRADDR4 | output | TCELL7:OUT3.TMIN | 
| MIMRXRADDR5 | output | TCELL6:OUT3.TMIN | 
| MIMRXRADDR6 | output | TCELL5:OUT3.TMIN | 
| MIMRXRADDR7 | output | TCELL4:OUT3.TMIN | 
| MIMRXRADDR8 | output | TCELL7:OUT17.TMIN | 
| MIMRXRADDR9 | output | TCELL6:OUT17.TMIN | 
| MIMRXRDATA0 | input | TCELL15:IMUX.LOGICIN58 | 
| MIMRXRDATA1 | input | TCELL14:IMUX.LOGICIN58 | 
| MIMRXRDATA10 | input | TCELL13:IMUX.LOGICIN8 | 
| MIMRXRDATA11 | input | TCELL12:IMUX.LOGICIN8 | 
| MIMRXRDATA12 | input | TCELL11:IMUX.LOGICIN8 | 
| MIMRXRDATA13 | input | TCELL10:IMUX.LOGICIN8 | 
| MIMRXRDATA14 | input | TCELL9:IMUX.LOGICIN8 | 
| MIMRXRDATA15 | input | TCELL8:IMUX.LOGICIN8 | 
| MIMRXRDATA16 | input | TCELL15:IMUX.LOGICIN9 | 
| MIMRXRDATA17 | input | TCELL14:IMUX.LOGICIN9 | 
| MIMRXRDATA18 | input | TCELL13:IMUX.LOGICIN9 | 
| MIMRXRDATA19 | input | TCELL12:IMUX.LOGICIN9 | 
| MIMRXRDATA2 | input | TCELL13:IMUX.LOGICIN58 | 
| MIMRXRDATA20 | input | TCELL11:IMUX.LOGICIN9 | 
| MIMRXRDATA21 | input | TCELL10:IMUX.LOGICIN9 | 
| MIMRXRDATA22 | input | TCELL9:IMUX.LOGICIN9 | 
| MIMRXRDATA23 | input | TCELL8:IMUX.LOGICIN9 | 
| MIMRXRDATA24 | input | TCELL15:IMUX.LOGICIN27 | 
| MIMRXRDATA25 | input | TCELL14:IMUX.LOGICIN27 | 
| MIMRXRDATA26 | input | TCELL13:IMUX.LOGICIN27 | 
| MIMRXRDATA27 | input | TCELL12:IMUX.LOGICIN27 | 
| MIMRXRDATA28 | input | TCELL11:IMUX.LOGICIN27 | 
| MIMRXRDATA29 | input | TCELL10:IMUX.LOGICIN27 | 
| MIMRXRDATA3 | input | TCELL12:IMUX.LOGICIN58 | 
| MIMRXRDATA30 | input | TCELL9:IMUX.LOGICIN27 | 
| MIMRXRDATA31 | input | TCELL8:IMUX.LOGICIN27 | 
| MIMRXRDATA32 | input | TCELL11:IMUX.LOGICIN28 | 
| MIMRXRDATA33 | input | TCELL10:IMUX.LOGICIN28 | 
| MIMRXRDATA34 | input | TCELL9:IMUX.LOGICIN28 | 
| MIMRXRDATA4 | input | TCELL11:IMUX.LOGICIN58 | 
| MIMRXRDATA5 | input | TCELL10:IMUX.LOGICIN58 | 
| MIMRXRDATA6 | input | TCELL9:IMUX.LOGICIN58 | 
| MIMRXRDATA7 | input | TCELL8:IMUX.LOGICIN58 | 
| MIMRXRDATA8 | input | TCELL15:IMUX.LOGICIN8 | 
| MIMRXRDATA9 | input | TCELL14:IMUX.LOGICIN8 | 
| MIMRXREN | output | TCELL6:OUT5.TMIN | 
| MIMRXWADDR0 | output | TCELL7:OUT0.TMIN | 
| MIMRXWADDR1 | output | TCELL6:OUT0.TMIN | 
| MIMRXWADDR10 | output | TCELL5:OUT2.TMIN | 
| MIMRXWADDR11 | output | TCELL4:OUT2.TMIN | 
| MIMRXWADDR2 | output | TCELL5:OUT0.TMIN | 
| MIMRXWADDR3 | output | TCELL4:OUT0.TMIN | 
| MIMRXWADDR4 | output | TCELL7:OUT14.TMIN | 
| MIMRXWADDR5 | output | TCELL6:OUT14.TMIN | 
| MIMRXWADDR6 | output | TCELL5:OUT14.TMIN | 
| MIMRXWADDR7 | output | TCELL4:OUT14.TMIN | 
| MIMRXWADDR8 | output | TCELL7:OUT2.TMIN | 
| MIMRXWADDR9 | output | TCELL6:OUT2.TMIN | 
| MIMRXWDATA0 | output | TCELL7:OUT22.TMIN | 
| MIMRXWDATA1 | output | TCELL6:OUT22.TMIN | 
| MIMRXWDATA10 | output | TCELL5:OUT1.TMIN | 
| MIMRXWDATA11 | output | TCELL4:OUT1.TMIN | 
| MIMRXWDATA12 | output | TCELL3:OUT1.TMIN | 
| MIMRXWDATA13 | output | TCELL2:OUT1.TMIN | 
| MIMRXWDATA14 | output | TCELL1:OUT1.TMIN | 
| MIMRXWDATA15 | output | TCELL0:OUT1.TMIN | 
| MIMRXWDATA16 | output | TCELL7:OUT20.TMIN | 
| MIMRXWDATA17 | output | TCELL6:OUT20.TMIN | 
| MIMRXWDATA18 | output | TCELL5:OUT20.TMIN | 
| MIMRXWDATA19 | output | TCELL4:OUT20.TMIN | 
| MIMRXWDATA2 | output | TCELL5:OUT22.TMIN | 
| MIMRXWDATA20 | output | TCELL3:OUT20.TMIN | 
| MIMRXWDATA21 | output | TCELL2:OUT20.TMIN | 
| MIMRXWDATA22 | output | TCELL1:OUT20.TMIN | 
| MIMRXWDATA23 | output | TCELL0:OUT20.TMIN | 
| MIMRXWDATA24 | output | TCELL7:OUT8.TMIN | 
| MIMRXWDATA25 | output | TCELL6:OUT8.TMIN | 
| MIMRXWDATA26 | output | TCELL5:OUT8.TMIN | 
| MIMRXWDATA27 | output | TCELL4:OUT8.TMIN | 
| MIMRXWDATA28 | output | TCELL3:OUT8.TMIN | 
| MIMRXWDATA29 | output | TCELL2:OUT8.TMIN | 
| MIMRXWDATA3 | output | TCELL4:OUT22.TMIN | 
| MIMRXWDATA30 | output | TCELL1:OUT8.TMIN | 
| MIMRXWDATA31 | output | TCELL0:OUT8.TMIN | 
| MIMRXWDATA32 | output | TCELL7:OUT18.TMIN | 
| MIMRXWDATA33 | output | TCELL6:OUT18.TMIN | 
| MIMRXWDATA34 | output | TCELL5:OUT18.TMIN | 
| MIMRXWDATA4 | output | TCELL3:OUT22.TMIN | 
| MIMRXWDATA5 | output | TCELL2:OUT22.TMIN | 
| MIMRXWDATA6 | output | TCELL1:OUT22.TMIN | 
| MIMRXWDATA7 | output | TCELL0:OUT22.TMIN | 
| MIMRXWDATA8 | output | TCELL7:OUT1.TMIN | 
| MIMRXWDATA9 | output | TCELL6:OUT1.TMIN | 
| MIMRXWEN | output | TCELL7:OUT5.TMIN | 
| MIMTXRADDR0 | output | TCELL11:OUT19.TMIN | 
| MIMTXRADDR1 | output | TCELL10:OUT19.TMIN | 
| MIMTXRADDR10 | output | TCELL9:OUT17.TMIN | 
| MIMTXRADDR11 | output | TCELL8:OUT17.TMIN | 
| MIMTXRADDR2 | output | TCELL9:OUT19.TMIN | 
| MIMTXRADDR3 | output | TCELL8:OUT19.TMIN | 
| MIMTXRADDR4 | output | TCELL11:OUT3.TMIN | 
| MIMTXRADDR5 | output | TCELL10:OUT3.TMIN | 
| MIMTXRADDR6 | output | TCELL9:OUT3.TMIN | 
| MIMTXRADDR7 | output | TCELL8:OUT3.TMIN | 
| MIMTXRADDR8 | output | TCELL11:OUT17.TMIN | 
| MIMTXRADDR9 | output | TCELL10:OUT17.TMIN | 
| MIMTXRDATA0 | input | TCELL15:IMUX.LOGICIN25 | 
| MIMTXRDATA1 | input | TCELL14:IMUX.LOGICIN25 | 
| MIMTXRDATA10 | input | TCELL13:IMUX.LOGICIN54 | 
| MIMTXRDATA11 | input | TCELL12:IMUX.LOGICIN54 | 
| MIMTXRDATA12 | input | TCELL11:IMUX.LOGICIN20 | 
| MIMTXRDATA13 | input | TCELL10:IMUX.LOGICIN20 | 
| MIMTXRDATA14 | input | TCELL9:IMUX.LOGICIN20 | 
| MIMTXRDATA15 | input | TCELL8:IMUX.LOGICIN20 | 
| MIMTXRDATA16 | input | TCELL15:IMUX.LOGICIN10 | 
| MIMTXRDATA17 | input | TCELL14:IMUX.LOGICIN10 | 
| MIMTXRDATA18 | input | TCELL13:IMUX.LOGICIN10 | 
| MIMTXRDATA19 | input | TCELL12:IMUX.LOGICIN10 | 
| MIMTXRDATA2 | input | TCELL13:IMUX.LOGICIN25 | 
| MIMTXRDATA20 | input | TCELL11:IMUX.LOGICIN10 | 
| MIMTXRDATA21 | input | TCELL10:IMUX.LOGICIN10 | 
| MIMTXRDATA22 | input | TCELL9:IMUX.LOGICIN10 | 
| MIMTXRDATA23 | input | TCELL8:IMUX.LOGICIN10 | 
| MIMTXRDATA24 | input | TCELL15:IMUX.LOGICIN32 | 
| MIMTXRDATA25 | input | TCELL14:IMUX.LOGICIN32 | 
| MIMTXRDATA26 | input | TCELL13:IMUX.LOGICIN32 | 
| MIMTXRDATA27 | input | TCELL12:IMUX.LOGICIN32 | 
| MIMTXRDATA28 | input | TCELL11:IMUX.LOGICIN32 | 
| MIMTXRDATA29 | input | TCELL10:IMUX.LOGICIN32 | 
| MIMTXRDATA3 | input | TCELL12:IMUX.LOGICIN25 | 
| MIMTXRDATA30 | input | TCELL9:IMUX.LOGICIN32 | 
| MIMTXRDATA31 | input | TCELL8:IMUX.LOGICIN32 | 
| MIMTXRDATA32 | input | TCELL11:IMUX.LOGICIN29 | 
| MIMTXRDATA33 | input | TCELL10:IMUX.LOGICIN29 | 
| MIMTXRDATA34 | input | TCELL9:IMUX.LOGICIN29 | 
| MIMTXRDATA35 | input | TCELL8:IMUX.LOGICIN29 | 
| MIMTXRDATA4 | input | TCELL11:IMUX.LOGICIN25 | 
| MIMTXRDATA5 | input | TCELL10:IMUX.LOGICIN25 | 
| MIMTXRDATA6 | input | TCELL9:IMUX.LOGICIN25 | 
| MIMTXRDATA7 | input | TCELL8:IMUX.LOGICIN25 | 
| MIMTXRDATA8 | input | TCELL15:IMUX.LOGICIN54 | 
| MIMTXRDATA9 | input | TCELL14:IMUX.LOGICIN54 | 
| MIMTXREN | output | TCELL10:OUT5.TMIN | 
| MIMTXWADDR0 | output | TCELL11:OUT0.TMIN | 
| MIMTXWADDR1 | output | TCELL10:OUT0.TMIN | 
| MIMTXWADDR10 | output | TCELL9:OUT2.TMIN | 
| MIMTXWADDR11 | output | TCELL8:OUT2.TMIN | 
| MIMTXWADDR2 | output | TCELL9:OUT0.TMIN | 
| MIMTXWADDR3 | output | TCELL8:OUT0.TMIN | 
| MIMTXWADDR4 | output | TCELL11:OUT14.TMIN | 
| MIMTXWADDR5 | output | TCELL10:OUT14.TMIN | 
| MIMTXWADDR6 | output | TCELL9:OUT14.TMIN | 
| MIMTXWADDR7 | output | TCELL8:OUT14.TMIN | 
| MIMTXWADDR8 | output | TCELL11:OUT2.TMIN | 
| MIMTXWADDR9 | output | TCELL10:OUT2.TMIN | 
| MIMTXWDATA0 | output | TCELL15:OUT22.TMIN | 
| MIMTXWDATA1 | output | TCELL14:OUT22.TMIN | 
| MIMTXWDATA10 | output | TCELL13:OUT1.TMIN | 
| MIMTXWDATA11 | output | TCELL12:OUT1.TMIN | 
| MIMTXWDATA12 | output | TCELL11:OUT1.TMIN | 
| MIMTXWDATA13 | output | TCELL10:OUT1.TMIN | 
| MIMTXWDATA14 | output | TCELL9:OUT1.TMIN | 
| MIMTXWDATA15 | output | TCELL8:OUT1.TMIN | 
| MIMTXWDATA16 | output | TCELL15:OUT20.TMIN | 
| MIMTXWDATA17 | output | TCELL14:OUT20.TMIN | 
| MIMTXWDATA18 | output | TCELL13:OUT20.TMIN | 
| MIMTXWDATA19 | output | TCELL12:OUT20.TMIN | 
| MIMTXWDATA2 | output | TCELL13:OUT22.TMIN | 
| MIMTXWDATA20 | output | TCELL11:OUT20.TMIN | 
| MIMTXWDATA21 | output | TCELL10:OUT20.TMIN | 
| MIMTXWDATA22 | output | TCELL9:OUT20.TMIN | 
| MIMTXWDATA23 | output | TCELL8:OUT20.TMIN | 
| MIMTXWDATA24 | output | TCELL15:OUT8.TMIN | 
| MIMTXWDATA25 | output | TCELL14:OUT8.TMIN | 
| MIMTXWDATA26 | output | TCELL13:OUT8.TMIN | 
| MIMTXWDATA27 | output | TCELL12:OUT8.TMIN | 
| MIMTXWDATA28 | output | TCELL11:OUT8.TMIN | 
| MIMTXWDATA29 | output | TCELL10:OUT8.TMIN | 
| MIMTXWDATA3 | output | TCELL12:OUT22.TMIN | 
| MIMTXWDATA30 | output | TCELL9:OUT8.TMIN | 
| MIMTXWDATA31 | output | TCELL8:OUT8.TMIN | 
| MIMTXWDATA32 | output | TCELL15:OUT18.TMIN | 
| MIMTXWDATA33 | output | TCELL14:OUT18.TMIN | 
| MIMTXWDATA34 | output | TCELL13:OUT18.TMIN | 
| MIMTXWDATA35 | output | TCELL12:OUT18.TMIN | 
| MIMTXWDATA4 | output | TCELL11:OUT22.TMIN | 
| MIMTXWDATA5 | output | TCELL10:OUT22.TMIN | 
| MIMTXWDATA6 | output | TCELL9:OUT22.TMIN | 
| MIMTXWDATA7 | output | TCELL8:OUT22.TMIN | 
| MIMTXWDATA8 | output | TCELL15:OUT1.TMIN | 
| MIMTXWDATA9 | output | TCELL14:OUT1.TMIN | 
| MIMTXWEN | output | TCELL11:OUT5.TMIN | 
| PIPEGTPOWERDOWNA0 | output | TCELL12:OUT17.TMIN | 
| PIPEGTPOWERDOWNA1 | output | TCELL13:OUT17.TMIN | 
| PIPEGTPOWERDOWNB0 | output | TCELL28:OUT17.TMIN | 
| PIPEGTPOWERDOWNB1 | output | TCELL29:OUT17.TMIN | 
| PIPEGTRESETDONEA | input | TCELL15:IMUX.LOGICIN14 | 
| PIPEGTRESETDONEB | input | TCELL31:IMUX.LOGICIN14 | 
| PIPEGTTXELECIDLEA | output | TCELL15:OUT12.TMIN | 
| PIPEGTTXELECIDLEB | output | TCELL31:OUT12.TMIN | 
| PIPEPHYSTATUSA | input | TCELL15:IMUX.LOGICIN19 | 
| PIPEPHYSTATUSB | input | TCELL31:IMUX.LOGICIN19 | 
| PIPERXCHARISKA0 | input | TCELL14:IMUX.LOGICIN26 | 
| PIPERXCHARISKA1 | input | TCELL15:IMUX.LOGICIN26 | 
| PIPERXCHARISKB0 | input | TCELL30:IMUX.LOGICIN26 | 
| PIPERXCHARISKB1 | input | TCELL31:IMUX.LOGICIN26 | 
| PIPERXDATAA0 | input | TCELL12:IMUX.LOGICIN34 | 
| PIPERXDATAA1 | input | TCELL13:IMUX.LOGICIN34 | 
| PIPERXDATAA10 | input | TCELL14:IMUX.LOGICIN30 | 
| PIPERXDATAA11 | input | TCELL15:IMUX.LOGICIN30 | 
| PIPERXDATAA12 | input | TCELL12:IMUX.LOGICIN20 | 
| PIPERXDATAA13 | input | TCELL13:IMUX.LOGICIN20 | 
| PIPERXDATAA14 | input | TCELL14:IMUX.LOGICIN20 | 
| PIPERXDATAA15 | input | TCELL15:IMUX.LOGICIN20 | 
| PIPERXDATAA2 | input | TCELL14:IMUX.LOGICIN34 | 
| PIPERXDATAA3 | input | TCELL15:IMUX.LOGICIN34 | 
| PIPERXDATAA4 | input | TCELL12:IMUX.LOGICIN16 | 
| PIPERXDATAA5 | input | TCELL13:IMUX.LOGICIN16 | 
| PIPERXDATAA6 | input | TCELL14:IMUX.LOGICIN16 | 
| PIPERXDATAA7 | input | TCELL15:IMUX.LOGICIN16 | 
| PIPERXDATAA8 | input | TCELL12:IMUX.LOGICIN30 | 
| PIPERXDATAA9 | input | TCELL13:IMUX.LOGICIN30 | 
| PIPERXDATAB0 | input | TCELL28:IMUX.LOGICIN34 | 
| PIPERXDATAB1 | input | TCELL29:IMUX.LOGICIN34 | 
| PIPERXDATAB10 | input | TCELL30:IMUX.LOGICIN30 | 
| PIPERXDATAB11 | input | TCELL31:IMUX.LOGICIN30 | 
| PIPERXDATAB12 | input | TCELL28:IMUX.LOGICIN20 | 
| PIPERXDATAB13 | input | TCELL29:IMUX.LOGICIN20 | 
| PIPERXDATAB14 | input | TCELL30:IMUX.LOGICIN20 | 
| PIPERXDATAB15 | input | TCELL31:IMUX.LOGICIN20 | 
| PIPERXDATAB2 | input | TCELL30:IMUX.LOGICIN34 | 
| PIPERXDATAB3 | input | TCELL31:IMUX.LOGICIN34 | 
| PIPERXDATAB4 | input | TCELL28:IMUX.LOGICIN16 | 
| PIPERXDATAB5 | input | TCELL29:IMUX.LOGICIN16 | 
| PIPERXDATAB6 | input | TCELL30:IMUX.LOGICIN16 | 
| PIPERXDATAB7 | input | TCELL31:IMUX.LOGICIN16 | 
| PIPERXDATAB8 | input | TCELL28:IMUX.LOGICIN30 | 
| PIPERXDATAB9 | input | TCELL29:IMUX.LOGICIN30 | 
| PIPERXENTERELECIDLEA | input | TCELL15:IMUX.LOGICIN3 | 
| PIPERXENTERELECIDLEB | input | TCELL31:IMUX.LOGICIN3 | 
| PIPERXPOLARITYA | output | TCELL12:OUT10.TMIN | 
| PIPERXPOLARITYB | output | TCELL28:OUT10.TMIN | 
| PIPERXRESETA | output | TCELL12:OUT21.TMIN | 
| PIPERXRESETB | output | TCELL28:OUT21.TMIN | 
| PIPERXSTATUSA0 | input | TCELL12:IMUX.LOGICIN29 | 
| PIPERXSTATUSA1 | input | TCELL13:IMUX.LOGICIN29 | 
| PIPERXSTATUSA2 | input | TCELL14:IMUX.LOGICIN29 | 
| PIPERXSTATUSB0 | input | TCELL28:IMUX.LOGICIN29 | 
| PIPERXSTATUSB1 | input | TCELL29:IMUX.LOGICIN29 | 
| PIPERXSTATUSB2 | input | TCELL30:IMUX.LOGICIN29 | 
| PIPETXCHARDISPMODEA0 | output | TCELL14:OUT17.TMIN | 
| PIPETXCHARDISPMODEA1 | output | TCELL15:OUT17.TMIN | 
| PIPETXCHARDISPMODEB0 | output | TCELL30:OUT17.TMIN | 
| PIPETXCHARDISPMODEB1 | output | TCELL31:OUT17.TMIN | 
| PIPETXCHARDISPVALA0 | output | TCELL14:OUT15.TMIN | 
| PIPETXCHARDISPVALA1 | output | TCELL15:OUT15.TMIN | 
| PIPETXCHARDISPVALB0 | output | TCELL30:OUT15.TMIN | 
| PIPETXCHARDISPVALB1 | output | TCELL31:OUT15.TMIN | 
| PIPETXCHARISKA0 | output | TCELL14:OUT6.TMIN | 
| PIPETXCHARISKA1 | output | TCELL15:OUT6.TMIN | 
| PIPETXCHARISKB0 | output | TCELL30:OUT6.TMIN | 
| PIPETXCHARISKB1 | output | TCELL31:OUT6.TMIN | 
| PIPETXDATAA0 | output | TCELL12:OUT0.TMIN | 
| PIPETXDATAA1 | output | TCELL13:OUT0.TMIN | 
| PIPETXDATAA10 | output | TCELL14:OUT3.TMIN | 
| PIPETXDATAA11 | output | TCELL15:OUT3.TMIN | 
| PIPETXDATAA12 | output | TCELL12:OUT5.TMIN | 
| PIPETXDATAA13 | output | TCELL13:OUT5.TMIN | 
| PIPETXDATAA14 | output | TCELL14:OUT5.TMIN | 
| PIPETXDATAA15 | output | TCELL15:OUT5.TMIN | 
| PIPETXDATAA2 | output | TCELL14:OUT0.TMIN | 
| PIPETXDATAA3 | output | TCELL15:OUT0.TMIN | 
| PIPETXDATAA4 | output | TCELL12:OUT2.TMIN | 
| PIPETXDATAA5 | output | TCELL13:OUT2.TMIN | 
| PIPETXDATAA6 | output | TCELL14:OUT2.TMIN | 
| PIPETXDATAA7 | output | TCELL15:OUT2.TMIN | 
| PIPETXDATAA8 | output | TCELL12:OUT3.TMIN | 
| PIPETXDATAA9 | output | TCELL13:OUT3.TMIN | 
| PIPETXDATAB0 | output | TCELL28:OUT0.TMIN | 
| PIPETXDATAB1 | output | TCELL29:OUT0.TMIN | 
| PIPETXDATAB10 | output | TCELL30:OUT3.TMIN | 
| PIPETXDATAB11 | output | TCELL31:OUT3.TMIN | 
| PIPETXDATAB12 | output | TCELL28:OUT5.TMIN | 
| PIPETXDATAB13 | output | TCELL29:OUT5.TMIN | 
| PIPETXDATAB14 | output | TCELL30:OUT5.TMIN | 
| PIPETXDATAB15 | output | TCELL31:OUT5.TMIN | 
| PIPETXDATAB2 | output | TCELL30:OUT0.TMIN | 
| PIPETXDATAB3 | output | TCELL31:OUT0.TMIN | 
| PIPETXDATAB4 | output | TCELL28:OUT2.TMIN | 
| PIPETXDATAB5 | output | TCELL29:OUT2.TMIN | 
| PIPETXDATAB6 | output | TCELL30:OUT2.TMIN | 
| PIPETXDATAB7 | output | TCELL31:OUT2.TMIN | 
| PIPETXDATAB8 | output | TCELL28:OUT3.TMIN | 
| PIPETXDATAB9 | output | TCELL29:OUT3.TMIN | 
| PIPETXRCVRDETA | output | TCELL12:OUT12.TMIN | 
| PIPETXRCVRDETB | output | TCELL28:OUT12.TMIN | 
| RECEIVEDHOTRESET | output | TCELL9:OUT18.TMIN | 
| SCANEN | input | TCELL9:IMUX.LOGICIN4 | 
| SCANIN0 | input | TCELL8:IMUX.LOGICIN23 | 
| SCANIN1 | input | TCELL9:IMUX.LOGICIN23 | 
| SCANIN2 | input | TCELL10:IMUX.LOGICIN23 | 
| SCANIN3 | input | TCELL11:IMUX.LOGICIN23 | 
| SCANIN4 | input | TCELL12:IMUX.LOGICIN23 | 
| SCANOUT0 | output | TCELL11:OUT4.TMIN | 
| SCANOUT1 | output | TCELL10:OUT4.TMIN | 
| SCANOUT2 | output | TCELL9:OUT4.TMIN | 
| SCANOUT3 | output | TCELL8:OUT4.TMIN | 
| SCANOUT4 | output | TCELL7:OUT4.TMIN | 
| SCANRESETMASK | input | TCELL8:IMUX.LOGICIN28 | 
| SYSRESETN | input | TCELL8:IMUX.LOGICIN44 | 
| TRNFCCPLD0 | output | TCELL23:OUT5.TMIN | 
| TRNFCCPLD1 | output | TCELL22:OUT5.TMIN | 
| TRNFCCPLD10 | output | TCELL21:OUT1.TMIN | 
| TRNFCCPLD11 | output | TCELL20:OUT1.TMIN | 
| TRNFCCPLD2 | output | TCELL21:OUT5.TMIN | 
| TRNFCCPLD3 | output | TCELL20:OUT5.TMIN | 
| TRNFCCPLD4 | output | TCELL23:OUT22.TMIN | 
| TRNFCCPLD5 | output | TCELL22:OUT22.TMIN | 
| TRNFCCPLD6 | output | TCELL21:OUT22.TMIN | 
| TRNFCCPLD7 | output | TCELL20:OUT22.TMIN | 
| TRNFCCPLD8 | output | TCELL23:OUT1.TMIN | 
| TRNFCCPLD9 | output | TCELL22:OUT1.TMIN | 
| TRNFCCPLH0 | output | TCELL27:OUT8.TMIN | 
| TRNFCCPLH1 | output | TCELL26:OUT8.TMIN | 
| TRNFCCPLH2 | output | TCELL25:OUT8.TMIN | 
| TRNFCCPLH3 | output | TCELL24:OUT8.TMIN | 
| TRNFCCPLH4 | output | TCELL27:OUT18.TMIN | 
| TRNFCCPLH5 | output | TCELL26:OUT18.TMIN | 
| TRNFCCPLH6 | output | TCELL25:OUT18.TMIN | 
| TRNFCCPLH7 | output | TCELL24:OUT18.TMIN | 
| TRNFCNPD0 | output | TCELL23:OUT19.TMIN | 
| TRNFCNPD1 | output | TCELL22:OUT19.TMIN | 
| TRNFCNPD10 | output | TCELL21:OUT17.TMIN | 
| TRNFCNPD11 | output | TCELL20:OUT17.TMIN | 
| TRNFCNPD2 | output | TCELL21:OUT19.TMIN | 
| TRNFCNPD3 | output | TCELL20:OUT19.TMIN | 
| TRNFCNPD4 | output | TCELL23:OUT3.TMIN | 
| TRNFCNPD5 | output | TCELL22:OUT3.TMIN | 
| TRNFCNPD6 | output | TCELL21:OUT3.TMIN | 
| TRNFCNPD7 | output | TCELL20:OUT3.TMIN | 
| TRNFCNPD8 | output | TCELL23:OUT17.TMIN | 
| TRNFCNPD9 | output | TCELL22:OUT17.TMIN | 
| TRNFCNPH0 | output | TCELL27:OUT1.TMIN | 
| TRNFCNPH1 | output | TCELL26:OUT1.TMIN | 
| TRNFCNPH2 | output | TCELL25:OUT1.TMIN | 
| TRNFCNPH3 | output | TCELL24:OUT1.TMIN | 
| TRNFCNPH4 | output | TCELL27:OUT20.TMIN | 
| TRNFCNPH5 | output | TCELL26:OUT20.TMIN | 
| TRNFCNPH6 | output | TCELL25:OUT20.TMIN | 
| TRNFCNPH7 | output | TCELL24:OUT20.TMIN | 
| TRNFCPD0 | output | TCELL23:OUT0.TMIN | 
| TRNFCPD1 | output | TCELL22:OUT0.TMIN | 
| TRNFCPD10 | output | TCELL21:OUT2.TMIN | 
| TRNFCPD11 | output | TCELL20:OUT2.TMIN | 
| TRNFCPD2 | output | TCELL21:OUT0.TMIN | 
| TRNFCPD3 | output | TCELL20:OUT0.TMIN | 
| TRNFCPD4 | output | TCELL23:OUT14.TMIN | 
| TRNFCPD5 | output | TCELL22:OUT14.TMIN | 
| TRNFCPD6 | output | TCELL21:OUT14.TMIN | 
| TRNFCPD7 | output | TCELL20:OUT14.TMIN | 
| TRNFCPD8 | output | TCELL23:OUT2.TMIN | 
| TRNFCPD9 | output | TCELL22:OUT2.TMIN | 
| TRNFCPH0 | output | TCELL27:OUT5.TMIN | 
| TRNFCPH1 | output | TCELL26:OUT5.TMIN | 
| TRNFCPH2 | output | TCELL25:OUT5.TMIN | 
| TRNFCPH3 | output | TCELL24:OUT5.TMIN | 
| TRNFCPH4 | output | TCELL27:OUT22.TMIN | 
| TRNFCPH5 | output | TCELL26:OUT22.TMIN | 
| TRNFCPH6 | output | TCELL25:OUT22.TMIN | 
| TRNFCPH7 | output | TCELL24:OUT22.TMIN | 
| TRNFCSEL0 | input | TCELL7:IMUX.LOGICIN58 | 
| TRNFCSEL1 | input | TCELL6:IMUX.LOGICIN58 | 
| TRNFCSEL2 | input | TCELL5:IMUX.LOGICIN58 | 
| TRNLNKUPN | output | TCELL3:OUT18.TMIN | 
| TRNRBARHITN0 | output | TCELL27:OUT3.TMIN | 
| TRNRBARHITN1 | output | TCELL26:OUT3.TMIN | 
| TRNRBARHITN2 | output | TCELL25:OUT3.TMIN | 
| TRNRBARHITN3 | output | TCELL24:OUT3.TMIN | 
| TRNRBARHITN4 | output | TCELL27:OUT17.TMIN | 
| TRNRBARHITN5 | output | TCELL26:OUT17.TMIN | 
| TRNRBARHITN6 | output | TCELL25:OUT17.TMIN | 
| TRNRD0 | output | TCELL31:OUT22.TMIN | 
| TRNRD1 | output | TCELL30:OUT22.TMIN | 
| TRNRD10 | output | TCELL29:OUT20.TMIN | 
| TRNRD11 | output | TCELL28:OUT20.TMIN | 
| TRNRD12 | output | TCELL31:OUT8.TMIN | 
| TRNRD13 | output | TCELL30:OUT8.TMIN | 
| TRNRD14 | output | TCELL29:OUT8.TMIN | 
| TRNRD15 | output | TCELL28:OUT8.TMIN | 
| TRNRD16 | output | TCELL31:OUT18.TMIN | 
| TRNRD17 | output | TCELL30:OUT18.TMIN | 
| TRNRD18 | output | TCELL29:OUT18.TMIN | 
| TRNRD19 | output | TCELL28:OUT18.TMIN | 
| TRNRD2 | output | TCELL29:OUT22.TMIN | 
| TRNRD20 | output | TCELL31:OUT4.TMIN | 
| TRNRD21 | output | TCELL30:OUT4.TMIN | 
| TRNRD22 | output | TCELL29:OUT4.TMIN | 
| TRNRD23 | output | TCELL28:OUT4.TMIN | 
| TRNRD24 | output | TCELL31:OUT23.TMIN | 
| TRNRD25 | output | TCELL30:OUT23.TMIN | 
| TRNRD26 | output | TCELL29:OUT23.TMIN | 
| TRNRD27 | output | TCELL28:OUT23.TMIN | 
| TRNRD28 | output | TCELL31:OUT11.TMIN | 
| TRNRD29 | output | TCELL30:OUT11.TMIN | 
| TRNRD3 | output | TCELL28:OUT22.TMIN | 
| TRNRD30 | output | TCELL29:OUT11.TMIN | 
| TRNRD31 | output | TCELL28:OUT11.TMIN | 
| TRNRD4 | output | TCELL31:OUT1.TMIN | 
| TRNRD5 | output | TCELL30:OUT1.TMIN | 
| TRNRD6 | output | TCELL29:OUT1.TMIN | 
| TRNRD7 | output | TCELL28:OUT1.TMIN | 
| TRNRD8 | output | TCELL31:OUT20.TMIN | 
| TRNRD9 | output | TCELL30:OUT20.TMIN | 
| TRNRDSTRDYN | input | TCELL7:IMUX.LOGICIN3 | 
| TRNREOFN | output | TCELL26:OUT0.TMIN | 
| TRNRERRFWDN | output | TCELL27:OUT14.TMIN | 
| TRNRNPOKN | input | TCELL6:IMUX.LOGICIN3 | 
| TRNRSOFN | output | TCELL27:OUT0.TMIN | 
| TRNRSRCDSCN | output | TCELL27:OUT19.TMIN | 
| TRNRSRCRDYN | output | TCELL26:OUT14.TMIN | 
| TRNTBUFAV0 | output | TCELL5:OUT4.TMIN | 
| TRNTBUFAV1 | output | TCELL4:OUT4.TMIN | 
| TRNTBUFAV2 | output | TCELL3:OUT4.TMIN | 
| TRNTBUFAV3 | output | TCELL2:OUT4.TMIN | 
| TRNTBUFAV4 | output | TCELL1:OUT4.TMIN | 
| TRNTBUFAV5 | output | TCELL0:OUT4.TMIN | 
| TRNTCFGGNTN | input | TCELL5:IMUX.LOGICIN24 | 
| TRNTCFGREQN | output | TCELL0:OUT18.TMIN | 
| TRNTD0 | input | TCELL7:IMUX.LOGICIN5 | 
| TRNTD1 | input | TCELL6:IMUX.LOGICIN5 | 
| TRNTD10 | input | TCELL5:IMUX.LOGICIN4 | 
| TRNTD11 | input | TCELL4:IMUX.LOGICIN4 | 
| TRNTD12 | input | TCELL7:IMUX.LOGICIN23 | 
| TRNTD13 | input | TCELL6:IMUX.LOGICIN23 | 
| TRNTD14 | input | TCELL5:IMUX.LOGICIN23 | 
| TRNTD15 | input | TCELL4:IMUX.LOGICIN23 | 
| TRNTD16 | input | TCELL7:IMUX.LOGICIN25 | 
| TRNTD17 | input | TCELL6:IMUX.LOGICIN25 | 
| TRNTD18 | input | TCELL5:IMUX.LOGICIN25 | 
| TRNTD19 | input | TCELL4:IMUX.LOGICIN25 | 
| TRNTD2 | input | TCELL5:IMUX.LOGICIN5 | 
| TRNTD20 | input | TCELL7:IMUX.LOGICIN48 | 
| TRNTD21 | input | TCELL6:IMUX.LOGICIN48 | 
| TRNTD22 | input | TCELL5:IMUX.LOGICIN48 | 
| TRNTD23 | input | TCELL4:IMUX.LOGICIN48 | 
| TRNTD24 | input | TCELL7:IMUX.LOGICIN1 | 
| TRNTD25 | input | TCELL6:IMUX.LOGICIN1 | 
| TRNTD26 | input | TCELL5:IMUX.LOGICIN1 | 
| TRNTD27 | input | TCELL4:IMUX.LOGICIN1 | 
| TRNTD28 | input | TCELL7:IMUX.LOGICIN26 | 
| TRNTD29 | input | TCELL6:IMUX.LOGICIN26 | 
| TRNTD3 | input | TCELL4:IMUX.LOGICIN5 | 
| TRNTD30 | input | TCELL5:IMUX.LOGICIN26 | 
| TRNTD31 | input | TCELL4:IMUX.LOGICIN26 | 
| TRNTD4 | input | TCELL7:IMUX.LOGICIN7 | 
| TRNTD5 | input | TCELL6:IMUX.LOGICIN7 | 
| TRNTD6 | input | TCELL5:IMUX.LOGICIN7 | 
| TRNTD7 | input | TCELL4:IMUX.LOGICIN7 | 
| TRNTD8 | input | TCELL7:IMUX.LOGICIN4 | 
| TRNTD9 | input | TCELL6:IMUX.LOGICIN4 | 
| TRNTDSTRDYN | output | TCELL2:OUT18.TMIN | 
| TRNTEOFN | input | TCELL6:IMUX.LOGICIN12 | 
| TRNTERRDROPN | output | TCELL1:OUT18.TMIN | 
| TRNTERRFWDN | input | TCELL5:IMUX.LOGICIN12 | 
| TRNTSOFN | input | TCELL7:IMUX.LOGICIN12 | 
| TRNTSRCDSCN | input | TCELL7:IMUX.LOGICIN24 | 
| TRNTSRCRDYN | input | TCELL4:IMUX.LOGICIN12 | 
| TRNTSTRN | input | TCELL6:IMUX.LOGICIN24 | 
| USERCLK | input | TCELL10:IMUX.CLK0 | 
| USERRSTN | output | TCELL10:OUT18.TMIN | 
Bel wires
| Wire | Pins | 
|---|---|
| TCELL0:IMUX.LOGICIN1 | PCIE.CFGERRURN | 
| TCELL0:IMUX.LOGICIN2 | PCIE.CFGREVID3 | 
| TCELL0:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID7 | 
| TCELL0:IMUX.LOGICIN12 | PCIE.CFGDWADDR3 | 
| TCELL0:IMUX.LOGICIN19 | PCIE.CFGREVID7 | 
| TCELL0:IMUX.LOGICIN23 | PCIE.CFGINTERRUPTDI3 | 
| TCELL0:IMUX.LOGICIN24 | PCIE.CFGDWADDR7 | 
| TCELL0:IMUX.LOGICIN25 | PCIE.CFGINTERRUPTDI7 | 
| TCELL0:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID15 | 
| TCELL0:IMUX.LOGICIN48 | PCIE.CFGERRCPLTIMEOUTN | 
| TCELL0:OUT0.TMIN | PCIE.CFGBUSNUMBER3 | 
| TCELL0:OUT1.TMIN | PCIE.MIMRXWDATA15 | 
| TCELL0:OUT2.TMIN | PCIE.CFGDEVICENUMBER3 | 
| TCELL0:OUT3.TMIN | PCIE.CFGINTERRUPTDO3 | 
| TCELL0:OUT4.TMIN | PCIE.TRNTBUFAV5 | 
| TCELL0:OUT8.TMIN | PCIE.MIMRXWDATA31 | 
| TCELL0:OUT14.TMIN | PCIE.CFGBUSNUMBER7 | 
| TCELL0:OUT17.TMIN | PCIE.CFGINTERRUPTDO7 | 
| TCELL0:OUT18.TMIN | PCIE.TRNTCFGREQN | 
| TCELL0:OUT19.TMIN | PCIE.DBGREGDETECTEDNONFATAL | 
| TCELL0:OUT20.TMIN | PCIE.MIMRXWDATA23 | 
| TCELL0:OUT22.TMIN | PCIE.MIMRXWDATA7 | 
| TCELL1:IMUX.LOGICIN1 | PCIE.CFGERRCORN | 
| TCELL1:IMUX.LOGICIN2 | PCIE.CFGREVID2 | 
| TCELL1:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID6 | 
| TCELL1:IMUX.LOGICIN12 | PCIE.CFGDWADDR2 | 
| TCELL1:IMUX.LOGICIN19 | PCIE.CFGREVID6 | 
| TCELL1:IMUX.LOGICIN23 | PCIE.CFGINTERRUPTDI2 | 
| TCELL1:IMUX.LOGICIN24 | PCIE.CFGDWADDR6 | 
| TCELL1:IMUX.LOGICIN25 | PCIE.CFGINTERRUPTDI6 | 
| TCELL1:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID14 | 
| TCELL1:IMUX.LOGICIN48 | PCIE.CFGERRECRCN | 
| TCELL1:OUT0.TMIN | PCIE.CFGBUSNUMBER2 | 
| TCELL1:OUT1.TMIN | PCIE.MIMRXWDATA14 | 
| TCELL1:OUT2.TMIN | PCIE.CFGDEVICENUMBER2 | 
| TCELL1:OUT3.TMIN | PCIE.CFGINTERRUPTDO2 | 
| TCELL1:OUT4.TMIN | PCIE.TRNTBUFAV4 | 
| TCELL1:OUT8.TMIN | PCIE.MIMRXWDATA30 | 
| TCELL1:OUT14.TMIN | PCIE.CFGBUSNUMBER6 | 
| TCELL1:OUT17.TMIN | PCIE.CFGINTERRUPTDO6 | 
| TCELL1:OUT18.TMIN | PCIE.TRNTERRDROPN | 
| TCELL1:OUT19.TMIN | PCIE.DBGREGDETECTEDUNSUPPORTED | 
| TCELL1:OUT20.TMIN | PCIE.MIMRXWDATA22 | 
| TCELL1:OUT22.TMIN | PCIE.MIMRXWDATA6 | 
| TCELL1:OUT23.TMIN | PCIE.DBGDLPROTOCOLSTATUS | 
| TCELL2:IMUX.LOGICIN1 | PCIE.CFGERRPOSTEDN | 
| TCELL2:IMUX.LOGICIN2 | PCIE.CFGREVID1 | 
| TCELL2:IMUX.LOGICIN4 | PCIE.CFGINTERRUPTN | 
| TCELL2:IMUX.LOGICIN5 | PCIE.CFGDWADDR9 | 
| TCELL2:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID5 | 
| TCELL2:IMUX.LOGICIN12 | PCIE.CFGDWADDR1 | 
| TCELL2:IMUX.LOGICIN19 | PCIE.CFGREVID5 | 
| TCELL2:IMUX.LOGICIN23 | PCIE.CFGINTERRUPTDI1 | 
| TCELL2:IMUX.LOGICIN24 | PCIE.CFGDWADDR5 | 
| TCELL2:IMUX.LOGICIN25 | PCIE.CFGINTERRUPTDI5 | 
| TCELL2:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID13 | 
| TCELL2:IMUX.LOGICIN48 | PCIE.CFGTURNOFFOKN | 
| TCELL2:OUT0.TMIN | PCIE.CFGBUSNUMBER1 | 
| TCELL2:OUT1.TMIN | PCIE.MIMRXWDATA13 | 
| TCELL2:OUT2.TMIN | PCIE.CFGDEVICENUMBER1 | 
| TCELL2:OUT3.TMIN | PCIE.CFGINTERRUPTDO1 | 
| TCELL2:OUT4.TMIN | PCIE.TRNTBUFAV3 | 
| TCELL2:OUT8.TMIN | PCIE.MIMRXWDATA29 | 
| TCELL2:OUT14.TMIN | PCIE.CFGBUSNUMBER5 | 
| TCELL2:OUT17.TMIN | PCIE.CFGINTERRUPTDO5 | 
| TCELL2:OUT18.TMIN | PCIE.TRNTDSTRDYN | 
| TCELL2:OUT19.TMIN | PCIE.DBGREGDETECTEDCORRECTABLE | 
| TCELL2:OUT20.TMIN | PCIE.MIMRXWDATA21 | 
| TCELL2:OUT22.TMIN | PCIE.MIMRXWDATA5 | 
| TCELL2:OUT23.TMIN | PCIE.DBGPOISTLPSTATUS | 
| TCELL3:IMUX.LOGICIN1 | PCIE.CFGERRCPLABORTN | 
| TCELL3:IMUX.LOGICIN2 | PCIE.CFGREVID0 | 
| TCELL3:IMUX.LOGICIN4 | PCIE.CFGRDENN | 
| TCELL3:IMUX.LOGICIN5 | PCIE.CFGDWADDR8 | 
| TCELL3:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID4 | 
| TCELL3:IMUX.LOGICIN12 | PCIE.CFGDWADDR0 | 
| TCELL3:IMUX.LOGICIN19 | PCIE.CFGREVID4 | 
| TCELL3:IMUX.LOGICIN23 | PCIE.CFGINTERRUPTDI0 | 
| TCELL3:IMUX.LOGICIN24 | PCIE.CFGDWADDR4 | 
| TCELL3:IMUX.LOGICIN25 | PCIE.CFGINTERRUPTDI4 | 
| TCELL3:IMUX.LOGICIN26 | PCIE.CFGERRLOCKEDN | 
| TCELL3:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID12 | 
| TCELL3:IMUX.LOGICIN48 | PCIE.CFGINTERRUPTASSERTN | 
| TCELL3:OUT0.TMIN | PCIE.CFGBUSNUMBER0 | 
| TCELL3:OUT1.TMIN | PCIE.MIMRXWDATA12 | 
| TCELL3:OUT2.TMIN | PCIE.CFGDEVICENUMBER0 | 
| TCELL3:OUT3.TMIN | PCIE.CFGINTERRUPTDO0 | 
| TCELL3:OUT4.TMIN | PCIE.TRNTBUFAV2 | 
| TCELL3:OUT8.TMIN | PCIE.MIMRXWDATA28 | 
| TCELL3:OUT14.TMIN | PCIE.CFGBUSNUMBER4 | 
| TCELL3:OUT17.TMIN | PCIE.CFGINTERRUPTDO4 | 
| TCELL3:OUT18.TMIN | PCIE.TRNLNKUPN | 
| TCELL3:OUT19.TMIN | PCIE.CFGDEVICENUMBER4 | 
| TCELL3:OUT20.TMIN | PCIE.MIMRXWDATA20 | 
| TCELL3:OUT22.TMIN | PCIE.MIMRXWDATA4 | 
| TCELL3:OUT23.TMIN | PCIE.DBGFCPROTOCOLERRSTATUS | 
| TCELL4:IMUX.LOGICIN1 | PCIE.TRNTD27 | 
| TCELL4:IMUX.LOGICIN4 | PCIE.TRNTD11 | 
| TCELL4:IMUX.LOGICIN5 | PCIE.TRNTD3 | 
| TCELL4:IMUX.LOGICIN7 | PCIE.TRNTD7 | 
| TCELL4:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID3 | 
| TCELL4:IMUX.LOGICIN12 | PCIE.TRNTSRCRDYN | 
| TCELL4:IMUX.LOGICIN23 | PCIE.TRNTD15 | 
| TCELL4:IMUX.LOGICIN25 | PCIE.TRNTD19 | 
| TCELL4:IMUX.LOGICIN26 | PCIE.TRNTD31 | 
| TCELL4:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID11 | 
| TCELL4:IMUX.LOGICIN48 | PCIE.TRNTD23 | 
| TCELL4:OUT0.TMIN | PCIE.MIMRXWADDR3 | 
| TCELL4:OUT1.TMIN | PCIE.MIMRXWDATA11 | 
| TCELL4:OUT2.TMIN | PCIE.MIMRXWADDR11 | 
| TCELL4:OUT3.TMIN | PCIE.MIMRXRADDR7 | 
| TCELL4:OUT4.TMIN | PCIE.TRNTBUFAV1 | 
| TCELL4:OUT8.TMIN | PCIE.MIMRXWDATA27 | 
| TCELL4:OUT14.TMIN | PCIE.MIMRXWADDR7 | 
| TCELL4:OUT17.TMIN | PCIE.MIMRXRADDR11 | 
| TCELL4:OUT19.TMIN | PCIE.MIMRXRADDR3 | 
| TCELL4:OUT20.TMIN | PCIE.MIMRXWDATA19 | 
| TCELL4:OUT22.TMIN | PCIE.MIMRXWDATA3 | 
| TCELL4:OUT23.TMIN | PCIE.DBGRCVROVERFLOWSTATUS | 
| TCELL5:IMUX.LOGICIN1 | PCIE.TRNTD26 | 
| TCELL5:IMUX.LOGICIN4 | PCIE.TRNTD10 | 
| TCELL5:IMUX.LOGICIN5 | PCIE.TRNTD2 | 
| TCELL5:IMUX.LOGICIN7 | PCIE.TRNTD6 | 
| TCELL5:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID2 | 
| TCELL5:IMUX.LOGICIN12 | PCIE.TRNTERRFWDN | 
| TCELL5:IMUX.LOGICIN23 | PCIE.TRNTD14 | 
| TCELL5:IMUX.LOGICIN24 | PCIE.TRNTCFGGNTN | 
| TCELL5:IMUX.LOGICIN25 | PCIE.TRNTD18 | 
| TCELL5:IMUX.LOGICIN26 | PCIE.TRNTD30 | 
| TCELL5:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID10 | 
| TCELL5:IMUX.LOGICIN48 | PCIE.TRNTD22 | 
| TCELL5:IMUX.LOGICIN58 | PCIE.TRNFCSEL2 | 
| TCELL5:OUT0.TMIN | PCIE.MIMRXWADDR2 | 
| TCELL5:OUT1.TMIN | PCIE.MIMRXWDATA10 | 
| TCELL5:OUT2.TMIN | PCIE.MIMRXWADDR10 | 
| TCELL5:OUT3.TMIN | PCIE.MIMRXRADDR6 | 
| TCELL5:OUT4.TMIN | PCIE.TRNTBUFAV0 | 
| TCELL5:OUT8.TMIN | PCIE.MIMRXWDATA26 | 
| TCELL5:OUT14.TMIN | PCIE.MIMRXWADDR6 | 
| TCELL5:OUT17.TMIN | PCIE.MIMRXRADDR10 | 
| TCELL5:OUT18.TMIN | PCIE.MIMRXWDATA34 | 
| TCELL5:OUT19.TMIN | PCIE.MIMRXRADDR2 | 
| TCELL5:OUT20.TMIN | PCIE.MIMRXWDATA18 | 
| TCELL5:OUT22.TMIN | PCIE.MIMRXWDATA2 | 
| TCELL6:IMUX.LOGICIN1 | PCIE.TRNTD25 | 
| TCELL6:IMUX.LOGICIN3 | PCIE.TRNRNPOKN | 
| TCELL6:IMUX.LOGICIN4 | PCIE.TRNTD9 | 
| TCELL6:IMUX.LOGICIN5 | PCIE.TRNTD1 | 
| TCELL6:IMUX.LOGICIN7 | PCIE.TRNTD5 | 
| TCELL6:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID1 | 
| TCELL6:IMUX.LOGICIN12 | PCIE.TRNTEOFN | 
| TCELL6:IMUX.LOGICIN23 | PCIE.TRNTD13 | 
| TCELL6:IMUX.LOGICIN24 | PCIE.TRNTSTRN | 
| TCELL6:IMUX.LOGICIN25 | PCIE.TRNTD17 | 
| TCELL6:IMUX.LOGICIN26 | PCIE.TRNTD29 | 
| TCELL6:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID9 | 
| TCELL6:IMUX.LOGICIN48 | PCIE.TRNTD21 | 
| TCELL6:IMUX.LOGICIN58 | PCIE.TRNFCSEL1 | 
| TCELL6:OUT0.TMIN | PCIE.MIMRXWADDR1 | 
| TCELL6:OUT1.TMIN | PCIE.MIMRXWDATA9 | 
| TCELL6:OUT2.TMIN | PCIE.MIMRXWADDR9 | 
| TCELL6:OUT3.TMIN | PCIE.MIMRXRADDR5 | 
| TCELL6:OUT5.TMIN | PCIE.MIMRXREN | 
| TCELL6:OUT8.TMIN | PCIE.MIMRXWDATA25 | 
| TCELL6:OUT14.TMIN | PCIE.MIMRXWADDR5 | 
| TCELL6:OUT17.TMIN | PCIE.MIMRXRADDR9 | 
| TCELL6:OUT18.TMIN | PCIE.MIMRXWDATA33 | 
| TCELL6:OUT19.TMIN | PCIE.MIMRXRADDR1 | 
| TCELL6:OUT20.TMIN | PCIE.MIMRXWDATA17 | 
| TCELL6:OUT22.TMIN | PCIE.MIMRXWDATA1 | 
| TCELL7:IMUX.LOGICIN1 | PCIE.TRNTD24 | 
| TCELL7:IMUX.LOGICIN3 | PCIE.TRNRDSTRDYN | 
| TCELL7:IMUX.LOGICIN4 | PCIE.TRNTD8 | 
| TCELL7:IMUX.LOGICIN5 | PCIE.TRNTD0 | 
| TCELL7:IMUX.LOGICIN7 | PCIE.TRNTD4 | 
| TCELL7:IMUX.LOGICIN9 | PCIE.CFGSUBSYSVENID0 | 
| TCELL7:IMUX.LOGICIN12 | PCIE.TRNTSOFN | 
| TCELL7:IMUX.LOGICIN23 | PCIE.TRNTD12 | 
| TCELL7:IMUX.LOGICIN24 | PCIE.TRNTSRCDSCN | 
| TCELL7:IMUX.LOGICIN25 | PCIE.TRNTD16 | 
| TCELL7:IMUX.LOGICIN26 | PCIE.TRNTD28 | 
| TCELL7:IMUX.LOGICIN27 | PCIE.CFGSUBSYSVENID8 | 
| TCELL7:IMUX.LOGICIN48 | PCIE.TRNTD20 | 
| TCELL7:IMUX.LOGICIN58 | PCIE.TRNFCSEL0 | 
| TCELL7:OUT0.TMIN | PCIE.MIMRXWADDR0 | 
| TCELL7:OUT1.TMIN | PCIE.MIMRXWDATA8 | 
| TCELL7:OUT2.TMIN | PCIE.MIMRXWADDR8 | 
| TCELL7:OUT3.TMIN | PCIE.MIMRXRADDR4 | 
| TCELL7:OUT4.TMIN | PCIE.SCANOUT4 | 
| TCELL7:OUT5.TMIN | PCIE.MIMRXWEN | 
| TCELL7:OUT8.TMIN | PCIE.MIMRXWDATA24 | 
| TCELL7:OUT14.TMIN | PCIE.MIMRXWADDR4 | 
| TCELL7:OUT17.TMIN | PCIE.MIMRXRADDR8 | 
| TCELL7:OUT18.TMIN | PCIE.MIMRXWDATA32 | 
| TCELL7:OUT19.TMIN | PCIE.MIMRXRADDR0 | 
| TCELL7:OUT20.TMIN | PCIE.MIMRXWDATA16 | 
| TCELL7:OUT22.TMIN | PCIE.MIMRXWDATA0 | 
| TCELL8:IMUX.LOGICIN8 | PCIE.MIMRXRDATA15 | 
| TCELL8:IMUX.LOGICIN9 | PCIE.MIMRXRDATA23 | 
| TCELL8:IMUX.LOGICIN10 | PCIE.MIMTXRDATA23 | 
| TCELL8:IMUX.LOGICIN20 | PCIE.MIMTXRDATA15 | 
| TCELL8:IMUX.LOGICIN23 | PCIE.SCANIN0 | 
| TCELL8:IMUX.LOGICIN25 | PCIE.MIMTXRDATA7 | 
| TCELL8:IMUX.LOGICIN27 | PCIE.MIMRXRDATA31 | 
| TCELL8:IMUX.LOGICIN28 | PCIE.SCANRESETMASK | 
| TCELL8:IMUX.LOGICIN29 | PCIE.MIMTXRDATA35 | 
| TCELL8:IMUX.LOGICIN32 | PCIE.MIMTXRDATA31 | 
| TCELL8:IMUX.LOGICIN42 | PCIE.CLOCKLOCKED | 
| TCELL8:IMUX.LOGICIN44 | PCIE.SYSRESETN | 
| TCELL8:IMUX.LOGICIN58 | PCIE.MIMRXRDATA7 | 
| TCELL8:OUT0.TMIN | PCIE.MIMTXWADDR3 | 
| TCELL8:OUT1.TMIN | PCIE.MIMTXWDATA15 | 
| TCELL8:OUT2.TMIN | PCIE.MIMTXWADDR11 | 
| TCELL8:OUT3.TMIN | PCIE.MIMTXRADDR7 | 
| TCELL8:OUT4.TMIN | PCIE.SCANOUT3 | 
| TCELL8:OUT8.TMIN | PCIE.MIMTXWDATA31 | 
| TCELL8:OUT14.TMIN | PCIE.MIMTXWADDR7 | 
| TCELL8:OUT17.TMIN | PCIE.MIMTXRADDR11 | 
| TCELL8:OUT19.TMIN | PCIE.MIMTXRADDR3 | 
| TCELL8:OUT20.TMIN | PCIE.MIMTXWDATA23 | 
| TCELL8:OUT22.TMIN | PCIE.MIMTXWDATA7 | 
| TCELL9:IMUX.LOGICIN4 | PCIE.SCANEN | 
| TCELL9:IMUX.LOGICIN8 | PCIE.MIMRXRDATA14 | 
| TCELL9:IMUX.LOGICIN9 | PCIE.MIMRXRDATA22 | 
| TCELL9:IMUX.LOGICIN10 | PCIE.MIMTXRDATA22 | 
| TCELL9:IMUX.LOGICIN20 | PCIE.MIMTXRDATA14 | 
| TCELL9:IMUX.LOGICIN23 | PCIE.SCANIN1 | 
| TCELL9:IMUX.LOGICIN25 | PCIE.MIMTXRDATA6 | 
| TCELL9:IMUX.LOGICIN27 | PCIE.MIMRXRDATA30 | 
| TCELL9:IMUX.LOGICIN28 | PCIE.MIMRXRDATA34 | 
| TCELL9:IMUX.LOGICIN29 | PCIE.MIMTXRDATA34 | 
| TCELL9:IMUX.LOGICIN32 | PCIE.MIMTXRDATA30 | 
| TCELL9:IMUX.LOGICIN58 | PCIE.MIMRXRDATA6 | 
| TCELL9:OUT0.TMIN | PCIE.MIMTXWADDR2 | 
| TCELL9:OUT1.TMIN | PCIE.MIMTXWDATA14 | 
| TCELL9:OUT2.TMIN | PCIE.MIMTXWADDR10 | 
| TCELL9:OUT3.TMIN | PCIE.MIMTXRADDR6 | 
| TCELL9:OUT4.TMIN | PCIE.SCANOUT2 | 
| TCELL9:OUT8.TMIN | PCIE.MIMTXWDATA30 | 
| TCELL9:OUT14.TMIN | PCIE.MIMTXWADDR6 | 
| TCELL9:OUT17.TMIN | PCIE.MIMTXRADDR10 | 
| TCELL9:OUT18.TMIN | PCIE.RECEIVEDHOTRESET | 
| TCELL9:OUT19.TMIN | PCIE.MIMTXRADDR2 | 
| TCELL9:OUT20.TMIN | PCIE.MIMTXWDATA22 | 
| TCELL9:OUT22.TMIN | PCIE.MIMTXWDATA6 | 
| TCELL10:IMUX.CLK0 | PCIE.USERCLK | 
| TCELL10:IMUX.LOGICIN8 | PCIE.MIMRXRDATA13 | 
| TCELL10:IMUX.LOGICIN9 | PCIE.MIMRXRDATA21 | 
| TCELL10:IMUX.LOGICIN10 | PCIE.MIMTXRDATA21 | 
| TCELL10:IMUX.LOGICIN20 | PCIE.MIMTXRDATA13 | 
| TCELL10:IMUX.LOGICIN23 | PCIE.SCANIN2 | 
| TCELL10:IMUX.LOGICIN25 | PCIE.MIMTXRDATA5 | 
| TCELL10:IMUX.LOGICIN27 | PCIE.MIMRXRDATA29 | 
| TCELL10:IMUX.LOGICIN28 | PCIE.MIMRXRDATA33 | 
| TCELL10:IMUX.LOGICIN29 | PCIE.MIMTXRDATA33 | 
| TCELL10:IMUX.LOGICIN32 | PCIE.MIMTXRDATA29 | 
| TCELL10:IMUX.LOGICIN58 | PCIE.MIMRXRDATA5 | 
| TCELL10:OUT0.TMIN | PCIE.MIMTXWADDR1 | 
| TCELL10:OUT1.TMIN | PCIE.MIMTXWDATA13 | 
| TCELL10:OUT2.TMIN | PCIE.MIMTXWADDR9 | 
| TCELL10:OUT3.TMIN | PCIE.MIMTXRADDR5 | 
| TCELL10:OUT4.TMIN | PCIE.SCANOUT1 | 
| TCELL10:OUT5.TMIN | PCIE.MIMTXREN | 
| TCELL10:OUT8.TMIN | PCIE.MIMTXWDATA29 | 
| TCELL10:OUT14.TMIN | PCIE.MIMTXWADDR5 | 
| TCELL10:OUT17.TMIN | PCIE.MIMTXRADDR9 | 
| TCELL10:OUT18.TMIN | PCIE.USERRSTN | 
| TCELL10:OUT19.TMIN | PCIE.MIMTXRADDR1 | 
| TCELL10:OUT20.TMIN | PCIE.MIMTXWDATA21 | 
| TCELL10:OUT22.TMIN | PCIE.MIMTXWDATA5 | 
| TCELL11:IMUX.LOGICIN8 | PCIE.MIMRXRDATA12 | 
| TCELL11:IMUX.LOGICIN9 | PCIE.MIMRXRDATA20 | 
| TCELL11:IMUX.LOGICIN10 | PCIE.MIMTXRDATA20 | 
| TCELL11:IMUX.LOGICIN20 | PCIE.MIMTXRDATA12 | 
| TCELL11:IMUX.LOGICIN23 | PCIE.SCANIN3 | 
| TCELL11:IMUX.LOGICIN25 | PCIE.MIMTXRDATA4 | 
| TCELL11:IMUX.LOGICIN27 | PCIE.MIMRXRDATA28 | 
| TCELL11:IMUX.LOGICIN28 | PCIE.MIMRXRDATA32 | 
| TCELL11:IMUX.LOGICIN29 | PCIE.MIMTXRDATA32 | 
| TCELL11:IMUX.LOGICIN32 | PCIE.MIMTXRDATA28 | 
| TCELL11:IMUX.LOGICIN58 | PCIE.MIMRXRDATA4 | 
| TCELL11:OUT0.TMIN | PCIE.MIMTXWADDR0 | 
| TCELL11:OUT1.TMIN | PCIE.MIMTXWDATA12 | 
| TCELL11:OUT2.TMIN | PCIE.MIMTXWADDR8 | 
| TCELL11:OUT3.TMIN | PCIE.MIMTXRADDR4 | 
| TCELL11:OUT4.TMIN | PCIE.SCANOUT0 | 
| TCELL11:OUT5.TMIN | PCIE.MIMTXWEN | 
| TCELL11:OUT8.TMIN | PCIE.MIMTXWDATA28 | 
| TCELL11:OUT14.TMIN | PCIE.MIMTXWADDR4 | 
| TCELL11:OUT17.TMIN | PCIE.MIMTXRADDR8 | 
| TCELL11:OUT19.TMIN | PCIE.MIMTXRADDR0 | 
| TCELL11:OUT20.TMIN | PCIE.MIMTXWDATA20 | 
| TCELL11:OUT22.TMIN | PCIE.MIMTXWDATA4 | 
| TCELL12:IMUX.LOGICIN8 | PCIE.MIMRXRDATA11 | 
| TCELL12:IMUX.LOGICIN9 | PCIE.MIMRXRDATA19 | 
| TCELL12:IMUX.LOGICIN10 | PCIE.MIMTXRDATA19 | 
| TCELL12:IMUX.LOGICIN16 | PCIE.PIPERXDATAA4 | 
| TCELL12:IMUX.LOGICIN20 | PCIE.PIPERXDATAA12 | 
| TCELL12:IMUX.LOGICIN23 | PCIE.SCANIN4 | 
| TCELL12:IMUX.LOGICIN25 | PCIE.MIMTXRDATA3 | 
| TCELL12:IMUX.LOGICIN27 | PCIE.MIMRXRDATA27 | 
| TCELL12:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSA0 | 
| TCELL12:IMUX.LOGICIN30 | PCIE.PIPERXDATAA8 | 
| TCELL12:IMUX.LOGICIN32 | PCIE.MIMTXRDATA27 | 
| TCELL12:IMUX.LOGICIN34 | PCIE.PIPERXDATAA0 | 
| TCELL12:IMUX.LOGICIN54 | PCIE.MIMTXRDATA11 | 
| TCELL12:IMUX.LOGICIN58 | PCIE.MIMRXRDATA3 | 
| TCELL12:OUT0.TMIN | PCIE.PIPETXDATAA0 | 
| TCELL12:OUT1.TMIN | PCIE.MIMTXWDATA11 | 
| TCELL12:OUT2.TMIN | PCIE.PIPETXDATAA4 | 
| TCELL12:OUT3.TMIN | PCIE.PIPETXDATAA8 | 
| TCELL12:OUT5.TMIN | PCIE.PIPETXDATAA12 | 
| TCELL12:OUT8.TMIN | PCIE.MIMTXWDATA27 | 
| TCELL12:OUT10.TMIN | PCIE.PIPERXPOLARITYA | 
| TCELL12:OUT12.TMIN | PCIE.PIPETXRCVRDETA | 
| TCELL12:OUT17.TMIN | PCIE.PIPEGTPOWERDOWNA0 | 
| TCELL12:OUT18.TMIN | PCIE.MIMTXWDATA35 | 
| TCELL12:OUT20.TMIN | PCIE.MIMTXWDATA19 | 
| TCELL12:OUT21.TMIN | PCIE.PIPERXRESETA | 
| TCELL12:OUT22.TMIN | PCIE.MIMTXWDATA3 | 
| TCELL13:IMUX.CLK0 | PCIE.MGTCLK | 
| TCELL13:IMUX.LOGICIN8 | PCIE.MIMRXRDATA10 | 
| TCELL13:IMUX.LOGICIN9 | PCIE.MIMRXRDATA18 | 
| TCELL13:IMUX.LOGICIN10 | PCIE.MIMTXRDATA18 | 
| TCELL13:IMUX.LOGICIN16 | PCIE.PIPERXDATAA5 | 
| TCELL13:IMUX.LOGICIN20 | PCIE.PIPERXDATAA13 | 
| TCELL13:IMUX.LOGICIN25 | PCIE.MIMTXRDATA2 | 
| TCELL13:IMUX.LOGICIN27 | PCIE.MIMRXRDATA26 | 
| TCELL13:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSA1 | 
| TCELL13:IMUX.LOGICIN30 | PCIE.PIPERXDATAA9 | 
| TCELL13:IMUX.LOGICIN32 | PCIE.MIMTXRDATA26 | 
| TCELL13:IMUX.LOGICIN34 | PCIE.PIPERXDATAA1 | 
| TCELL13:IMUX.LOGICIN54 | PCIE.MIMTXRDATA10 | 
| TCELL13:IMUX.LOGICIN58 | PCIE.MIMRXRDATA2 | 
| TCELL13:OUT0.TMIN | PCIE.PIPETXDATAA1 | 
| TCELL13:OUT1.TMIN | PCIE.MIMTXWDATA10 | 
| TCELL13:OUT2.TMIN | PCIE.PIPETXDATAA5 | 
| TCELL13:OUT3.TMIN | PCIE.PIPETXDATAA9 | 
| TCELL13:OUT5.TMIN | PCIE.PIPETXDATAA13 | 
| TCELL13:OUT8.TMIN | PCIE.MIMTXWDATA26 | 
| TCELL13:OUT17.TMIN | PCIE.PIPEGTPOWERDOWNA1 | 
| TCELL13:OUT18.TMIN | PCIE.MIMTXWDATA34 | 
| TCELL13:OUT20.TMIN | PCIE.MIMTXWDATA18 | 
| TCELL13:OUT22.TMIN | PCIE.MIMTXWDATA2 | 
| TCELL14:IMUX.LOGICIN8 | PCIE.MIMRXRDATA9 | 
| TCELL14:IMUX.LOGICIN9 | PCIE.MIMRXRDATA17 | 
| TCELL14:IMUX.LOGICIN10 | PCIE.MIMTXRDATA17 | 
| TCELL14:IMUX.LOGICIN16 | PCIE.PIPERXDATAA6 | 
| TCELL14:IMUX.LOGICIN20 | PCIE.PIPERXDATAA14 | 
| TCELL14:IMUX.LOGICIN25 | PCIE.MIMTXRDATA1 | 
| TCELL14:IMUX.LOGICIN26 | PCIE.PIPERXCHARISKA0 | 
| TCELL14:IMUX.LOGICIN27 | PCIE.MIMRXRDATA25 | 
| TCELL14:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSA2 | 
| TCELL14:IMUX.LOGICIN30 | PCIE.PIPERXDATAA10 | 
| TCELL14:IMUX.LOGICIN32 | PCIE.MIMTXRDATA25 | 
| TCELL14:IMUX.LOGICIN34 | PCIE.PIPERXDATAA2 | 
| TCELL14:IMUX.LOGICIN54 | PCIE.MIMTXRDATA9 | 
| TCELL14:IMUX.LOGICIN58 | PCIE.MIMRXRDATA1 | 
| TCELL14:OUT0.TMIN | PCIE.PIPETXDATAA2 | 
| TCELL14:OUT1.TMIN | PCIE.MIMTXWDATA9 | 
| TCELL14:OUT2.TMIN | PCIE.PIPETXDATAA6 | 
| TCELL14:OUT3.TMIN | PCIE.PIPETXDATAA10 | 
| TCELL14:OUT5.TMIN | PCIE.PIPETXDATAA14 | 
| TCELL14:OUT6.TMIN | PCIE.PIPETXCHARISKA0 | 
| TCELL14:OUT8.TMIN | PCIE.MIMTXWDATA25 | 
| TCELL14:OUT15.TMIN | PCIE.PIPETXCHARDISPVALA0 | 
| TCELL14:OUT17.TMIN | PCIE.PIPETXCHARDISPMODEA0 | 
| TCELL14:OUT18.TMIN | PCIE.MIMTXWDATA33 | 
| TCELL14:OUT20.TMIN | PCIE.MIMTXWDATA17 | 
| TCELL14:OUT22.TMIN | PCIE.MIMTXWDATA1 | 
| TCELL15:IMUX.LOGICIN3 | PCIE.PIPERXENTERELECIDLEA | 
| TCELL15:IMUX.LOGICIN8 | PCIE.MIMRXRDATA8 | 
| TCELL15:IMUX.LOGICIN9 | PCIE.MIMRXRDATA16 | 
| TCELL15:IMUX.LOGICIN10 | PCIE.MIMTXRDATA16 | 
| TCELL15:IMUX.LOGICIN14 | PCIE.PIPEGTRESETDONEA | 
| TCELL15:IMUX.LOGICIN16 | PCIE.PIPERXDATAA7 | 
| TCELL15:IMUX.LOGICIN19 | PCIE.PIPEPHYSTATUSA | 
| TCELL15:IMUX.LOGICIN20 | PCIE.PIPERXDATAA15 | 
| TCELL15:IMUX.LOGICIN25 | PCIE.MIMTXRDATA0 | 
| TCELL15:IMUX.LOGICIN26 | PCIE.PIPERXCHARISKA1 | 
| TCELL15:IMUX.LOGICIN27 | PCIE.MIMRXRDATA24 | 
| TCELL15:IMUX.LOGICIN30 | PCIE.PIPERXDATAA11 | 
| TCELL15:IMUX.LOGICIN32 | PCIE.MIMTXRDATA24 | 
| TCELL15:IMUX.LOGICIN34 | PCIE.PIPERXDATAA3 | 
| TCELL15:IMUX.LOGICIN54 | PCIE.MIMTXRDATA8 | 
| TCELL15:IMUX.LOGICIN58 | PCIE.MIMRXRDATA0 | 
| TCELL15:OUT0.TMIN | PCIE.PIPETXDATAA3 | 
| TCELL15:OUT1.TMIN | PCIE.MIMTXWDATA8 | 
| TCELL15:OUT2.TMIN | PCIE.PIPETXDATAA7 | 
| TCELL15:OUT3.TMIN | PCIE.PIPETXDATAA11 | 
| TCELL15:OUT5.TMIN | PCIE.PIPETXDATAA15 | 
| TCELL15:OUT6.TMIN | PCIE.PIPETXCHARISKA1 | 
| TCELL15:OUT8.TMIN | PCIE.MIMTXWDATA24 | 
| TCELL15:OUT12.TMIN | PCIE.PIPEGTTXELECIDLEA | 
| TCELL15:OUT15.TMIN | PCIE.PIPETXCHARDISPVALA1 | 
| TCELL15:OUT17.TMIN | PCIE.PIPETXCHARDISPMODEA1 | 
| TCELL15:OUT18.TMIN | PCIE.MIMTXWDATA32 | 
| TCELL15:OUT20.TMIN | PCIE.MIMTXWDATA16 | 
| TCELL15:OUT22.TMIN | PCIE.MIMTXWDATA0 | 
| TCELL16:IMUX.LOGICIN2 | PCIE.CFGDEVID7 | 
| TCELL16:IMUX.LOGICIN3 | PCIE.CFGVENID7 | 
| TCELL16:IMUX.LOGICIN4 | PCIE.CFGDSN39 | 
| TCELL16:IMUX.LOGICIN5 | PCIE.CFGDSN23 | 
| TCELL16:IMUX.LOGICIN7 | PCIE.CFGDSN31 | 
| TCELL16:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID7 | 
| TCELL16:IMUX.LOGICIN10 | PCIE.CFGDSN63 | 
| TCELL16:IMUX.LOGICIN12 | PCIE.CFGDSN7 | 
| TCELL16:IMUX.LOGICIN19 | PCIE.CFGDEVID15 | 
| TCELL16:IMUX.LOGICIN20 | PCIE.CFGDSN55 | 
| TCELL16:IMUX.LOGICIN23 | PCIE.CFGDSN47 | 
| TCELL16:IMUX.LOGICIN24 | PCIE.CFGDSN15 | 
| TCELL16:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID15 | 
| TCELL16:IMUX.LOGICIN58 | PCIE.CFGVENID15 | 
| TCELL16:OUT1.TMIN | PCIE.CFGDEVCONTROLNONFATALREPORTINGEN | 
| TCELL16:OUT2.TMIN | PCIE.CFGCOMMANDIOENABLE | 
| TCELL16:OUT4.TMIN | PCIE.CFGLINKCONTROLCOMMONCLOCK | 
| TCELL16:OUT5.TMIN | PCIE.CFGDEVSTATUSCORRERRDETECTED | 
| TCELL16:OUT7.TMIN | PCIE.CFGINTERRUPTMMENABLE2 | 
| TCELL16:OUT8.TMIN | PCIE.CFGDEVCONTROLFATALERRREPORTINGEN | 
| TCELL16:OUT11.TMIN | PCIE.CFGPCIELINKSTATEN2 | 
| TCELL16:OUT17.TMIN | PCIE.CFGCOMMANDMEMENABLE | 
| TCELL16:OUT18.TMIN | PCIE.CFGDEVCONTROLAUXPOWEREN | 
| TCELL16:OUT19.TMIN | PCIE.CFGLTSSMSTATE3 | 
| TCELL16:OUT20.TMIN | PCIE.CFGDEVCONTROLMAXREADREQ2 | 
| TCELL16:OUT22.TMIN | PCIE.CFGDEVSTATUSNONFATALERRDETECTED | 
| TCELL16:OUT23.TMIN | PCIE.CFGDEVCONTROLMAXPAYLOAD2 | 
| TCELL17:IMUX.LOGICIN2 | PCIE.CFGDEVID6 | 
| TCELL17:IMUX.LOGICIN3 | PCIE.CFGVENID6 | 
| TCELL17:IMUX.LOGICIN4 | PCIE.CFGDSN38 | 
| TCELL17:IMUX.LOGICIN5 | PCIE.CFGDSN22 | 
| TCELL17:IMUX.LOGICIN7 | PCIE.CFGDSN30 | 
| TCELL17:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID6 | 
| TCELL17:IMUX.LOGICIN10 | PCIE.CFGDSN62 | 
| TCELL17:IMUX.LOGICIN12 | PCIE.CFGDSN6 | 
| TCELL17:IMUX.LOGICIN19 | PCIE.CFGDEVID14 | 
| TCELL17:IMUX.LOGICIN20 | PCIE.CFGDSN54 | 
| TCELL17:IMUX.LOGICIN23 | PCIE.CFGDSN46 | 
| TCELL17:IMUX.LOGICIN24 | PCIE.CFGDSN14 | 
| TCELL17:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID14 | 
| TCELL17:IMUX.LOGICIN58 | PCIE.CFGVENID14 | 
| TCELL17:OUT1.TMIN | PCIE.CFGDEVCONTROLENABLERO | 
| TCELL17:OUT2.TMIN | PCIE.CFGERRCPLRDYN | 
| TCELL17:OUT3.TMIN | PCIE.CFGLINKCONTROLASPMCONTROL1 | 
| TCELL17:OUT5.TMIN | PCIE.CFGCOMMANDINTERRUPTDISABLE | 
| TCELL17:OUT7.TMIN | PCIE.CFGINTERRUPTMMENABLE1 | 
| TCELL17:OUT8.TMIN | PCIE.CFGDEVCONTROLEXTTAGEN | 
| TCELL17:OUT11.TMIN | PCIE.CFGPCIELINKSTATEN1 | 
| TCELL17:OUT17.TMIN | PCIE.CFGFUNCTIONNUMBER2 | 
| TCELL17:OUT18.TMIN | PCIE.CFGDEVCONTROLNOSNOOPEN | 
| TCELL17:OUT19.TMIN | PCIE.CFGLTSSMSTATE2 | 
| TCELL17:OUT20.TMIN | PCIE.CFGDEVCONTROLMAXREADREQ1 | 
| TCELL17:OUT22.TMIN | PCIE.CFGDEVSTATUSFATALERRDETECTED | 
| TCELL17:OUT23.TMIN | PCIE.CFGDEVCONTROLMAXPAYLOAD1 | 
| TCELL18:IMUX.LOGICIN2 | PCIE.CFGDEVID5 | 
| TCELL18:IMUX.LOGICIN3 | PCIE.CFGVENID5 | 
| TCELL18:IMUX.LOGICIN4 | PCIE.CFGDSN37 | 
| TCELL18:IMUX.LOGICIN5 | PCIE.CFGDSN21 | 
| TCELL18:IMUX.LOGICIN7 | PCIE.CFGDSN29 | 
| TCELL18:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID5 | 
| TCELL18:IMUX.LOGICIN10 | PCIE.CFGDSN61 | 
| TCELL18:IMUX.LOGICIN12 | PCIE.CFGDSN5 | 
| TCELL18:IMUX.LOGICIN19 | PCIE.CFGDEVID13 | 
| TCELL18:IMUX.LOGICIN20 | PCIE.CFGDSN53 | 
| TCELL18:IMUX.LOGICIN23 | PCIE.CFGDSN45 | 
| TCELL18:IMUX.LOGICIN24 | PCIE.CFGDSN13 | 
| TCELL18:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID13 | 
| TCELL18:IMUX.LOGICIN58 | PCIE.CFGVENID13 | 
| TCELL18:OUT1.TMIN | PCIE.CFGDEVCONTROLCORRERRREPORTINGEN | 
| TCELL18:OUT2.TMIN | PCIE.CFGTOTURNOFFN | 
| TCELL18:OUT3.TMIN | PCIE.CFGLINKCONTROLASPMCONTROL0 | 
| TCELL18:OUT4.TMIN | PCIE.CFGLINKCONTROLEXTENDEDSYNC | 
| TCELL18:OUT5.TMIN | PCIE.CFGCOMMANDBUSMASTERENABLE | 
| TCELL18:OUT7.TMIN | PCIE.CFGINTERRUPTMMENABLE0 | 
| TCELL18:OUT8.TMIN | PCIE.CFGDEVCONTROLURERRREPORTINGEN | 
| TCELL18:OUT11.TMIN | PCIE.CFGPCIELINKSTATEN0 | 
| TCELL18:OUT17.TMIN | PCIE.CFGFUNCTIONNUMBER1 | 
| TCELL18:OUT18.TMIN | PCIE.CFGDEVCONTROLPHANTOMEN | 
| TCELL18:OUT19.TMIN | PCIE.CFGLTSSMSTATE1 | 
| TCELL18:OUT20.TMIN | PCIE.CFGDEVCONTROLMAXREADREQ0 | 
| TCELL18:OUT22.TMIN | PCIE.CFGDEVSTATUSURDETECTED | 
| TCELL18:OUT23.TMIN | PCIE.CFGDEVCONTROLMAXPAYLOAD0 | 
| TCELL19:IMUX.LOGICIN2 | PCIE.CFGDEVID4 | 
| TCELL19:IMUX.LOGICIN3 | PCIE.CFGVENID4 | 
| TCELL19:IMUX.LOGICIN4 | PCIE.CFGDSN36 | 
| TCELL19:IMUX.LOGICIN5 | PCIE.CFGDSN20 | 
| TCELL19:IMUX.LOGICIN7 | PCIE.CFGDSN28 | 
| TCELL19:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID4 | 
| TCELL19:IMUX.LOGICIN10 | PCIE.CFGDSN60 | 
| TCELL19:IMUX.LOGICIN12 | PCIE.CFGDSN4 | 
| TCELL19:IMUX.LOGICIN19 | PCIE.CFGDEVID12 | 
| TCELL19:IMUX.LOGICIN20 | PCIE.CFGDSN52 | 
| TCELL19:IMUX.LOGICIN23 | PCIE.CFGDSN44 | 
| TCELL19:IMUX.LOGICIN24 | PCIE.CFGDSN12 | 
| TCELL19:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID12 | 
| TCELL19:IMUX.LOGICIN58 | PCIE.CFGVENID12 | 
| TCELL19:OUT2.TMIN | PCIE.CFGINTERRUPTMSIENABLE | 
| TCELL19:OUT3.TMIN | PCIE.CFGLTSSMSTATE4 | 
| TCELL19:OUT4.TMIN | PCIE.CFGDO30 | 
| TCELL19:OUT5.TMIN | PCIE.CFGCOMMANDSERREN | 
| TCELL19:OUT7.TMIN | PCIE.CFGINTERRUPTRDYN | 
| TCELL19:OUT8.TMIN | PCIE.CFGDO28 | 
| TCELL19:OUT11.TMIN | PCIE.CFGRDWRDONEN | 
| TCELL19:OUT17.TMIN | PCIE.CFGFUNCTIONNUMBER0 | 
| TCELL19:OUT18.TMIN | PCIE.CFGDO29 | 
| TCELL19:OUT19.TMIN | PCIE.CFGLTSSMSTATE0 | 
| TCELL19:OUT22.TMIN | PCIE.CFGLINKCONTOLRCB | 
| TCELL19:OUT23.TMIN | PCIE.CFGDO31 | 
| TCELL20:IMUX.LOGICIN2 | PCIE.CFGDEVID3 | 
| TCELL20:IMUX.LOGICIN3 | PCIE.CFGVENID3 | 
| TCELL20:IMUX.LOGICIN4 | PCIE.CFGDSN35 | 
| TCELL20:IMUX.LOGICIN5 | PCIE.CFGDSN19 | 
| TCELL20:IMUX.LOGICIN7 | PCIE.CFGDSN27 | 
| TCELL20:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID3 | 
| TCELL20:IMUX.LOGICIN10 | PCIE.CFGDSN59 | 
| TCELL20:IMUX.LOGICIN12 | PCIE.CFGDSN3 | 
| TCELL20:IMUX.LOGICIN19 | PCIE.CFGDEVID11 | 
| TCELL20:IMUX.LOGICIN20 | PCIE.CFGDSN51 | 
| TCELL20:IMUX.LOGICIN23 | PCIE.CFGDSN43 | 
| TCELL20:IMUX.LOGICIN24 | PCIE.CFGDSN11 | 
| TCELL20:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID11 | 
| TCELL20:IMUX.LOGICIN58 | PCIE.CFGVENID11 | 
| TCELL20:OUT0.TMIN | PCIE.TRNFCPD3 | 
| TCELL20:OUT1.TMIN | PCIE.TRNFCCPLD11 | 
| TCELL20:OUT2.TMIN | PCIE.TRNFCPD11 | 
| TCELL20:OUT3.TMIN | PCIE.TRNFCNPD7 | 
| TCELL20:OUT4.TMIN | PCIE.CFGDO15 | 
| TCELL20:OUT5.TMIN | PCIE.TRNFCCPLD3 | 
| TCELL20:OUT8.TMIN | PCIE.CFGDO7 | 
| TCELL20:OUT11.TMIN | PCIE.CFGDO23 | 
| TCELL20:OUT14.TMIN | PCIE.TRNFCPD7 | 
| TCELL20:OUT17.TMIN | PCIE.TRNFCNPD11 | 
| TCELL20:OUT18.TMIN | PCIE.CFGDO11 | 
| TCELL20:OUT19.TMIN | PCIE.TRNFCNPD3 | 
| TCELL20:OUT20.TMIN | PCIE.CFGDO3 | 
| TCELL20:OUT21.TMIN | PCIE.CFGDO27 | 
| TCELL20:OUT22.TMIN | PCIE.TRNFCCPLD7 | 
| TCELL20:OUT23.TMIN | PCIE.CFGDO19 | 
| TCELL21:IMUX.LOGICIN2 | PCIE.CFGDEVID2 | 
| TCELL21:IMUX.LOGICIN3 | PCIE.CFGVENID2 | 
| TCELL21:IMUX.LOGICIN4 | PCIE.CFGDSN34 | 
| TCELL21:IMUX.LOGICIN5 | PCIE.CFGDSN18 | 
| TCELL21:IMUX.LOGICIN7 | PCIE.CFGDSN26 | 
| TCELL21:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID2 | 
| TCELL21:IMUX.LOGICIN10 | PCIE.CFGDSN58 | 
| TCELL21:IMUX.LOGICIN12 | PCIE.CFGDSN2 | 
| TCELL21:IMUX.LOGICIN19 | PCIE.CFGDEVID10 | 
| TCELL21:IMUX.LOGICIN20 | PCIE.CFGDSN50 | 
| TCELL21:IMUX.LOGICIN23 | PCIE.CFGDSN42 | 
| TCELL21:IMUX.LOGICIN24 | PCIE.CFGDSN10 | 
| TCELL21:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID10 | 
| TCELL21:IMUX.LOGICIN58 | PCIE.CFGVENID10 | 
| TCELL21:OUT0.TMIN | PCIE.TRNFCPD2 | 
| TCELL21:OUT1.TMIN | PCIE.TRNFCCPLD10 | 
| TCELL21:OUT2.TMIN | PCIE.TRNFCPD10 | 
| TCELL21:OUT3.TMIN | PCIE.TRNFCNPD6 | 
| TCELL21:OUT4.TMIN | PCIE.CFGDO14 | 
| TCELL21:OUT5.TMIN | PCIE.TRNFCCPLD2 | 
| TCELL21:OUT8.TMIN | PCIE.CFGDO6 | 
| TCELL21:OUT11.TMIN | PCIE.CFGDO22 | 
| TCELL21:OUT14.TMIN | PCIE.TRNFCPD6 | 
| TCELL21:OUT17.TMIN | PCIE.TRNFCNPD10 | 
| TCELL21:OUT18.TMIN | PCIE.CFGDO10 | 
| TCELL21:OUT19.TMIN | PCIE.TRNFCNPD2 | 
| TCELL21:OUT20.TMIN | PCIE.CFGDO2 | 
| TCELL21:OUT21.TMIN | PCIE.CFGDO26 | 
| TCELL21:OUT22.TMIN | PCIE.TRNFCCPLD6 | 
| TCELL21:OUT23.TMIN | PCIE.CFGDO18 | 
| TCELL22:IMUX.LOGICIN2 | PCIE.CFGDEVID1 | 
| TCELL22:IMUX.LOGICIN3 | PCIE.CFGVENID1 | 
| TCELL22:IMUX.LOGICIN4 | PCIE.CFGDSN33 | 
| TCELL22:IMUX.LOGICIN5 | PCIE.CFGDSN17 | 
| TCELL22:IMUX.LOGICIN7 | PCIE.CFGDSN25 | 
| TCELL22:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID1 | 
| TCELL22:IMUX.LOGICIN10 | PCIE.CFGDSN57 | 
| TCELL22:IMUX.LOGICIN12 | PCIE.CFGDSN1 | 
| TCELL22:IMUX.LOGICIN19 | PCIE.CFGDEVID9 | 
| TCELL22:IMUX.LOGICIN20 | PCIE.CFGDSN49 | 
| TCELL22:IMUX.LOGICIN23 | PCIE.CFGDSN41 | 
| TCELL22:IMUX.LOGICIN24 | PCIE.CFGDSN9 | 
| TCELL22:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID9 | 
| TCELL22:IMUX.LOGICIN58 | PCIE.CFGVENID9 | 
| TCELL22:OUT0.TMIN | PCIE.TRNFCPD1 | 
| TCELL22:OUT1.TMIN | PCIE.TRNFCCPLD9 | 
| TCELL22:OUT2.TMIN | PCIE.TRNFCPD9 | 
| TCELL22:OUT3.TMIN | PCIE.TRNFCNPD5 | 
| TCELL22:OUT4.TMIN | PCIE.CFGDO13 | 
| TCELL22:OUT5.TMIN | PCIE.TRNFCCPLD1 | 
| TCELL22:OUT8.TMIN | PCIE.CFGDO5 | 
| TCELL22:OUT11.TMIN | PCIE.CFGDO21 | 
| TCELL22:OUT14.TMIN | PCIE.TRNFCPD5 | 
| TCELL22:OUT17.TMIN | PCIE.TRNFCNPD9 | 
| TCELL22:OUT18.TMIN | PCIE.CFGDO9 | 
| TCELL22:OUT19.TMIN | PCIE.TRNFCNPD1 | 
| TCELL22:OUT20.TMIN | PCIE.CFGDO1 | 
| TCELL22:OUT21.TMIN | PCIE.CFGDO25 | 
| TCELL22:OUT22.TMIN | PCIE.TRNFCCPLD5 | 
| TCELL22:OUT23.TMIN | PCIE.CFGDO17 | 
| TCELL23:IMUX.LOGICIN2 | PCIE.CFGDEVID0 | 
| TCELL23:IMUX.LOGICIN3 | PCIE.CFGVENID0 | 
| TCELL23:IMUX.LOGICIN4 | PCIE.CFGDSN32 | 
| TCELL23:IMUX.LOGICIN5 | PCIE.CFGDSN16 | 
| TCELL23:IMUX.LOGICIN7 | PCIE.CFGDSN24 | 
| TCELL23:IMUX.LOGICIN9 | PCIE.CFGSUBSYSID0 | 
| TCELL23:IMUX.LOGICIN10 | PCIE.CFGDSN56 | 
| TCELL23:IMUX.LOGICIN12 | PCIE.CFGDSN0 | 
| TCELL23:IMUX.LOGICIN19 | PCIE.CFGDEVID8 | 
| TCELL23:IMUX.LOGICIN20 | PCIE.CFGDSN48 | 
| TCELL23:IMUX.LOGICIN23 | PCIE.CFGDSN40 | 
| TCELL23:IMUX.LOGICIN24 | PCIE.CFGDSN8 | 
| TCELL23:IMUX.LOGICIN27 | PCIE.CFGSUBSYSID8 | 
| TCELL23:IMUX.LOGICIN58 | PCIE.CFGVENID8 | 
| TCELL23:OUT0.TMIN | PCIE.TRNFCPD0 | 
| TCELL23:OUT1.TMIN | PCIE.TRNFCCPLD8 | 
| TCELL23:OUT2.TMIN | PCIE.TRNFCPD8 | 
| TCELL23:OUT3.TMIN | PCIE.TRNFCNPD4 | 
| TCELL23:OUT4.TMIN | PCIE.CFGDO12 | 
| TCELL23:OUT5.TMIN | PCIE.TRNFCCPLD0 | 
| TCELL23:OUT8.TMIN | PCIE.CFGDO4 | 
| TCELL23:OUT11.TMIN | PCIE.CFGDO20 | 
| TCELL23:OUT14.TMIN | PCIE.TRNFCPD4 | 
| TCELL23:OUT17.TMIN | PCIE.TRNFCNPD8 | 
| TCELL23:OUT18.TMIN | PCIE.CFGDO8 | 
| TCELL23:OUT19.TMIN | PCIE.TRNFCNPD0 | 
| TCELL23:OUT20.TMIN | PCIE.CFGDO0 | 
| TCELL23:OUT21.TMIN | PCIE.CFGDO24 | 
| TCELL23:OUT22.TMIN | PCIE.TRNFCCPLD4 | 
| TCELL23:OUT23.TMIN | PCIE.CFGDO16 | 
| TCELL24:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER47 | 
| TCELL24:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER23 | 
| TCELL24:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER7 | 
| TCELL24:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER31 | 
| TCELL24:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER15 | 
| TCELL24:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER39 | 
| TCELL24:OUT1.TMIN | PCIE.TRNFCNPH3 | 
| TCELL24:OUT2.TMIN | PCIE.DBGBADTLPSTATUS | 
| TCELL24:OUT3.TMIN | PCIE.TRNRBARHITN3 | 
| TCELL24:OUT4.TMIN | PCIE.DBGMLFRMDTCVC | 
| TCELL24:OUT5.TMIN | PCIE.TRNFCPH3 | 
| TCELL24:OUT8.TMIN | PCIE.TRNFCCPLH3 | 
| TCELL24:OUT14.TMIN | PCIE.DBGRPLYROLLOVERSTATUS | 
| TCELL24:OUT17.TMIN | PCIE.DBGREGDETECTEDFATAL | 
| TCELL24:OUT18.TMIN | PCIE.TRNFCCPLH7 | 
| TCELL24:OUT19.TMIN | PCIE.DBGBADTLPLCRC | 
| TCELL24:OUT20.TMIN | PCIE.TRNFCNPH7 | 
| TCELL24:OUT22.TMIN | PCIE.TRNFCPH7 | 
| TCELL24:OUT23.TMIN | PCIE.DBGURNOBARHIT | 
| TCELL25:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER46 | 
| TCELL25:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER22 | 
| TCELL25:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER6 | 
| TCELL25:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER30 | 
| TCELL25:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER14 | 
| TCELL25:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER38 | 
| TCELL25:OUT1.TMIN | PCIE.TRNFCNPH2 | 
| TCELL25:OUT2.TMIN | PCIE.DBGMLFRMDTLPSTATUS | 
| TCELL25:OUT3.TMIN | PCIE.TRNRBARHITN2 | 
| TCELL25:OUT4.TMIN | PCIE.DBGMLFRMDUNRECTYPE | 
| TCELL25:OUT5.TMIN | PCIE.TRNFCPH2 | 
| TCELL25:OUT7.TMIN | PCIE.DBGRPLYTIMEOUTSTATUS | 
| TCELL25:OUT8.TMIN | PCIE.TRNFCCPLH2 | 
| TCELL25:OUT17.TMIN | PCIE.TRNRBARHITN6 | 
| TCELL25:OUT18.TMIN | PCIE.TRNFCCPLH6 | 
| TCELL25:OUT19.TMIN | PCIE.DBGMLFRMDLENGTH | 
| TCELL25:OUT20.TMIN | PCIE.TRNFCNPH6 | 
| TCELL25:OUT22.TMIN | PCIE.TRNFCPH6 | 
| TCELL25:OUT23.TMIN | PCIE.DBGURUNSUPMSG | 
| TCELL26:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER45 | 
| TCELL26:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER21 | 
| TCELL26:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER5 | 
| TCELL26:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER29 | 
| TCELL26:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER13 | 
| TCELL26:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER37 | 
| TCELL26:OUT0.TMIN | PCIE.TRNREOFN | 
| TCELL26:OUT1.TMIN | PCIE.TRNFCNPH1 | 
| TCELL26:OUT2.TMIN | PCIE.DBGBADDLLPSTATUS | 
| TCELL26:OUT3.TMIN | PCIE.TRNRBARHITN1 | 
| TCELL26:OUT5.TMIN | PCIE.TRNFCPH1 | 
| TCELL26:OUT8.TMIN | PCIE.TRNFCCPLH1 | 
| TCELL26:OUT14.TMIN | PCIE.TRNRSRCRDYN | 
| TCELL26:OUT17.TMIN | PCIE.TRNRBARHITN5 | 
| TCELL26:OUT18.TMIN | PCIE.TRNFCCPLH5 | 
| TCELL26:OUT19.TMIN | PCIE.DBGBADTLPSEQNUM | 
| TCELL26:OUT20.TMIN | PCIE.TRNFCNPH5 | 
| TCELL26:OUT22.TMIN | PCIE.TRNFCPH5 | 
| TCELL26:OUT23.TMIN | PCIE.DBGURPOISCFGWR | 
| TCELL27:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER44 | 
| TCELL27:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER20 | 
| TCELL27:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER4 | 
| TCELL27:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER28 | 
| TCELL27:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER12 | 
| TCELL27:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER36 | 
| TCELL27:OUT0.TMIN | PCIE.TRNRSOFN | 
| TCELL27:OUT1.TMIN | PCIE.TRNFCNPH0 | 
| TCELL27:OUT3.TMIN | PCIE.TRNRBARHITN0 | 
| TCELL27:OUT4.TMIN | PCIE.DBGMLFRMDMPS | 
| TCELL27:OUT5.TMIN | PCIE.TRNFCPH0 | 
| TCELL27:OUT8.TMIN | PCIE.TRNFCCPLH0 | 
| TCELL27:OUT14.TMIN | PCIE.TRNRERRFWDN | 
| TCELL27:OUT17.TMIN | PCIE.TRNRBARHITN4 | 
| TCELL27:OUT18.TMIN | PCIE.TRNFCCPLH4 | 
| TCELL27:OUT19.TMIN | PCIE.TRNRSRCDSCN | 
| TCELL27:OUT20.TMIN | PCIE.TRNFCNPH4 | 
| TCELL27:OUT22.TMIN | PCIE.TRNFCPH4 | 
| TCELL27:OUT23.TMIN | PCIE.DBGURSTATUS | 
| TCELL28:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER43 | 
| TCELL28:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER19 | 
| TCELL28:IMUX.LOGICIN16 | PCIE.PIPERXDATAB4 | 
| TCELL28:IMUX.LOGICIN20 | PCIE.PIPERXDATAB12 | 
| TCELL28:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER3 | 
| TCELL28:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSB0 | 
| TCELL28:IMUX.LOGICIN30 | PCIE.PIPERXDATAB8 | 
| TCELL28:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER27 | 
| TCELL28:IMUX.LOGICIN34 | PCIE.PIPERXDATAB0 | 
| TCELL28:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER11 | 
| TCELL28:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER35 | 
| TCELL28:OUT0.TMIN | PCIE.PIPETXDATAB0 | 
| TCELL28:OUT1.TMIN | PCIE.TRNRD7 | 
| TCELL28:OUT2.TMIN | PCIE.PIPETXDATAB4 | 
| TCELL28:OUT3.TMIN | PCIE.PIPETXDATAB8 | 
| TCELL28:OUT4.TMIN | PCIE.TRNRD23 | 
| TCELL28:OUT5.TMIN | PCIE.PIPETXDATAB12 | 
| TCELL28:OUT8.TMIN | PCIE.TRNRD15 | 
| TCELL28:OUT10.TMIN | PCIE.PIPERXPOLARITYB | 
| TCELL28:OUT11.TMIN | PCIE.TRNRD31 | 
| TCELL28:OUT12.TMIN | PCIE.PIPETXRCVRDETB | 
| TCELL28:OUT17.TMIN | PCIE.PIPEGTPOWERDOWNB0 | 
| TCELL28:OUT18.TMIN | PCIE.TRNRD19 | 
| TCELL28:OUT20.TMIN | PCIE.TRNRD11 | 
| TCELL28:OUT21.TMIN | PCIE.PIPERXRESETB | 
| TCELL28:OUT22.TMIN | PCIE.TRNRD3 | 
| TCELL28:OUT23.TMIN | PCIE.TRNRD27 | 
| TCELL29:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER42 | 
| TCELL29:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER18 | 
| TCELL29:IMUX.LOGICIN16 | PCIE.PIPERXDATAB5 | 
| TCELL29:IMUX.LOGICIN20 | PCIE.PIPERXDATAB13 | 
| TCELL29:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER2 | 
| TCELL29:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSB1 | 
| TCELL29:IMUX.LOGICIN30 | PCIE.PIPERXDATAB9 | 
| TCELL29:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER26 | 
| TCELL29:IMUX.LOGICIN34 | PCIE.PIPERXDATAB1 | 
| TCELL29:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER10 | 
| TCELL29:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER34 | 
| TCELL29:OUT0.TMIN | PCIE.PIPETXDATAB1 | 
| TCELL29:OUT1.TMIN | PCIE.TRNRD6 | 
| TCELL29:OUT2.TMIN | PCIE.PIPETXDATAB5 | 
| TCELL29:OUT3.TMIN | PCIE.PIPETXDATAB9 | 
| TCELL29:OUT4.TMIN | PCIE.TRNRD22 | 
| TCELL29:OUT5.TMIN | PCIE.PIPETXDATAB13 | 
| TCELL29:OUT8.TMIN | PCIE.TRNRD14 | 
| TCELL29:OUT11.TMIN | PCIE.TRNRD30 | 
| TCELL29:OUT17.TMIN | PCIE.PIPEGTPOWERDOWNB1 | 
| TCELL29:OUT18.TMIN | PCIE.TRNRD18 | 
| TCELL29:OUT20.TMIN | PCIE.TRNRD10 | 
| TCELL29:OUT22.TMIN | PCIE.TRNRD2 | 
| TCELL29:OUT23.TMIN | PCIE.TRNRD26 | 
| TCELL30:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER41 | 
| TCELL30:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER17 | 
| TCELL30:IMUX.LOGICIN16 | PCIE.PIPERXDATAB6 | 
| TCELL30:IMUX.LOGICIN20 | PCIE.PIPERXDATAB14 | 
| TCELL30:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER1 | 
| TCELL30:IMUX.LOGICIN26 | PCIE.PIPERXCHARISKB0 | 
| TCELL30:IMUX.LOGICIN29 | PCIE.PIPERXSTATUSB2 | 
| TCELL30:IMUX.LOGICIN30 | PCIE.PIPERXDATAB10 | 
| TCELL30:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER25 | 
| TCELL30:IMUX.LOGICIN34 | PCIE.PIPERXDATAB2 | 
| TCELL30:IMUX.LOGICIN39 | PCIE.CFGTRNPENDINGN | 
| TCELL30:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER9 | 
| TCELL30:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER33 | 
| TCELL30:OUT0.TMIN | PCIE.PIPETXDATAB2 | 
| TCELL30:OUT1.TMIN | PCIE.TRNRD5 | 
| TCELL30:OUT2.TMIN | PCIE.PIPETXDATAB6 | 
| TCELL30:OUT3.TMIN | PCIE.PIPETXDATAB10 | 
| TCELL30:OUT4.TMIN | PCIE.TRNRD21 | 
| TCELL30:OUT5.TMIN | PCIE.PIPETXDATAB14 | 
| TCELL30:OUT6.TMIN | PCIE.PIPETXCHARISKB0 | 
| TCELL30:OUT8.TMIN | PCIE.TRNRD13 | 
| TCELL30:OUT11.TMIN | PCIE.TRNRD29 | 
| TCELL30:OUT15.TMIN | PCIE.PIPETXCHARDISPVALB0 | 
| TCELL30:OUT17.TMIN | PCIE.PIPETXCHARDISPMODEB0 | 
| TCELL30:OUT18.TMIN | PCIE.TRNRD17 | 
| TCELL30:OUT20.TMIN | PCIE.TRNRD9 | 
| TCELL30:OUT22.TMIN | PCIE.TRNRD1 | 
| TCELL30:OUT23.TMIN | PCIE.TRNRD25 | 
| TCELL31:IMUX.LOGICIN3 | PCIE.PIPERXENTERELECIDLEB | 
| TCELL31:IMUX.LOGICIN8 | PCIE.CFGERRTLPCPLHEADER40 | 
| TCELL31:IMUX.LOGICIN10 | PCIE.CFGERRTLPCPLHEADER16 | 
| TCELL31:IMUX.LOGICIN14 | PCIE.PIPEGTRESETDONEB | 
| TCELL31:IMUX.LOGICIN16 | PCIE.PIPERXDATAB7 | 
| TCELL31:IMUX.LOGICIN19 | PCIE.PIPEPHYSTATUSB | 
| TCELL31:IMUX.LOGICIN20 | PCIE.PIPERXDATAB15 | 
| TCELL31:IMUX.LOGICIN25 | PCIE.CFGERRTLPCPLHEADER0 | 
| TCELL31:IMUX.LOGICIN26 | PCIE.PIPERXCHARISKB1 | 
| TCELL31:IMUX.LOGICIN30 | PCIE.PIPERXDATAB11 | 
| TCELL31:IMUX.LOGICIN32 | PCIE.CFGERRTLPCPLHEADER24 | 
| TCELL31:IMUX.LOGICIN34 | PCIE.PIPERXDATAB3 | 
| TCELL31:IMUX.LOGICIN39 | PCIE.CFGPMWAKEN | 
| TCELL31:IMUX.LOGICIN48 | PCIE.CFGERRTLPCPLHEADER8 | 
| TCELL31:IMUX.LOGICIN58 | PCIE.CFGERRTLPCPLHEADER32 | 
| TCELL31:OUT0.TMIN | PCIE.PIPETXDATAB3 | 
| TCELL31:OUT1.TMIN | PCIE.TRNRD4 | 
| TCELL31:OUT2.TMIN | PCIE.PIPETXDATAB7 | 
| TCELL31:OUT3.TMIN | PCIE.PIPETXDATAB11 | 
| TCELL31:OUT4.TMIN | PCIE.TRNRD20 | 
| TCELL31:OUT5.TMIN | PCIE.PIPETXDATAB15 | 
| TCELL31:OUT6.TMIN | PCIE.PIPETXCHARISKB1 | 
| TCELL31:OUT8.TMIN | PCIE.TRNRD12 | 
| TCELL31:OUT11.TMIN | PCIE.TRNRD28 | 
| TCELL31:OUT12.TMIN | PCIE.PIPEGTTXELECIDLEB | 
| TCELL31:OUT15.TMIN | PCIE.PIPETXCHARDISPVALB1 | 
| TCELL31:OUT17.TMIN | PCIE.PIPETXCHARDISPMODEB1 | 
| TCELL31:OUT18.TMIN | PCIE.TRNRD16 | 
| TCELL31:OUT20.TMIN | PCIE.TRNRD8 | 
| TCELL31:OUT22.TMIN | PCIE.TRNRD0 | 
| TCELL31:OUT23.TMIN | PCIE.TRNRD24 | 
Bitstream
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_ACK_TIMEOUT_EN | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[16] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[17] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[18] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[19] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[20] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[21] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[22] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[23] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[4] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[5] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[6] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[7] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[8] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[9] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[10] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[11] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CLASS_CODE[15] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[2] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[3] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[16] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[17] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[18] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[19] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[20] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[21] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[22] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[23] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[24] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[25] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[26] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[27] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[28] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[29] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[30] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[31] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[0] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_GENERIC[1] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR2[15] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[16] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[17] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[18] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[19] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[20] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[21] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[22] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[23] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[24] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[25] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[26] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[27] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[28] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[29] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[30] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[31] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR1[15] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[16] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[17] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[18] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[19] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[20] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[21] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[22] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[23] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[24] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[25] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[26] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[27] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[28] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[29] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[30] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[31] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR0[15] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA2[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[0] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[1] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[2] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[3] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[4] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[5] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[6] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA3[7] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE3[0] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE3[1] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[16] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[17] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[18] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[19] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[20] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[21] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DISABLE_BAR_FILTERING | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DISABLE_ID_CHECK | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_TFC_DISABLE | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_TX_CHECKS_DISABLE | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:USR_CFG | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:USR_EXT_CFG | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_MAX_PAYLOAD_SUPPORTED[0] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_MAX_PAYLOAD_SUPPORTED[1] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_MAX_PAYLOAD_SUPPORTED[2] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE2[0] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE2[1] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[12] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[13] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[14] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:EXPANSION_ROM[15] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CH[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[0] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[1] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[2] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[3] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[4] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[5] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[6] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[7] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[8] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[9] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_CD[10] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PD[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[0] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[1] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[2] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[3] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[4] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[5] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_NPH[6] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[0] | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[1] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[2] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[3] | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[4] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[5] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[6] | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[7] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[8] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[9] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[10] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_RX_RAM_LIMIT[11] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[0] | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[1] | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[2] | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[3] | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[4] | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[5] | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TOTAL_CREDITS_PH[6] | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_TX_RAM_RADDR_LATENCY | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_TX_RAM_RDATA_LATENCY[0] | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_TX_RAM_RDATA_LATENCY[1] | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_RX_RAM_RADDR_LATENCY | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_RX_RAM_RDATA_LATENCY[0] | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_RX_RAM_RDATA_LATENCY[1] | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:TL_RX_RAM_WRITE_LATENCY | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TX_LASTPACKET[0] | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TX_LASTPACKET[1] | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TX_LASTPACKET[2] | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TX_LASTPACKET[3] | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_TX_LASTPACKET[4] | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:VC0_CPL_INFINITE | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:GTP_SEL | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[8] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[9] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[10] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[11] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[12] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[13] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT[14] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LL_REPLAY_TIMEOUT_EN | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE7[0] | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE7[1] | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA6[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[0] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[1] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[2] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[3] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[4] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[5] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[6] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA7[7] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE6[0] | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE6[1] | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA4[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[0] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[1] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[2] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[3] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[4] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[5] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[6] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA5[7] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE5[0] | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE5[1] | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[16] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[17] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[18] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[19] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[20] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[21] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[22] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[23] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[24] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[25] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[26] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[27] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[28] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[29] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[30] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[31] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE4[0] | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE4[1] | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[8] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[9] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[10] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[11] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[12] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[13] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[14] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR5[15] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[16] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[17] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[18] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[19] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[20] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[21] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[22] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[23] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[24] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[25] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[26] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[27] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[28] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[29] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[30] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[31] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[8] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[9] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[10] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[11] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[12] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[13] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[14] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR4[15] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[16] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[17] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[18] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[19] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[20] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[21] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[22] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[23] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[24] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[25] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[26] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[27] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[28] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[29] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[30] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[31] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[8] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[9] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[10] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[11] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[12] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[13] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[14] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:BAR3[15] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA0[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[0] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[1] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[2] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[3] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[4] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[5] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[6] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA1[7] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PME_CLOCK | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_DSI | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_AUXCURRENT[0] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_AUXCURRENT[1] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_AUXCURRENT[2] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_D1SUPPORT | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_D2SUPPORT | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PMESUPPORT[0] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PMESUPPORT[1] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PMESUPPORT[2] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PMESUPPORT[3] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_PMESUPPORT[4] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE0[0] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE0[1] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE1[0] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_DATA_SCALE1[1] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L1_EXIT_LATENCY[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L1_EXIT_LATENCY[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L1_EXIT_LATENCY[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:MSI_CAP_MULTIMSGCAP[0] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:MSI_CAP_MULTIMSGCAP[1] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:MSI_CAP_MULTIMSGCAP[2] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:MSI_CAP_MULTIMSG_EXTENSION | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_STATUS_SLOT_CLOCK_CONFIG | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PLM_AUTO_CONFIG | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:FAST_TRAIN | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:ENABLE_RX_TD_ECRC_TRIM | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DISABLE_SCRAMBLING | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_VERSION[0] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_VERSION[1] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PM_CAP_VERSION[2] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_EXT_TAG_SUPPORTED | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L0S_LATENCY[0] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L0S_LATENCY[1] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L0S_LATENCY[2] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L1_LATENCY[0] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L1_LATENCY[1] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ENDPOINT_L1_LATENCY[2] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:SLOT_CAP_ATT_BUTTON_PRESENT | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:SLOT_CAP_ATT_INDICATOR_PRESENT | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:SLOT_CAP_POWER_INDICATOR_PRESENT | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_ROLE_BASED_ERROR | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_ASPM_SUPPORT[0] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_ASPM_SUPPORT[1] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L0S_EXIT_LATENCY[0] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L0S_EXIT_LATENCY[1] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:LINK_CAP_L0S_EXIT_LATENCY[2] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_CAPABILITY_VERSION[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_CAPABILITY_VERSION[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_CAPABILITY_VERSION[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_CAPABILITY_VERSION[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_DEVICE_PORT_TYPE[0] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_DEVICE_PORT_TYPE[1] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_DEVICE_PORT_TYPE[2] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_DEVICE_PORT_TYPE[3] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_SLOT_IMPLEMENTED | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_INT_MSG_NUM[0] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_INT_MSG_NUM[1] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_INT_MSG_NUM[2] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_INT_MSG_NUM[3] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:PCIE_CAP_INT_MSG_NUM[4] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_PHANTOM_FUNCTIONS_SUPPORT[0] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:DEV_CAP_PHANTOM_FUNCTIONS_SUPPORT[1] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[16] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[17] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[18] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[19] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[20] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[21] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[22] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[23] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[24] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[25] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[26] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[27] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[28] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[29] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[30] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[31] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| Bit | Frame | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | |
| 48 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[0] | 
| 47 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[1] | 
| 46 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[2] | 
| 45 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[3] | 
| 44 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[4] | 
| 43 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[5] | 
| 42 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[6] | 
| 41 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[7] | 
| 40 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[8] | 
| 39 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[9] | 
| 38 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[10] | 
| 37 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[11] | 
| 36 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[12] | 
| 35 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[13] | 
| 34 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[14] | 
| 33 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | PCIE:CARDBUS_CIS_POINTER[15] | 
| 32 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 31 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 30 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 29 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 28 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 27 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 26 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 25 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 24 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 23 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 22 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 21 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 20 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 19 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 18 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 17 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 16 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 15 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 14 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 13 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 12 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 11 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 10 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 9 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 8 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 7 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 6 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 5 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 4 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 3 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 2 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 1 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| 0 | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | - | 
| PCIE:BAR0 | 7.22.9 | 7.22.10 | 7.22.11 | 7.22.12 | 7.22.13 | 7.22.14 | 7.22.15 | 7.22.16 | 7.22.17 | 7.22.18 | 7.22.19 | 7.22.20 | 7.22.21 | 7.22.22 | 7.22.23 | 7.22.24 | 8.22.9 | 8.22.10 | 8.22.11 | 8.22.12 | 8.22.13 | 8.22.14 | 8.22.15 | 8.22.16 | 8.22.17 | 8.22.18 | 8.22.19 | 8.22.20 | 8.22.21 | 8.22.22 | 8.22.23 | 8.22.24 | 
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| PCIE:BAR1 | 5.22.9 | 5.22.10 | 5.22.11 | 5.22.12 | 5.22.13 | 5.22.14 | 5.22.15 | 5.22.16 | 5.22.17 | 5.22.18 | 5.22.19 | 5.22.20 | 5.22.21 | 5.22.22 | 5.22.23 | 5.22.24 | 6.22.9 | 6.22.10 | 6.22.11 | 6.22.12 | 6.22.13 | 6.22.14 | 6.22.15 | 6.22.16 | 6.22.17 | 6.22.18 | 6.22.19 | 6.22.20 | 6.22.21 | 6.22.22 | 6.22.23 | 6.22.24 | 
| PCIE:BAR2 | 3.22.9 | 3.22.10 | 3.22.11 | 3.22.12 | 3.22.13 | 3.22.14 | 3.22.15 | 3.22.16 | 3.22.17 | 3.22.18 | 3.22.19 | 3.22.20 | 3.22.21 | 3.22.22 | 3.22.23 | 3.22.24 | 4.22.9 | 4.22.10 | 4.22.11 | 4.22.12 | 4.22.13 | 4.22.14 | 4.22.15 | 4.22.16 | 4.22.17 | 4.22.18 | 4.22.19 | 4.22.20 | 4.22.21 | 4.22.22 | 4.22.23 | 4.22.24 | 
| PCIE:BAR3 | 23.22.33 | 23.22.34 | 23.22.35 | 23.22.36 | 23.22.37 | 23.22.38 | 23.22.39 | 23.22.40 | 23.22.41 | 23.22.42 | 23.22.43 | 23.22.44 | 23.22.45 | 23.22.46 | 23.22.47 | 23.22.48 | 24.22.33 | 24.22.34 | 24.22.35 | 24.22.36 | 24.22.37 | 24.22.38 | 24.22.39 | 24.22.40 | 24.22.41 | 24.22.42 | 24.22.43 | 24.22.44 | 24.22.45 | 24.22.46 | 24.22.47 | 24.22.48 | 
| PCIE:BAR4 | 21.22.33 | 21.22.34 | 21.22.35 | 21.22.36 | 21.22.37 | 21.22.38 | 21.22.39 | 21.22.40 | 21.22.41 | 21.22.42 | 21.22.43 | 21.22.44 | 21.22.45 | 21.22.46 | 21.22.47 | 21.22.48 | 22.22.33 | 22.22.34 | 22.22.35 | 22.22.36 | 22.22.37 | 22.22.38 | 22.22.39 | 22.22.40 | 22.22.41 | 22.22.42 | 22.22.43 | 22.22.44 | 22.22.45 | 22.22.46 | 22.22.47 | 22.22.48 | 
| PCIE:BAR5 | 19.22.33 | 19.22.34 | 19.22.35 | 19.22.36 | 19.22.37 | 19.22.38 | 19.22.39 | 19.22.40 | 19.22.41 | 19.22.42 | 19.22.43 | 19.22.44 | 19.22.45 | 19.22.46 | 19.22.47 | 19.22.48 | 20.22.33 | 20.22.34 | 20.22.35 | 20.22.36 | 20.22.37 | 20.22.38 | 20.22.39 | 20.22.40 | 20.22.41 | 20.22.42 | 20.22.43 | 20.22.44 | 20.22.45 | 20.22.46 | 20.22.47 | 20.22.48 | 
| PCIE:CARDBUS_CIS_POINTER | 30.22.33 | 30.22.34 | 30.22.35 | 30.22.36 | 30.22.37 | 30.22.38 | 30.22.39 | 30.22.40 | 30.22.41 | 30.22.42 | 30.22.43 | 30.22.44 | 30.22.45 | 30.22.46 | 30.22.47 | 30.22.48 | 31.22.33 | 31.22.34 | 31.22.35 | 31.22.36 | 31.22.37 | 31.22.38 | 31.22.39 | 31.22.40 | 31.22.41 | 31.22.42 | 31.22.43 | 31.22.44 | 31.22.45 | 31.22.46 | 31.22.47 | 31.22.48 | 
| non-inverted | [31] | [30] | [29] | [28] | [27] | [26] | [25] | [24] | [23] | [22] | [21] | [20] | [19] | [18] | [17] | [16] | [15] | [14] | [13] | [12] | [11] | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:CLASS_CODE | 1.22.17 | 1.22.18 | 1.22.19 | 1.22.20 | 1.22.21 | 1.22.22 | 1.22.23 | 1.22.24 | 2.22.9 | 2.22.10 | 2.22.11 | 2.22.12 | 2.22.13 | 2.22.14 | 2.22.15 | 2.22.16 | 2.22.17 | 2.22.18 | 2.22.19 | 2.22.20 | 2.22.21 | 2.22.22 | 2.22.23 | 2.22.24 | 
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| non-inverted | [23] | [22] | [21] | [20] | [19] | [18] | [17] | [16] | [15] | [14] | [13] | [12] | [11] | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:DEV_CAP_ENDPOINT_L0S_LATENCY | 28.22.45 | 28.22.46 | 28.22.47 | 
|---|---|---|---|
| PCIE:DEV_CAP_ENDPOINT_L1_LATENCY | 28.22.42 | 28.22.43 | 28.22.44 | 
| PCIE:DEV_CAP_MAX_PAYLOAD_SUPPORTED | 10.22.10 | 10.22.11 | 10.22.12 | 
| PCIE:LINK_CAP_L0S_EXIT_LATENCY | 28.22.33 | 28.22.34 | 28.22.35 | 
| PCIE:LINK_CAP_L1_EXIT_LATENCY | 27.22.46 | 27.22.47 | 27.22.48 | 
| PCIE:MSI_CAP_MULTIMSGCAP | 27.22.43 | 27.22.44 | 27.22.45 | 
| PCIE:PM_CAP_AUXCURRENT | 26.22.44 | 26.22.45 | 26.22.46 | 
| PCIE:PM_CAP_VERSION | 27.22.34 | 27.22.35 | 27.22.36 | 
| non-inverted | [2] | [1] | [0] | 
| PCIE:DEV_CAP_EXT_TAG_SUPPORTED | 28.22.48 | 
|---|---|
| PCIE:DEV_CAP_ROLE_BASED_ERROR | 28.22.38 | 
| PCIE:DISABLE_BAR_FILTERING | 10.22.18 | 
| PCIE:DISABLE_ID_CHECK | 10.22.17 | 
| PCIE:DISABLE_SCRAMBLING | 27.22.37 | 
| PCIE:ENABLE_RX_TD_ECRC_TRIM | 27.22.38 | 
| PCIE:FAST_TRAIN | 27.22.39 | 
| PCIE:GTP_SEL | 15.22.11 | 
| PCIE:LINK_STATUS_SLOT_CLOCK_CONFIG | 27.22.41 | 
| PCIE:LL_ACK_TIMEOUT_EN | 0.22.9 | 
| PCIE:LL_REPLAY_TIMEOUT_EN | 16.22.33 | 
| PCIE:MSI_CAP_MULTIMSG_EXTENSION | 27.22.42 | 
| PCIE:PCIE_CAP_SLOT_IMPLEMENTED | 29.22.40 | 
| PCIE:PLM_AUTO_CONFIG | 27.22.40 | 
| PCIE:PM_CAP_D1SUPPORT | 26.22.43 | 
| PCIE:PM_CAP_D2SUPPORT | 26.22.42 | 
| PCIE:PM_CAP_DSI | 26.22.47 | 
| PCIE:PM_CAP_PME_CLOCK | 26.22.48 | 
| PCIE:SLOT_CAP_ATT_BUTTON_PRESENT | 28.22.41 | 
| PCIE:SLOT_CAP_ATT_INDICATOR_PRESENT | 28.22.40 | 
| PCIE:SLOT_CAP_POWER_INDICATOR_PRESENT | 28.22.39 | 
| PCIE:TL_RX_RAM_RADDR_LATENCY | 15.22.21 | 
| PCIE:TL_RX_RAM_WRITE_LATENCY | 15.22.18 | 
| PCIE:TL_TFC_DISABLE | 10.22.16 | 
| PCIE:TL_TX_CHECKS_DISABLE | 10.22.15 | 
| PCIE:TL_TX_RAM_RADDR_LATENCY | 15.22.24 | 
| PCIE:USR_CFG | 10.22.14 | 
| PCIE:USR_EXT_CFG | 10.22.13 | 
| PCIE:VC0_CPL_INFINITE | 15.22.12 | 
| non-inverted | [0] | 
| PCIE:DEV_CAP_PHANTOM_FUNCTIONS_SUPPORT | 29.22.33 | 29.22.34 | 
|---|---|---|
| PCIE:LINK_CAP_ASPM_SUPPORT | 28.22.36 | 28.22.37 | 
| PCIE:PM_DATA_SCALE0 | 26.22.35 | 26.22.36 | 
| PCIE:PM_DATA_SCALE1 | 26.22.33 | 26.22.34 | 
| PCIE:PM_DATA_SCALE2 | 10.22.8 | 10.22.9 | 
| PCIE:PM_DATA_SCALE3 | 9.22.7 | 9.22.8 | 
| PCIE:PM_DATA_SCALE4 | 19.22.31 | 19.22.32 | 
| PCIE:PM_DATA_SCALE5 | 18.22.31 | 18.22.32 | 
| PCIE:PM_DATA_SCALE6 | 17.22.31 | 17.22.32 | 
| PCIE:PM_DATA_SCALE7 | 16.22.31 | 16.22.32 | 
| PCIE:TL_RX_RAM_RDATA_LATENCY | 15.22.19 | 15.22.20 | 
| PCIE:TL_TX_RAM_RDATA_LATENCY | 15.22.22 | 15.22.23 | 
| non-inverted | [1] | [0] | 
| PCIE:EXPANSION_ROM | 10.22.19 | 10.22.20 | 10.22.21 | 10.22.22 | 10.22.23 | 10.22.24 | 11.22.9 | 11.22.10 | 11.22.11 | 11.22.12 | 11.22.13 | 11.22.14 | 11.22.15 | 11.22.16 | 11.22.17 | 11.22.18 | 11.22.19 | 11.22.20 | 11.22.21 | 11.22.22 | 11.22.23 | 11.22.24 | 
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| non-inverted | [21] | [20] | [19] | [18] | [17] | [16] | [15] | [14] | [13] | [12] | [11] | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:LL_ACK_TIMEOUT | 0.22.10 | 0.22.11 | 0.22.12 | 0.22.13 | 0.22.14 | 0.22.15 | 0.22.16 | 0.22.17 | 0.22.18 | 0.22.19 | 0.22.20 | 0.22.21 | 0.22.22 | 0.22.23 | 0.22.24 | 
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| PCIE:LL_REPLAY_TIMEOUT | 16.22.34 | 16.22.35 | 16.22.36 | 16.22.37 | 16.22.38 | 16.22.39 | 16.22.40 | 16.22.41 | 16.22.42 | 16.22.43 | 16.22.44 | 16.22.45 | 16.22.46 | 16.22.47 | 16.22.48 | 
| non-inverted | [14] | [13] | [12] | [11] | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:PCIE_CAP_CAPABILITY_VERSION | 29.22.45 | 29.22.46 | 29.22.47 | 29.22.48 | 
|---|---|---|---|---|
| PCIE:PCIE_CAP_DEVICE_PORT_TYPE | 29.22.41 | 29.22.42 | 29.22.43 | 29.22.44 | 
| non-inverted | [3] | [2] | [1] | [0] | 
| PCIE:PCIE_CAP_INT_MSG_NUM | 29.22.35 | 29.22.36 | 29.22.37 | 29.22.38 | 29.22.39 | 
|---|---|---|---|---|---|
| PCIE:PM_CAP_PMESUPPORT | 26.22.37 | 26.22.38 | 26.22.39 | 26.22.40 | 26.22.41 | 
| PCIE:VC0_TX_LASTPACKET | 15.22.13 | 15.22.14 | 15.22.15 | 15.22.16 | 15.22.17 | 
| non-inverted | [4] | [3] | [2] | [1] | [0] | 
| PCIE:PCIE_GENERIC | 1.22.9 | 1.22.10 | 1.22.11 | 1.22.12 | 1.22.13 | 1.22.14 | 1.22.15 | 1.22.16 | 2.22.7 | 2.22.8 | 3.22.7 | 3.22.8 | 
|---|---|---|---|---|---|---|---|---|---|---|---|---|
| PCIE:VC0_RX_RAM_LIMIT | 14.22.13 | 14.22.14 | 14.22.15 | 14.22.16 | 14.22.17 | 14.22.18 | 14.22.19 | 14.22.20 | 14.22.21 | 14.22.22 | 14.22.23 | 14.22.24 | 
| non-inverted | [11] | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:PM_DATA0 | 25.22.41 | 25.22.42 | 25.22.43 | 25.22.44 | 25.22.45 | 25.22.46 | 25.22.47 | 25.22.48 | 
|---|---|---|---|---|---|---|---|---|
| PCIE:PM_DATA1 | 25.22.33 | 25.22.34 | 25.22.35 | 25.22.36 | 25.22.37 | 25.22.38 | 25.22.39 | 25.22.40 | 
| PCIE:PM_DATA2 | 9.22.17 | 9.22.18 | 9.22.19 | 9.22.20 | 9.22.21 | 9.22.22 | 9.22.23 | 9.22.24 | 
| PCIE:PM_DATA3 | 9.22.9 | 9.22.10 | 9.22.11 | 9.22.12 | 9.22.13 | 9.22.14 | 9.22.15 | 9.22.16 | 
| PCIE:PM_DATA4 | 18.22.41 | 18.22.42 | 18.22.43 | 18.22.44 | 18.22.45 | 18.22.46 | 18.22.47 | 18.22.48 | 
| PCIE:PM_DATA5 | 18.22.33 | 18.22.34 | 18.22.35 | 18.22.36 | 18.22.37 | 18.22.38 | 18.22.39 | 18.22.40 | 
| PCIE:PM_DATA6 | 17.22.41 | 17.22.42 | 17.22.43 | 17.22.44 | 17.22.45 | 17.22.46 | 17.22.47 | 17.22.48 | 
| PCIE:PM_DATA7 | 17.22.33 | 17.22.34 | 17.22.35 | 17.22.36 | 17.22.37 | 17.22.38 | 17.22.39 | 17.22.40 | 
| non-inverted | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:VC0_TOTAL_CREDITS_CD | 12.22.7 | 12.22.8 | 12.22.9 | 12.22.10 | 12.22.11 | 12.22.12 | 12.22.13 | 12.22.14 | 12.22.15 | 12.22.16 | 12.22.17 | 
|---|---|---|---|---|---|---|---|---|---|---|---|
| PCIE:VC0_TOTAL_CREDITS_PD | 13.22.14 | 13.22.15 | 13.22.16 | 13.22.17 | 13.22.18 | 13.22.19 | 13.22.20 | 13.22.21 | 13.22.22 | 13.22.23 | 13.22.24 | 
| non-inverted | [10] | [9] | [8] | [7] | [6] | [5] | [4] | [3] | [2] | [1] | [0] | 
| PCIE:VC0_TOTAL_CREDITS_CH | 12.22.18 | 12.22.19 | 12.22.20 | 12.22.21 | 12.22.22 | 12.22.23 | 12.22.24 | 
|---|---|---|---|---|---|---|---|
| PCIE:VC0_TOTAL_CREDITS_NPH | 13.22.7 | 13.22.8 | 13.22.9 | 13.22.10 | 13.22.11 | 13.22.12 | 13.22.13 | 
| PCIE:VC0_TOTAL_CREDITS_PH | 14.22.6 | 14.22.7 | 14.22.8 | 14.22.9 | 14.22.10 | 14.22.11 | 14.22.12 | 
| non-inverted | [6] | [5] | [4] | [3] | [2] | [1] | [0] |