Keyboard shortcuts

Press or to navigate between chapters

Press ? to show this help

Press Esc to hide this help

North-east

Tile UR

Cells: 2

Bel OCT_CAL5

spartan6 UR bel OCT_CAL5
PinDirectionWires
S0inputTCELL0:IMUX.LOGICIN29
S1inputTCELL0:IMUX.LOGICIN32

Bel BSCAN0

spartan6 UR bel BSCAN0
PinDirectionWires
CAPTUREoutputTCELL1:OUT0.TMIN
DRCKoutputTCELL1:OUT1.TMIN
RESEToutputTCELL1:OUT2.TMIN
RUNTESToutputTCELL1:OUT3.TMIN
SELoutputTCELL1:OUT9.TMIN
SHIFToutputTCELL1:OUT4.TMIN
TCKoutputTCELL1:OUT5.TMIN
TDIoutputTCELL1:OUT6.TMIN
TDOinputTCELL1:IMUX.LOGICIN1
TMSoutputTCELL1:OUT7.TMIN
UPDATEoutputTCELL1:OUT8.TMIN

Bel BSCAN1

spartan6 UR bel BSCAN1
PinDirectionWires
CAPTUREoutputTCELL1:OUT10.TMIN
DRCKoutputTCELL1:OUT11.TMIN
RESEToutputTCELL1:OUT12.TMIN
RUNTESToutputTCELL1:OUT13.TMIN
SELoutputTCELL1:OUT19.TMIN
SHIFToutputTCELL1:OUT14.TMIN
TCKoutputTCELL1:OUT15.TMIN
TDIoutputTCELL1:OUT16.TMIN
TDOinputTCELL1:IMUX.LOGICIN2
TMSoutputTCELL1:OUT17.TMIN
UPDATEoutputTCELL1:OUT18.TMIN

Bel BSCAN2

spartan6 UR bel BSCAN2
PinDirectionWires
CAPTUREoutputTCELL0:OUT0.TMIN
DRCKoutputTCELL0:OUT1.TMIN
RESEToutputTCELL0:OUT2.TMIN
RUNTESToutputTCELL0:OUT3.TMIN
SELoutputTCELL0:OUT9.TMIN
SHIFToutputTCELL0:OUT4.TMIN
TCKoutputTCELL0:OUT5.TMIN
TDIoutputTCELL0:OUT6.TMIN
TDOinputTCELL0:IMUX.LOGICIN1
TMSoutputTCELL0:OUT7.TMIN
UPDATEoutputTCELL0:OUT8.TMIN

Bel BSCAN3

spartan6 UR bel BSCAN3
PinDirectionWires
CAPTUREoutputTCELL0:OUT10.TMIN
DRCKoutputTCELL0:OUT11.TMIN
RESEToutputTCELL0:OUT12.TMIN
RUNTESToutputTCELL0:OUT13.TMIN
SELoutputTCELL0:OUT19.TMIN
SHIFToutputTCELL0:OUT14.TMIN
TCKoutputTCELL0:OUT15.TMIN
TDIoutputTCELL0:OUT16.TMIN
TDOinputTCELL0:IMUX.LOGICIN2
TMSoutputTCELL0:OUT17.TMIN
UPDATEoutputTCELL0:OUT18.TMIN

Bel wires

spartan6 UR bel wires
WirePins
TCELL0:IMUX.LOGICIN1BSCAN2.TDO
TCELL0:IMUX.LOGICIN2BSCAN3.TDO
TCELL0:IMUX.LOGICIN29OCT_CAL5.S0
TCELL0:IMUX.LOGICIN32OCT_CAL5.S1
TCELL0:OUT0.TMINBSCAN2.CAPTURE
TCELL0:OUT1.TMINBSCAN2.DRCK
TCELL0:OUT2.TMINBSCAN2.RESET
TCELL0:OUT3.TMINBSCAN2.RUNTEST
TCELL0:OUT4.TMINBSCAN2.SHIFT
TCELL0:OUT5.TMINBSCAN2.TCK
TCELL0:OUT6.TMINBSCAN2.TDI
TCELL0:OUT7.TMINBSCAN2.TMS
TCELL0:OUT8.TMINBSCAN2.UPDATE
TCELL0:OUT9.TMINBSCAN2.SEL
TCELL0:OUT10.TMINBSCAN3.CAPTURE
TCELL0:OUT11.TMINBSCAN3.DRCK
TCELL0:OUT12.TMINBSCAN3.RESET
TCELL0:OUT13.TMINBSCAN3.RUNTEST
TCELL0:OUT14.TMINBSCAN3.SHIFT
TCELL0:OUT15.TMINBSCAN3.TCK
TCELL0:OUT16.TMINBSCAN3.TDI
TCELL0:OUT17.TMINBSCAN3.TMS
TCELL0:OUT18.TMINBSCAN3.UPDATE
TCELL0:OUT19.TMINBSCAN3.SEL
TCELL1:IMUX.LOGICIN1BSCAN0.TDO
TCELL1:IMUX.LOGICIN2BSCAN1.TDO
TCELL1:OUT0.TMINBSCAN0.CAPTURE
TCELL1:OUT1.TMINBSCAN0.DRCK
TCELL1:OUT2.TMINBSCAN0.RESET
TCELL1:OUT3.TMINBSCAN0.RUNTEST
TCELL1:OUT4.TMINBSCAN0.SHIFT
TCELL1:OUT5.TMINBSCAN0.TCK
TCELL1:OUT6.TMINBSCAN0.TDI
TCELL1:OUT7.TMINBSCAN0.TMS
TCELL1:OUT8.TMINBSCAN0.UPDATE
TCELL1:OUT9.TMINBSCAN0.SEL
TCELL1:OUT10.TMINBSCAN1.CAPTURE
TCELL1:OUT11.TMINBSCAN1.DRCK
TCELL1:OUT12.TMINBSCAN1.RESET
TCELL1:OUT13.TMINBSCAN1.RUNTEST
TCELL1:OUT14.TMINBSCAN1.SHIFT
TCELL1:OUT15.TMINBSCAN1.TCK
TCELL1:OUT16.TMINBSCAN1.TDI
TCELL1:OUT17.TMINBSCAN1.TMS
TCELL1:OUT18.TMINBSCAN1.UPDATE
TCELL1:OUT19.TMINBSCAN1.SEL

Bitstream

spartan6 UR bittile 0
BitFrame
spartan6 UR bittile 1
BitFrame
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22
56 - - - - - - - - - - - - - - - - - - - - - - MISC:MISR_H_RESET
55 - - - - - - - - - - - - - - - - - - - - - - MISC:MISR_H_ENABLE
54 - - - - - - - - - - - - - - - - - - - - - - MISC:MISR_V_RESET
53 - - - - - - - - - - - - - - - - - - - - - - MISC:MISR_V_ENABLE
52 - - - - - - - - - - - - - - - - - - - - - - OCT_CAL5:VREF_VALUE[1]
51 - - - - - - - - - - - - - - - - - - - - - - OCT_CAL5:VREF_VALUE[0]
50 - - - - - - - - - - - - - - - - - - - - - - -
49 - - - - - - - - - - - - - - - - - - - - - - OCT_CAL5:ACCESS_MODE[0]
48 - - - - - - - - - - - - - - - - - - - - - - -
47 - - - - - - - - - - - - - - - - - - - - - - MISC:TDOPIN[0]
46 - - - - - - - - - - - - - - - - - - - - - - MISC:TDOPIN[1]
45 - - - - - - - - - - - - - - - - - - - - - - MISC:TMSPIN[0]
44 - - - - - - - - - - - - - - - - - - - - - - MISC:TMSPIN[1]
43 - - - - - - - - - - - - - - - - - - - - - - MISC:CSO2PIN[0]
42 - - - - - - - - - - - - - - - - - - - - - - MISC:CSO2PIN[1]
41 - - - - - - - - - - - - - - - - - - - - - - MISC:TDIPIN[0]
40 - - - - - - - - - - - - - - - - - - - - - - MISC:TDIPIN[1]
39 - - - - - - - - - - - - - - - - - - - - - - MISC:TCKPIN[0]
38 - - - - - - - - - - - - - - - - - - - - - - MISC:TCKPIN[1]
37 - - - - - - - - - - - - - - - - - - - - - - -
36 - - - - - - - - - - - - - - - - - - - - - - BSCAN_COMMON:JTAG_TEST
35 - - - - - - - - - - - - - - - - - - - - - - BSCAN3:ENABLE
34 - - - - - - - - - - - - - - - - - - - - - - BSCAN2:ENABLE
33 - - - - - - - - - - - - - - - - - - - - - - BSCAN1:ENABLE
32 - - - - - - - - - - - - - - - - - - - - - - BSCAN0:ENABLE
31 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[31]
30 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[30]
29 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[29]
28 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[28]
27 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[27]
26 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[26]
25 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[25]
24 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[24]
23 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[23]
22 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[22]
21 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[21]
20 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[20]
19 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[19]
18 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[18]
17 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[17]
16 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[16]
15 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[15]
14 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[14]
13 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[13]
12 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[12]
11 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[11]
10 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[10]
9 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[9]
8 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[8]
7 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[7]
6 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[6]
5 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[5]
4 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[4]
3 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[3]
2 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[2]
1 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[1]
0 - - - - - - - - - - - - - - - - - - - - - - ~BSCAN_COMMON:USERID[0]
BSCAN0:ENABLE 1.22.32
BSCAN1:ENABLE 1.22.33
BSCAN2:ENABLE 1.22.34
BSCAN3:ENABLE 1.22.35
BSCAN_COMMON:JTAG_TEST 1.22.36
MISC:MISR_H_ENABLE 1.22.55
MISC:MISR_H_RESET 1.22.56
MISC:MISR_V_ENABLE 1.22.53
MISC:MISR_V_RESET 1.22.54
non-inverted [0]
BSCAN_COMMON:USERID 1.22.31 1.22.30 1.22.29 1.22.28 1.22.27 1.22.26 1.22.25 1.22.24 1.22.23 1.22.22 1.22.21 1.22.20 1.22.19 1.22.18 1.22.17 1.22.16 1.22.15 1.22.14 1.22.13 1.22.12 1.22.11 1.22.10 1.22.9 1.22.8 1.22.7 1.22.6 1.22.5 1.22.4 1.22.3 1.22.2 1.22.1 1.22.0
inverted ~[31] ~[30] ~[29] ~[28] ~[27] ~[26] ~[25] ~[24] ~[23] ~[22] ~[21] ~[20] ~[19] ~[18] ~[17] ~[16] ~[15] ~[14] ~[13] ~[12] ~[11] ~[10] ~[9] ~[8] ~[7] ~[6] ~[5] ~[4] ~[3] ~[2] ~[1] ~[0]
MISC:CSO2PIN 1.22.42 1.22.43
MISC:TCKPIN 1.22.38 1.22.39
MISC:TDIPIN 1.22.40 1.22.41
MISC:TDOPIN 1.22.46 1.22.47
MISC:TMSPIN 1.22.44 1.22.45
PULLUP 0 0
PULLNONE 0 1
PULLDOWN 1 1
OCT_CAL5:ACCESS_MODE 1.22.49
STATIC 0
USER 1
OCT_CAL5:VREF_VALUE 1.22.52 1.22.51
NONE 0 0
0.25 0 1
0.75 1 0
0.5 1 1