Keyboard shortcuts

Press or to navigate between chapters

Press ? to show this help

Press Esc to hide this help

Ethernet MACs

Tile EMAC

Cells: 10

Bels EMAC_V4

virtex5 EMAC bel EMAC_V4 pins
PinDirectionEMAC
RESETinCELL[8].IMUX_CTRL_SITE[0]
DCREMACCLKinCELL[5].IMUX_CLK[0] invert by !MAIN[5][27][43]
DCREMACENABLEinCELL[4].IMUX_IMUX_DELAY[27]
DCREMACREADinCELL[4].IMUX_IMUX_DELAY[26]
DCREMACWRITEinCELL[4].IMUX_IMUX_DELAY[25]
DCREMACABUS[0]inCELL[0].IMUX_IMUX_DELAY[24]
DCREMACABUS[1]inCELL[1].IMUX_IMUX_DELAY[24]
DCREMACABUS[2]inCELL[2].IMUX_IMUX_DELAY[22]
DCREMACABUS[3]inCELL[3].IMUX_IMUX_DELAY[23]
DCREMACABUS[4]inCELL[4].IMUX_IMUX_DELAY[20]
DCREMACABUS[5]inCELL[5].IMUX_IMUX_DELAY[21]
DCREMACABUS[6]inCELL[6].IMUX_IMUX_DELAY[21]
DCREMACABUS[7]inCELL[7].IMUX_IMUX_DELAY[21]
DCREMACABUS[8]inCELL[8].IMUX_IMUX_DELAY[20]
DCREMACABUS[9]inCELL[9].IMUX_IMUX_DELAY[22]
DCREMACDBUS[0]inCELL[9].IMUX_IMUX_DELAY[23]
DCREMACDBUS[1]inCELL[9].IMUX_IMUX_DELAY[24]
DCREMACDBUS[2]inCELL[9].IMUX_IMUX_DELAY[25]
DCREMACDBUS[3]inCELL[9].IMUX_IMUX_DELAY[26]
DCREMACDBUS[4]inCELL[8].IMUX_IMUX_DELAY[21]
DCREMACDBUS[5]inCELL[8].IMUX_IMUX_DELAY[22]
DCREMACDBUS[6]inCELL[8].IMUX_IMUX_DELAY[23]
DCREMACDBUS[7]inCELL[8].IMUX_IMUX_DELAY[24]
DCREMACDBUS[8]inCELL[7].IMUX_IMUX_DELAY[22]
DCREMACDBUS[9]inCELL[7].IMUX_IMUX_DELAY[23]
DCREMACDBUS[10]inCELL[7].IMUX_IMUX_DELAY[24]
DCREMACDBUS[11]inCELL[7].IMUX_IMUX_DELAY[25]
DCREMACDBUS[12]inCELL[6].IMUX_IMUX_DELAY[22]
DCREMACDBUS[13]inCELL[6].IMUX_IMUX_DELAY[23]
DCREMACDBUS[14]inCELL[6].IMUX_IMUX_DELAY[24]
DCREMACDBUS[15]inCELL[6].IMUX_IMUX_DELAY[25]
DCREMACDBUS[16]inCELL[5].IMUX_IMUX_DELAY[22]
DCREMACDBUS[17]inCELL[5].IMUX_IMUX_DELAY[23]
DCREMACDBUS[18]inCELL[5].IMUX_IMUX_DELAY[24]
DCREMACDBUS[19]inCELL[5].IMUX_IMUX_DELAY[25]
DCREMACDBUS[20]inCELL[4].IMUX_IMUX_DELAY[21]
DCREMACDBUS[21]inCELL[4].IMUX_IMUX_DELAY[22]
DCREMACDBUS[22]inCELL[4].IMUX_IMUX_DELAY[23]
DCREMACDBUS[23]inCELL[4].IMUX_IMUX_DELAY[24]
DCREMACDBUS[24]inCELL[3].IMUX_IMUX_DELAY[24]
DCREMACDBUS[25]inCELL[3].IMUX_IMUX_DELAY[25]
DCREMACDBUS[26]inCELL[3].IMUX_IMUX_DELAY[26]
DCREMACDBUS[27]inCELL[3].IMUX_IMUX_DELAY[27]
DCREMACDBUS[28]inCELL[2].IMUX_IMUX_DELAY[23]
DCREMACDBUS[29]inCELL[2].IMUX_IMUX_DELAY[24]
DCREMACDBUS[30]inCELL[2].IMUX_IMUX_DELAY[25]
DCREMACDBUS[31]inCELL[2].IMUX_IMUX_DELAY[26]
HOSTCLKinCELL[5].IMUX_CLK[1] invert by !MAIN[4][26][18]
HOSTREQinCELL[2].IMUX_IMUX_DELAY[16]
HOSTOPCODE[0]inCELL[3].IMUX_IMUX_DELAY[17]
HOSTOPCODE[1]inCELL[3].IMUX_IMUX_DELAY[16]
HOSTEMAC1SELinCELL[4].IMUX_IMUX_DELAY[14]
HOSTMIIMSELinCELL[1].IMUX_IMUX_DELAY[22]
HOSTADDR[0]inCELL[0].IMUX_IMUX_DELAY[23]
HOSTADDR[1]inCELL[1].IMUX_IMUX_DELAY[23]
HOSTADDR[2]inCELL[2].IMUX_IMUX_DELAY[17]
HOSTADDR[3]inCELL[3].IMUX_IMUX_DELAY[18]
HOSTADDR[4]inCELL[4].IMUX_IMUX_DELAY[15]
HOSTADDR[5]inCELL[5].IMUX_IMUX_DELAY[16]
HOSTADDR[6]inCELL[6].IMUX_IMUX_DELAY[16]
HOSTADDR[7]inCELL[7].IMUX_IMUX_DELAY[16]
HOSTADDR[8]inCELL[8].IMUX_IMUX_DELAY[15]
HOSTADDR[9]inCELL[9].IMUX_IMUX_DELAY[17]
HOSTWRDATA[0]inCELL[9].IMUX_IMUX_DELAY[18]
HOSTWRDATA[1]inCELL[9].IMUX_IMUX_DELAY[19]
HOSTWRDATA[2]inCELL[9].IMUX_IMUX_DELAY[20]
HOSTWRDATA[3]inCELL[9].IMUX_IMUX_DELAY[21]
HOSTWRDATA[4]inCELL[8].IMUX_IMUX_DELAY[16]
HOSTWRDATA[5]inCELL[8].IMUX_IMUX_DELAY[17]
HOSTWRDATA[6]inCELL[8].IMUX_IMUX_DELAY[18]
HOSTWRDATA[7]inCELL[8].IMUX_IMUX_DELAY[19]
HOSTWRDATA[8]inCELL[7].IMUX_IMUX_DELAY[17]
HOSTWRDATA[9]inCELL[7].IMUX_IMUX_DELAY[18]
HOSTWRDATA[10]inCELL[7].IMUX_IMUX_DELAY[19]
HOSTWRDATA[11]inCELL[7].IMUX_IMUX_DELAY[20]
HOSTWRDATA[12]inCELL[6].IMUX_IMUX_DELAY[17]
HOSTWRDATA[13]inCELL[6].IMUX_IMUX_DELAY[18]
HOSTWRDATA[14]inCELL[6].IMUX_IMUX_DELAY[19]
HOSTWRDATA[15]inCELL[6].IMUX_IMUX_DELAY[20]
HOSTWRDATA[16]inCELL[5].IMUX_IMUX_DELAY[17]
HOSTWRDATA[17]inCELL[5].IMUX_IMUX_DELAY[18]
HOSTWRDATA[18]inCELL[5].IMUX_IMUX_DELAY[19]
HOSTWRDATA[19]inCELL[5].IMUX_IMUX_DELAY[20]
HOSTWRDATA[20]inCELL[4].IMUX_IMUX_DELAY[16]
HOSTWRDATA[21]inCELL[4].IMUX_IMUX_DELAY[17]
HOSTWRDATA[22]inCELL[4].IMUX_IMUX_DELAY[18]
HOSTWRDATA[23]inCELL[4].IMUX_IMUX_DELAY[19]
HOSTWRDATA[24]inCELL[3].IMUX_IMUX_DELAY[19]
HOSTWRDATA[25]inCELL[3].IMUX_IMUX_DELAY[20]
HOSTWRDATA[26]inCELL[3].IMUX_IMUX_DELAY[21]
HOSTWRDATA[27]inCELL[3].IMUX_IMUX_DELAY[22]
HOSTWRDATA[28]inCELL[2].IMUX_IMUX_DELAY[18]
HOSTWRDATA[29]inCELL[2].IMUX_IMUX_DELAY[19]
HOSTWRDATA[30]inCELL[2].IMUX_IMUX_DELAY[20]
HOSTWRDATA[31]inCELL[2].IMUX_IMUX_DELAY[21]
CLIENTEMAC0DCMLOCKEDinCELL[4].IMUX_IMUX_DELAY[6]
CLIENTEMAC0PAUSEREQinCELL[5].IMUX_IMUX_DELAY[4]
CLIENTEMAC0PAUSEVAL[0]inCELL[4].IMUX_IMUX_DELAY[5]
CLIENTEMAC0PAUSEVAL[1]inCELL[4].IMUX_IMUX_DELAY[4]
CLIENTEMAC0PAUSEVAL[2]inCELL[4].IMUX_IMUX_DELAY[3]
CLIENTEMAC0PAUSEVAL[3]inCELL[4].IMUX_IMUX_DELAY[2]
CLIENTEMAC0PAUSEVAL[4]inCELL[4].IMUX_IMUX_DELAY[1]
CLIENTEMAC0PAUSEVAL[5]inCELL[5].IMUX_IMUX_DELAY[15]
CLIENTEMAC0PAUSEVAL[6]inCELL[5].IMUX_IMUX_DELAY[14]
CLIENTEMAC0PAUSEVAL[7]inCELL[5].IMUX_IMUX_DELAY[13]
CLIENTEMAC0PAUSEVAL[8]inCELL[5].IMUX_IMUX_DELAY[12]
CLIENTEMAC0PAUSEVAL[9]inCELL[5].IMUX_IMUX_DELAY[11]
CLIENTEMAC0PAUSEVAL[10]inCELL[5].IMUX_IMUX_DELAY[10]
CLIENTEMAC0PAUSEVAL[11]inCELL[5].IMUX_IMUX_DELAY[9]
CLIENTEMAC0PAUSEVAL[12]inCELL[5].IMUX_IMUX_DELAY[8]
CLIENTEMAC0PAUSEVAL[13]inCELL[5].IMUX_IMUX_DELAY[7]
CLIENTEMAC0PAUSEVAL[14]inCELL[5].IMUX_IMUX_DELAY[6]
CLIENTEMAC0PAUSEVAL[15]inCELL[5].IMUX_IMUX_DELAY[5]
CLIENTEMAC0RXCLIENTCLKINinCELL[6].IMUX_CLK[0] invert by !MAIN[5][27][41]
CLIENTEMAC0TXCLIENTCLKINinCELL[7].IMUX_CLK[0] invert by !MAIN[5][27][36]
CLIENTEMAC0TXD[0]inCELL[6].IMUX_IMUX_DELAY[15]
CLIENTEMAC0TXD[1]inCELL[6].IMUX_IMUX_DELAY[14]
CLIENTEMAC0TXD[2]inCELL[7].IMUX_IMUX_DELAY[15]
CLIENTEMAC0TXD[3]inCELL[7].IMUX_IMUX_DELAY[14]
CLIENTEMAC0TXD[4]inCELL[8].IMUX_IMUX_DELAY[14]
CLIENTEMAC0TXD[5]inCELL[8].IMUX_IMUX_DELAY[13]
CLIENTEMAC0TXD[6]inCELL[9].IMUX_IMUX_DELAY[16]
CLIENTEMAC0TXD[7]inCELL[9].IMUX_IMUX_DELAY[15]
CLIENTEMAC0TXD[8]inCELL[6].IMUX_IMUX_DELAY[13]
CLIENTEMAC0TXD[9]inCELL[6].IMUX_IMUX_DELAY[12]
CLIENTEMAC0TXD[10]inCELL[7].IMUX_IMUX_DELAY[13]
CLIENTEMAC0TXD[11]inCELL[7].IMUX_IMUX_DELAY[12]
CLIENTEMAC0TXD[12]inCELL[8].IMUX_IMUX_DELAY[12]
CLIENTEMAC0TXD[13]inCELL[8].IMUX_IMUX_DELAY[11]
CLIENTEMAC0TXD[14]inCELL[9].IMUX_IMUX_DELAY[14]
CLIENTEMAC0TXD[15]inCELL[9].IMUX_IMUX_DELAY[13]
CLIENTEMAC0TXDVLDinCELL[6].IMUX_IMUX_DELAY[7]
CLIENTEMAC0TXDVLDMSWinCELL[6].IMUX_IMUX_DELAY[8]
CLIENTEMAC0TXFIRSTBYTEinCELL[6].IMUX_IMUX_DELAY[10]
CLIENTEMAC0TXIFGDELAY[0]inCELL[5].IMUX_IMUX_DELAY[3]
CLIENTEMAC0TXIFGDELAY[1]inCELL[5].IMUX_IMUX_DELAY[2]
CLIENTEMAC0TXIFGDELAY[2]inCELL[5].IMUX_IMUX_DELAY[1]
CLIENTEMAC0TXIFGDELAY[3]inCELL[6].IMUX_IMUX_DELAY[2]
CLIENTEMAC0TXIFGDELAY[4]inCELL[6].IMUX_IMUX_DELAY[1]
CLIENTEMAC0TXIFGDELAY[5]inCELL[7].IMUX_IMUX_DELAY[11]
CLIENTEMAC0TXIFGDELAY[6]inCELL[7].IMUX_IMUX_DELAY[10]
CLIENTEMAC0TXIFGDELAY[7]inCELL[6].IMUX_IMUX_DELAY[11]
CLIENTEMAC0TXUNDERRUNinCELL[6].IMUX_IMUX_DELAY[9]
EMAC0TIBUS[0]inCELL[8].IMUX_IMUX_DELAY[25]
EMAC0TIBUS[1]inCELL[8].IMUX_IMUX_DELAY[26]
EMAC0TIBUS[2]inCELL[7].IMUX_IMUX_DELAY[26]
EMAC0TIBUS[3]inCELL[6].IMUX_IMUX_DELAY[26]
EMAC0TIBUS[4]inCELL[5].IMUX_IMUX_DELAY[26]
PHYEMAC0COLinCELL[8].IMUX_IMUX_DELAY[9]
PHYEMAC0CRSinCELL[8].IMUX_IMUX_DELAY[8]
PHYEMAC0GTXCLKinCELL[8].IMUX_CLK[1] invert by !MAIN[5][26][35]
PHYEMAC0MCLKINinCELL[8].IMUX_CLK[0] invert by !MAIN[5][26][34]
PHYEMAC0MDINinCELL[8].IMUX_IMUX_DELAY[2]
PHYEMAC0MIITXCLKinCELL[9].IMUX_CLK[1] invert by !MAIN[5][27][33]
PHYEMAC0PHYAD[0]inCELL[8].IMUX_IMUX_DELAY[7]
PHYEMAC0PHYAD[1]inCELL[8].IMUX_IMUX_DELAY[6]
PHYEMAC0PHYAD[2]inCELL[8].IMUX_IMUX_DELAY[5]
PHYEMAC0PHYAD[3]inCELL[8].IMUX_IMUX_DELAY[4]
PHYEMAC0PHYAD[4]inCELL[8].IMUX_IMUX_DELAY[3]
PHYEMAC0RXBUFERRinCELL[9].IMUX_IMUX_DELAY[10]
PHYEMAC0RXBUFSTATUS[0]inCELL[9].IMUX_IMUX_DELAY[9]
PHYEMAC0RXBUFSTATUS[1]inCELL[9].IMUX_IMUX_DELAY[8]
PHYEMAC0RXCHARISCOMMAinCELL[9].IMUX_IMUX_DELAY[6]
PHYEMAC0RXCHARISKinCELL[9].IMUX_IMUX_DELAY[5]
PHYEMAC0RXCHECKINGCRCinCELL[9].IMUX_IMUX_DELAY[2]
PHYEMAC0RXCLKinCELL[9].IMUX_CLK[0] invert by !MAIN[5][26][30]
PHYEMAC0RXCLKCORCNT[0]inCELL[6].IMUX_IMUX_DELAY[3]
PHYEMAC0RXCLKCORCNT[1]inCELL[9].IMUX_IMUX_DELAY[12]
PHYEMAC0RXCLKCORCNT[2]inCELL[9].IMUX_IMUX_DELAY[11]
PHYEMAC0RXCOMMADETinCELL[9].IMUX_IMUX_DELAY[1]
PHYEMAC0RXD[0]inCELL[7].IMUX_IMUX_DELAY[7]
PHYEMAC0RXD[1]inCELL[7].IMUX_IMUX_DELAY[6]
PHYEMAC0RXD[2]inCELL[7].IMUX_IMUX_DELAY[5]
PHYEMAC0RXD[3]inCELL[7].IMUX_IMUX_DELAY[4]
PHYEMAC0RXD[4]inCELL[7].IMUX_IMUX_DELAY[3]
PHYEMAC0RXD[5]inCELL[7].IMUX_IMUX_DELAY[2]
PHYEMAC0RXD[6]inCELL[7].IMUX_IMUX_DELAY[1]
PHYEMAC0RXD[7]inCELL[8].IMUX_IMUX_DELAY[10]
PHYEMAC0RXDISPERRinCELL[9].IMUX_IMUX_DELAY[4]
PHYEMAC0RXDVinCELL[7].IMUX_IMUX_DELAY[8]
PHYEMAC0RXERinCELL[7].IMUX_IMUX_DELAY[9]
PHYEMAC0RXLOSSOFSYNC[0]inCELL[6].IMUX_IMUX_DELAY[5]
PHYEMAC0RXLOSSOFSYNC[1]inCELL[6].IMUX_IMUX_DELAY[4]
PHYEMAC0RXNOTINTABLEinCELL[9].IMUX_IMUX_DELAY[3]
PHYEMAC0RXRUNDISPinCELL[9].IMUX_IMUX_DELAY[7]
PHYEMAC0SIGNALDETinCELL[8].IMUX_IMUX_DELAY[1]
PHYEMAC0TXBUFERRinCELL[6].IMUX_IMUX_DELAY[6]
PHYEMAC0TXGMIIMIICLKINinCELL[7].IMUX_CLK[1] invert by !MAIN[5][27][39]
CLIENTEMAC1DCMLOCKEDinCELL[4].IMUX_IMUX_DELAY[9]
CLIENTEMAC1PAUSEREQinCELL[3].IMUX_IMUX_DELAY[9]
CLIENTEMAC1PAUSEVAL[0]inCELL[4].IMUX_IMUX_DELAY[8]
CLIENTEMAC1PAUSEVAL[1]inCELL[4].IMUX_IMUX_DELAY[7]
CLIENTEMAC1PAUSEVAL[2]inCELL[1].IMUX_IMUX_DELAY[6]
CLIENTEMAC1PAUSEVAL[3]inCELL[1].IMUX_IMUX_DELAY[5]
CLIENTEMAC1PAUSEVAL[4]inCELL[1].IMUX_IMUX_DELAY[4]
CLIENTEMAC1PAUSEVAL[5]inCELL[1].IMUX_IMUX_DELAY[3]
CLIENTEMAC1PAUSEVAL[6]inCELL[1].IMUX_IMUX_DELAY[2]
CLIENTEMAC1PAUSEVAL[7]inCELL[1].IMUX_IMUX_DELAY[1]
CLIENTEMAC1PAUSEVAL[8]inCELL[2].IMUX_IMUX_DELAY[8]
CLIENTEMAC1PAUSEVAL[9]inCELL[2].IMUX_IMUX_DELAY[7]
CLIENTEMAC1PAUSEVAL[10]inCELL[2].IMUX_IMUX_DELAY[6]
CLIENTEMAC1PAUSEVAL[11]inCELL[2].IMUX_IMUX_DELAY[5]
CLIENTEMAC1PAUSEVAL[12]inCELL[2].IMUX_IMUX_DELAY[4]
CLIENTEMAC1PAUSEVAL[13]inCELL[2].IMUX_IMUX_DELAY[3]
CLIENTEMAC1PAUSEVAL[14]inCELL[2].IMUX_IMUX_DELAY[2]
CLIENTEMAC1PAUSEVAL[15]inCELL[2].IMUX_IMUX_DELAY[1]
CLIENTEMAC1RXCLIENTCLKINinCELL[3].IMUX_CLK[0] invert by !MAIN[4][26][20]
CLIENTEMAC1TXCLIENTCLKINinCELL[2].IMUX_CLK[0] invert by !MAIN[4][27][21]
CLIENTEMAC1TXD[0]inCELL[0].IMUX_IMUX_DELAY[22]
CLIENTEMAC1TXD[1]inCELL[0].IMUX_IMUX_DELAY[21]
CLIENTEMAC1TXD[2]inCELL[1].IMUX_IMUX_DELAY[21]
CLIENTEMAC1TXD[3]inCELL[1].IMUX_IMUX_DELAY[20]
CLIENTEMAC1TXD[4]inCELL[2].IMUX_IMUX_DELAY[12]
CLIENTEMAC1TXD[5]inCELL[2].IMUX_IMUX_DELAY[11]
CLIENTEMAC1TXD[6]inCELL[3].IMUX_IMUX_DELAY[13]
CLIENTEMAC1TXD[7]inCELL[3].IMUX_IMUX_DELAY[12]
CLIENTEMAC1TXD[8]inCELL[0].IMUX_IMUX_DELAY[20]
CLIENTEMAC1TXD[9]inCELL[0].IMUX_IMUX_DELAY[19]
CLIENTEMAC1TXD[10]inCELL[1].IMUX_IMUX_DELAY[19]
CLIENTEMAC1TXD[11]inCELL[1].IMUX_IMUX_DELAY[18]
CLIENTEMAC1TXD[12]inCELL[2].IMUX_IMUX_DELAY[10]
CLIENTEMAC1TXD[13]inCELL[2].IMUX_IMUX_DELAY[9]
CLIENTEMAC1TXD[14]inCELL[3].IMUX_IMUX_DELAY[11]
CLIENTEMAC1TXD[15]inCELL[3].IMUX_IMUX_DELAY[10]
CLIENTEMAC1TXDVLDinCELL[2].IMUX_IMUX_DELAY[13]
CLIENTEMAC1TXDVLDMSWinCELL[4].IMUX_IMUX_DELAY[10]
CLIENTEMAC1TXFIRSTBYTEinCELL[4].IMUX_IMUX_DELAY[12]
CLIENTEMAC1TXIFGDELAY[0]inCELL[3].IMUX_IMUX_DELAY[8]
CLIENTEMAC1TXIFGDELAY[1]inCELL[3].IMUX_IMUX_DELAY[7]
CLIENTEMAC1TXIFGDELAY[2]inCELL[3].IMUX_IMUX_DELAY[6]
CLIENTEMAC1TXIFGDELAY[3]inCELL[3].IMUX_IMUX_DELAY[5]
CLIENTEMAC1TXIFGDELAY[4]inCELL[3].IMUX_IMUX_DELAY[4]
CLIENTEMAC1TXIFGDELAY[5]inCELL[3].IMUX_IMUX_DELAY[3]
CLIENTEMAC1TXIFGDELAY[6]inCELL[3].IMUX_IMUX_DELAY[2]
CLIENTEMAC1TXIFGDELAY[7]inCELL[3].IMUX_IMUX_DELAY[1]
CLIENTEMAC1TXUNDERRUNinCELL[4].IMUX_IMUX_DELAY[11]
EMAC1TIBUS[0]inCELL[1].IMUX_IMUX_DELAY[25]
EMAC1TIBUS[1]inCELL[1].IMUX_IMUX_DELAY[26]
EMAC1TIBUS[2]inCELL[1].IMUX_IMUX_DELAY[27]
EMAC1TIBUS[3]inCELL[0].IMUX_IMUX_DELAY[25]
EMAC1TIBUS[4]inCELL[0].IMUX_IMUX_DELAY[26]
PHYEMAC1COLinCELL[2].IMUX_IMUX_DELAY[15]
PHYEMAC1CRSinCELL[2].IMUX_IMUX_DELAY[14]
PHYEMAC1GTXCLKinCELL[1].IMUX_CLK[0] invert by !MAIN[4][26][25]
PHYEMAC1MCLKINinCELL[0].IMUX_CLK[0] invert by !MAIN[4][26][27]
PHYEMAC1MDINinCELL[0].IMUX_IMUX_DELAY[15]
PHYEMAC1MIITXCLKinCELL[0].IMUX_CLK[1] invert by !MAIN[4][27][29]
PHYEMAC1PHYAD[0]inCELL[3].IMUX_IMUX_DELAY[15]
PHYEMAC1PHYAD[1]inCELL[3].IMUX_IMUX_DELAY[14]
PHYEMAC1PHYAD[2]inCELL[0].IMUX_IMUX_DELAY[18]
PHYEMAC1PHYAD[3]inCELL[0].IMUX_IMUX_DELAY[17]
PHYEMAC1PHYAD[4]inCELL[0].IMUX_IMUX_DELAY[16]
PHYEMAC1RXBUFERRinCELL[0].IMUX_IMUX_DELAY[7]
PHYEMAC1RXBUFSTATUS[0]inCELL[0].IMUX_IMUX_DELAY[6]
PHYEMAC1RXBUFSTATUS[1]inCELL[0].IMUX_IMUX_DELAY[5]
PHYEMAC1RXCHARISCOMMAinCELL[0].IMUX_IMUX_DELAY[3]
PHYEMAC1RXCHARISKinCELL[0].IMUX_IMUX_DELAY[2]
PHYEMAC1RXCHECKINGCRCinCELL[1].IMUX_IMUX_DELAY[17]
PHYEMAC1RXCLKinCELL[1].IMUX_CLK[1] invert by !MAIN[4][27][26]
PHYEMAC1RXCLKCORCNT[0]inCELL[0].IMUX_IMUX_DELAY[10]
PHYEMAC1RXCLKCORCNT[1]inCELL[0].IMUX_IMUX_DELAY[9]
PHYEMAC1RXCLKCORCNT[2]inCELL[0].IMUX_IMUX_DELAY[8]
PHYEMAC1RXCOMMADETinCELL[1].IMUX_IMUX_DELAY[16]
PHYEMAC1RXD[0]inCELL[1].IMUX_IMUX_DELAY[13]
PHYEMAC1RXD[1]inCELL[1].IMUX_IMUX_DELAY[12]
PHYEMAC1RXD[2]inCELL[1].IMUX_IMUX_DELAY[11]
PHYEMAC1RXD[3]inCELL[1].IMUX_IMUX_DELAY[10]
PHYEMAC1RXD[4]inCELL[1].IMUX_IMUX_DELAY[9]
PHYEMAC1RXD[5]inCELL[1].IMUX_IMUX_DELAY[8]
PHYEMAC1RXD[6]inCELL[1].IMUX_IMUX_DELAY[7]
PHYEMAC1RXD[7]inCELL[4].IMUX_IMUX_DELAY[13]
PHYEMAC1RXDISPERRinCELL[0].IMUX_IMUX_DELAY[1]
PHYEMAC1RXDVinCELL[1].IMUX_IMUX_DELAY[14]
PHYEMAC1RXERinCELL[1].IMUX_IMUX_DELAY[15]
PHYEMAC1RXLOSSOFSYNC[0]inCELL[0].IMUX_IMUX_DELAY[12]
PHYEMAC1RXLOSSOFSYNC[1]inCELL[0].IMUX_IMUX_DELAY[11]
PHYEMAC1RXNOTINTABLEinCELL[0].IMUX_IMUX_DELAY[0]
PHYEMAC1RXRUNDISPinCELL[0].IMUX_IMUX_DELAY[4]
PHYEMAC1SIGNALDETinCELL[0].IMUX_IMUX_DELAY[14]
PHYEMAC1TXBUFERRinCELL[0].IMUX_IMUX_DELAY[13]
PHYEMAC1TXGMIIMIICLKINinCELL[2].IMUX_CLK[1] invert by !MAIN[4][27][23]
TESTSELIinCELL[4].IMUX_IMUX_DELAY[0]
TSTSEEMACIinCELL[3].IMUX_IMUX_DELAY[0]
TSTSIEMACI[0]inCELL[9].IMUX_IMUX_DELAY[0]
TSTSIEMACI[1]inCELL[8].IMUX_IMUX_DELAY[0]
TSTSIEMACI[2]inCELL[7].IMUX_IMUX_DELAY[0]
TSTSIEMACI[3]inCELL[6].IMUX_IMUX_DELAY[0]
TSTSIEMACI[4]inCELL[5].IMUX_IMUX_DELAY[0]
TSTSIEMACI[5]inCELL[2].IMUX_IMUX_DELAY[0]
TSTSIEMACI[6]inCELL[1].IMUX_IMUX_DELAY[0]
EMACDCRACKoutCELL[1].OUT_BEL[21]
EMACDCRDBUS[0]outCELL[9].OUT_BEL[20]
EMACDCRDBUS[1]outCELL[9].OUT_BEL[21]
EMACDCRDBUS[2]outCELL[9].OUT_BEL[22]
EMACDCRDBUS[3]outCELL[9].OUT_BEL[23]
EMACDCRDBUS[4]outCELL[8].OUT_BEL[15]
EMACDCRDBUS[5]outCELL[8].OUT_BEL[16]
EMACDCRDBUS[6]outCELL[8].OUT_BEL[17]
EMACDCRDBUS[7]outCELL[8].OUT_BEL[18]
EMACDCRDBUS[8]outCELL[7].OUT_BEL[16]
EMACDCRDBUS[9]outCELL[7].OUT_BEL[17]
EMACDCRDBUS[10]outCELL[7].OUT_BEL[18]
EMACDCRDBUS[11]outCELL[7].OUT_BEL[19]
EMACDCRDBUS[12]outCELL[6].OUT_BEL[15]
EMACDCRDBUS[13]outCELL[6].OUT_BEL[16]
EMACDCRDBUS[14]outCELL[6].OUT_BEL[17]
EMACDCRDBUS[15]outCELL[6].OUT_BEL[18]
EMACDCRDBUS[16]outCELL[5].OUT_BEL[14]
EMACDCRDBUS[17]outCELL[5].OUT_BEL[15]
EMACDCRDBUS[18]outCELL[5].OUT_BEL[16]
EMACDCRDBUS[19]outCELL[5].OUT_BEL[17]
EMACDCRDBUS[20]outCELL[4].OUT_BEL[15]
EMACDCRDBUS[21]outCELL[4].OUT_BEL[16]
EMACDCRDBUS[22]outCELL[4].OUT_BEL[17]
EMACDCRDBUS[23]outCELL[4].OUT_BEL[18]
EMACDCRDBUS[24]outCELL[3].OUT_BEL[17]
EMACDCRDBUS[25]outCELL[3].OUT_BEL[18]
EMACDCRDBUS[26]outCELL[3].OUT_BEL[19]
EMACDCRDBUS[27]outCELL[3].OUT_BEL[20]
EMACDCRDBUS[28]outCELL[2].OUT_BEL[15]
EMACDCRDBUS[29]outCELL[2].OUT_BEL[16]
EMACDCRDBUS[30]outCELL[2].OUT_BEL[17]
EMACDCRDBUS[31]outCELL[2].OUT_BEL[18]
DCRHOSTDONEIRoutCELL[1].OUT_BEL[22]
HOSTMIIMRDYoutCELL[1].OUT_BEL[20]
HOSTRDDATA[0]outCELL[9].OUT_BEL[19]
HOSTRDDATA[1]outCELL[9].OUT_BEL[18]
HOSTRDDATA[2]outCELL[9].OUT_BEL[17]
HOSTRDDATA[3]outCELL[9].OUT_BEL[16]
HOSTRDDATA[4]outCELL[8].OUT_BEL[14]
HOSTRDDATA[5]outCELL[8].OUT_BEL[13]
HOSTRDDATA[6]outCELL[8].OUT_BEL[12]
HOSTRDDATA[7]outCELL[8].OUT_BEL[11]
HOSTRDDATA[8]outCELL[7].OUT_BEL[14]
HOSTRDDATA[9]outCELL[7].OUT_BEL[13]
HOSTRDDATA[10]outCELL[7].OUT_BEL[12]
HOSTRDDATA[11]outCELL[7].OUT_BEL[11]
HOSTRDDATA[12]outCELL[6].OUT_BEL[14]
HOSTRDDATA[13]outCELL[6].OUT_BEL[13]
HOSTRDDATA[14]outCELL[6].OUT_BEL[12]
HOSTRDDATA[15]outCELL[6].OUT_BEL[11]
HOSTRDDATA[16]outCELL[5].OUT_BEL[13]
HOSTRDDATA[17]outCELL[5].OUT_BEL[12]
HOSTRDDATA[18]outCELL[5].OUT_BEL[11]
HOSTRDDATA[19]outCELL[5].OUT_BEL[10]
HOSTRDDATA[20]outCELL[4].OUT_BEL[14]
HOSTRDDATA[21]outCELL[4].OUT_BEL[13]
HOSTRDDATA[22]outCELL[4].OUT_BEL[12]
HOSTRDDATA[23]outCELL[4].OUT_BEL[11]
HOSTRDDATA[24]outCELL[3].OUT_BEL[16]
HOSTRDDATA[25]outCELL[3].OUT_BEL[15]
HOSTRDDATA[26]outCELL[3].OUT_BEL[14]
HOSTRDDATA[27]outCELL[3].OUT_BEL[13]
HOSTRDDATA[28]outCELL[2].OUT_BEL[13]
HOSTRDDATA[29]outCELL[2].OUT_BEL[12]
HOSTRDDATA[30]outCELL[2].OUT_BEL[11]
HOSTRDDATA[31]outCELL[2].OUT_BEL[10]
EMAC0CLIENTANINTERRUPToutCELL[4].OUT_BEL[2]
EMAC0CLIENTRXBADFRAMEoutCELL[4].OUT_BEL[8]
EMAC0CLIENTRXCLIENTCLKOUToutCELL[4].OUT_BEL[4]
EMAC0CLIENTRXD[0]outCELL[6].OUT_BEL[10]
EMAC0CLIENTRXD[1]outCELL[6].OUT_BEL[9]
EMAC0CLIENTRXD[2]outCELL[7].OUT_BEL[10]
EMAC0CLIENTRXD[3]outCELL[7].OUT_BEL[9]
EMAC0CLIENTRXD[4]outCELL[8].OUT_BEL[10]
EMAC0CLIENTRXD[5]outCELL[8].OUT_BEL[9]
EMAC0CLIENTRXD[6]outCELL[9].OUT_BEL[15]
EMAC0CLIENTRXD[7]outCELL[9].OUT_BEL[14]
EMAC0CLIENTRXD[8]outCELL[6].OUT_BEL[8]
EMAC0CLIENTRXD[9]outCELL[6].OUT_BEL[7]
EMAC0CLIENTRXD[10]outCELL[7].OUT_BEL[8]
EMAC0CLIENTRXD[11]outCELL[7].OUT_BEL[7]
EMAC0CLIENTRXD[12]outCELL[8].OUT_BEL[8]
EMAC0CLIENTRXD[13]outCELL[8].OUT_BEL[7]
EMAC0CLIENTRXD[14]outCELL[9].OUT_BEL[13]
EMAC0CLIENTRXD[15]outCELL[9].OUT_BEL[12]
EMAC0CLIENTRXDVLDoutCELL[4].OUT_BEL[5]
EMAC0CLIENTRXDVLDMSWoutCELL[4].OUT_BEL[6]
EMAC0CLIENTRXDVREG6outCELL[4].OUT_BEL[9]
EMAC0CLIENTRXFRAMEDROPoutCELL[4].OUT_BEL[10]
EMAC0CLIENTRXGOODFRAMEoutCELL[4].OUT_BEL[7]
EMAC0CLIENTRXSTATS[0]outCELL[6].OUT_BEL[6]
EMAC0CLIENTRXSTATS[1]outCELL[7].OUT_BEL[6]
EMAC0CLIENTRXSTATS[2]outCELL[7].OUT_BEL[5]
EMAC0CLIENTRXSTATS[3]outCELL[8].OUT_BEL[6]
EMAC0CLIENTRXSTATS[4]outCELL[8].OUT_BEL[5]
EMAC0CLIENTRXSTATS[5]outCELL[9].OUT_BEL[11]
EMAC0CLIENTRXSTATS[6]outCELL[9].OUT_BEL[10]
EMAC0CLIENTRXSTATSBYTEVLDoutCELL[5].OUT_BEL[9]
EMAC0CLIENTRXSTATSVLDoutCELL[5].OUT_BEL[8]
EMAC0CLIENTTXACKoutCELL[5].OUT_BEL[3]
EMAC0CLIENTTXCLIENTCLKOUToutCELL[4].OUT_BEL[3]
EMAC0CLIENTTXCOLLISIONoutCELL[5].OUT_BEL[4]
EMAC0CLIENTTXRETRANSMIToutCELL[5].OUT_BEL[5]
EMAC0CLIENTTXSTATSoutCELL[5].OUT_BEL[6]
EMAC0CLIENTTXSTATSBYTEVLDoutCELL[4].OUT_BEL[1]
EMAC0CLIENTTXSTATSVLDoutCELL[5].OUT_BEL[7]
EMAC0TOBUS[0]outCELL[8].OUT_BEL[19]
EMAC0TOBUS[1]outCELL[7].OUT_BEL[20]
EMAC0TOBUS[2]outCELL[6].OUT_BEL[19]
EMAC0TOBUS[3]outCELL[6].OUT_BEL[20]
EMAC0TOBUS[4]outCELL[5].OUT_BEL[18]
EMAC0PHYENCOMMAALIGNoutCELL[9].OUT_BEL[5]
EMAC0PHYLOOPBACKMSBoutCELL[9].OUT_BEL[4]
EMAC0PHYMCLKOUToutCELL[9].OUT_BEL[9]
EMAC0PHYMDOUToutCELL[8].OUT_BEL[2]
EMAC0PHYMDTRIoutCELL[8].OUT_BEL[1]
EMAC0PHYMGTRXRESEToutCELL[9].OUT_BEL[6]
EMAC0PHYMGTTXRESEToutCELL[9].OUT_BEL[7]
EMAC0PHYPOWERDOWNoutCELL[9].OUT_BEL[8]
EMAC0PHYSYNCACQSTATUSoutCELL[8].OUT_BEL[3]
EMAC0PHYTXCHARDISPMODEoutCELL[9].OUT_BEL[2]
EMAC0PHYTXCHARDISPVALoutCELL[9].OUT_BEL[3]
EMAC0PHYTXCHARISKoutCELL[9].OUT_BEL[1]
EMAC0PHYTXCLKoutCELL[8].OUT_BEL[4]
EMAC0PHYTXD[0]outCELL[6].OUT_BEL[4]
EMAC0PHYTXD[1]outCELL[6].OUT_BEL[3]
EMAC0PHYTXD[2]outCELL[6].OUT_BEL[2]
EMAC0PHYTXD[3]outCELL[6].OUT_BEL[1]
EMAC0PHYTXD[4]outCELL[7].OUT_BEL[4]
EMAC0PHYTXD[5]outCELL[7].OUT_BEL[3]
EMAC0PHYTXD[6]outCELL[7].OUT_BEL[2]
EMAC0PHYTXD[7]outCELL[7].OUT_BEL[1]
EMAC0PHYTXENoutCELL[5].OUT_BEL[1]
EMAC0PHYTXERoutCELL[5].OUT_BEL[2]
EMAC0PHYTXGMIIMIICLKOUToutCELL[6].OUT_BEL[5]
EMAC0SPEEDIS10100outCELL[7].OUT_BEL[15]
EMAC1CLIENTANINTERRUPToutCELL[1].OUT_BEL[8]
EMAC1CLIENTRXBADFRAMEoutCELL[2].OUT_BEL[2]
EMAC1CLIENTRXCLIENTCLKOUToutCELL[1].OUT_BEL[9]
EMAC1CLIENTRXD[0]outCELL[3].OUT_BEL[11]
EMAC1CLIENTRXD[1]outCELL[3].OUT_BEL[10]
EMAC1CLIENTRXD[2]outCELL[3].OUT_BEL[9]
EMAC1CLIENTRXD[3]outCELL[3].OUT_BEL[8]
EMAC1CLIENTRXD[4]outCELL[3].OUT_BEL[7]
EMAC1CLIENTRXD[5]outCELL[3].OUT_BEL[6]
EMAC1CLIENTRXD[6]outCELL[3].OUT_BEL[5]
EMAC1CLIENTRXD[7]outCELL[1].OUT_BEL[18]
EMAC1CLIENTRXD[8]outCELL[1].OUT_BEL[17]
EMAC1CLIENTRXD[9]outCELL[1].OUT_BEL[16]
EMAC1CLIENTRXD[10]outCELL[1].OUT_BEL[15]
EMAC1CLIENTRXD[11]outCELL[1].OUT_BEL[14]
EMAC1CLIENTRXD[12]outCELL[1].OUT_BEL[13]
EMAC1CLIENTRXD[13]outCELL[1].OUT_BEL[12]
EMAC1CLIENTRXD[14]outCELL[1].OUT_BEL[11]
EMAC1CLIENTRXD[15]outCELL[1].OUT_BEL[10]
EMAC1CLIENTRXDVLDoutCELL[3].OUT_BEL[12]
EMAC1CLIENTRXDVLDMSWoutCELL[2].OUT_BEL[0]
EMAC1CLIENTRXDVREG6outCELL[2].OUT_BEL[3]
EMAC1CLIENTRXFRAMEDROPoutCELL[3].OUT_BEL[4]
EMAC1CLIENTRXGOODFRAMEoutCELL[2].OUT_BEL[1]
EMAC1CLIENTRXSTATS[0]outCELL[3].OUT_BEL[3]
EMAC1CLIENTRXSTATS[1]outCELL[2].OUT_BEL[9]
EMAC1CLIENTRXSTATS[2]outCELL[2].OUT_BEL[8]
EMAC1CLIENTRXSTATS[3]outCELL[2].OUT_BEL[7]
EMAC1CLIENTRXSTATS[4]outCELL[2].OUT_BEL[6]
EMAC1CLIENTRXSTATS[5]outCELL[2].OUT_BEL[5]
EMAC1CLIENTRXSTATS[6]outCELL[2].OUT_BEL[4]
EMAC1CLIENTRXSTATSBYTEVLDoutCELL[3].OUT_BEL[2]
EMAC1CLIENTRXSTATSVLDoutCELL[3].OUT_BEL[1]
EMAC1CLIENTTXACKoutCELL[1].OUT_BEL[1]
EMAC1CLIENTTXCLIENTCLKOUToutCELL[1].OUT_BEL[7]
EMAC1CLIENTTXCOLLISIONoutCELL[1].OUT_BEL[2]
EMAC1CLIENTTXRETRANSMIToutCELL[1].OUT_BEL[3]
EMAC1CLIENTTXSTATSoutCELL[1].OUT_BEL[4]
EMAC1CLIENTTXSTATSBYTEVLDoutCELL[1].OUT_BEL[6]
EMAC1CLIENTTXSTATSVLDoutCELL[1].OUT_BEL[5]
EMAC1TOBUS[0]outCELL[5].OUT_BEL[19]
EMAC1TOBUS[1]outCELL[4].OUT_BEL[19]
EMAC1TOBUS[2]outCELL[4].OUT_BEL[20]
EMAC1TOBUS[3]outCELL[2].OUT_BEL[19]
EMAC1TOBUS[4]outCELL[2].OUT_BEL[20]
EMAC1PHYENCOMMAALIGNoutCELL[0].OUT_BEL[4]
EMAC1PHYLOOPBACKMSBoutCELL[0].OUT_BEL[3]
EMAC1PHYMCLKOUToutCELL[0].OUT_BEL[8]
EMAC1PHYMDOUToutCELL[0].OUT_BEL[10]
EMAC1PHYMDTRIoutCELL[0].OUT_BEL[9]
EMAC1PHYMGTRXRESEToutCELL[0].OUT_BEL[5]
EMAC1PHYMGTTXRESEToutCELL[0].OUT_BEL[6]
EMAC1PHYPOWERDOWNoutCELL[0].OUT_BEL[7]
EMAC1PHYSYNCACQSTATUSoutCELL[0].OUT_BEL[11]
EMAC1PHYTXCHARDISPMODEoutCELL[0].OUT_BEL[1]
EMAC1PHYTXCHARDISPVALoutCELL[0].OUT_BEL[2]
EMAC1PHYTXCHARISKoutCELL[0].OUT_BEL[0]
EMAC1PHYTXCLKoutCELL[0].OUT_BEL[12]
EMAC1PHYTXD[0]outCELL[1].OUT_BEL[0]
EMAC1PHYTXD[1]outCELL[0].OUT_BEL[19]
EMAC1PHYTXD[2]outCELL[0].OUT_BEL[18]
EMAC1PHYTXD[3]outCELL[0].OUT_BEL[17]
EMAC1PHYTXD[4]outCELL[0].OUT_BEL[16]
EMAC1PHYTXD[5]outCELL[0].OUT_BEL[15]
EMAC1PHYTXD[6]outCELL[0].OUT_BEL[14]
EMAC1PHYTXD[7]outCELL[0].OUT_BEL[13]
EMAC1PHYTXENoutCELL[0].OUT_BEL[20]
EMAC1PHYTXERoutCELL[0].OUT_BEL[21]
EMAC1PHYTXGMIIMIICLKOUToutCELL[1].OUT_BEL[19]
EMAC1SPEEDIS10100outCELL[2].OUT_BEL[14]
TSTSOEMACO[0]outCELL[9].OUT_BEL[0]
TSTSOEMACO[1]outCELL[8].OUT_BEL[0]
TSTSOEMACO[2]outCELL[7].OUT_BEL[0]
TSTSOEMACO[3]outCELL[6].OUT_BEL[0]
TSTSOEMACO[4]outCELL[5].OUT_BEL[0]
TSTSOEMACO[5]outCELL[4].OUT_BEL[0]
TSTSOEMACO[6]outCELL[3].OUT_BEL[0]
virtex5 EMAC bel EMAC_V4 attribute bits
AttributeEMAC
EMAC0_1000BASEX_ENABLEMAIN[9][27][23]
EMAC0_ADDRFILTER_ENABLEMAIN[9][27][29]
EMAC0_BYTEPHYMAIN[7][26][34]
EMAC0_CONFIGVEC_79MAIN[9][26][5]
EMAC0_DCRBASEADDR bit 0MAIN[5][26][56]
EMAC0_DCRBASEADDR bit 1MAIN[5][26][54]
EMAC0_DCRBASEADDR bit 2MAIN[5][26][51]
EMAC0_DCRBASEADDR bit 3MAIN[5][27][50]
EMAC0_DCRBASEADDR bit 4MAIN[5][26][48]
EMAC0_DCRBASEADDR bit 5MAIN[5][27][47]
EMAC0_DCRBASEADDR bit 6MAIN[5][26][46]
EMAC0_DCRBASEADDR bit 7MAIN[5][27][45]
EMAC0_FUNCTION bit 0MAIN[7][26][51]
EMAC0_FUNCTION bit 1MAIN[7][26][54]
EMAC0_FUNCTION bit 2MAIN[7][26][56]
EMAC0_GTLOOPBACKMAIN[7][27][33]
EMAC0_HOST_ENABLEMAIN[9][26][25]
EMAC0_LINKTIMERVAL bit 0MAIN[7][27][36]
EMAC0_LINKTIMERVAL bit 1MAIN[7][27][39]
EMAC0_LINKTIMERVAL bit 2MAIN[7][27][41]
EMAC0_LINKTIMERVAL bit 3MAIN[7][27][43]
EMAC0_LINKTIMERVAL bit 4MAIN[7][27][45]
EMAC0_LINKTIMERVAL bit 5MAIN[7][26][46]
EMAC0_LINKTIMERVAL bit 6MAIN[7][27][47]
EMAC0_LINKTIMERVAL bit 7MAIN[7][26][48]
EMAC0_LINKTIMERVAL bit 8MAIN[7][27][50]
EMAC0_LTCHECK_DISABLEMAIN[9][26][30]
EMAC0_MDIO_ENABLEMAIN[9][27][14]
EMAC0_PAUSEADDR bit 0MAIN[7][27][29]
EMAC0_PAUSEADDR bit 1MAIN[7][26][27]
EMAC0_PAUSEADDR bit 2MAIN[7][27][26]
EMAC0_PAUSEADDR bit 3MAIN[7][26][25]
EMAC0_PAUSEADDR bit 4MAIN[7][27][23]
EMAC0_PAUSEADDR bit 5MAIN[7][27][21]
EMAC0_PAUSEADDR bit 6MAIN[7][26][20]
EMAC0_PAUSEADDR bit 7MAIN[7][26][18]
EMAC0_PAUSEADDR bit 8MAIN[7][27][17]
EMAC0_PAUSEADDR bit 9MAIN[7][27][14]
EMAC0_PAUSEADDR bit 10MAIN[7][27][12]
EMAC0_PAUSEADDR bit 11MAIN[7][26][11]
EMAC0_PAUSEADDR bit 12MAIN[7][27][10]
EMAC0_PAUSEADDR bit 13MAIN[7][27][8]
EMAC0_PAUSEADDR bit 14MAIN[7][27][6]
EMAC0_PAUSEADDR bit 15MAIN[7][26][5]
EMAC0_PAUSEADDR bit 16MAIN[8][26][56]
EMAC0_PAUSEADDR bit 17MAIN[8][26][54]
EMAC0_PAUSEADDR bit 18MAIN[8][26][51]
EMAC0_PAUSEADDR bit 19MAIN[8][27][50]
EMAC0_PAUSEADDR bit 20MAIN[8][26][48]
EMAC0_PAUSEADDR bit 21MAIN[8][27][47]
EMAC0_PAUSEADDR bit 22MAIN[8][26][46]
EMAC0_PAUSEADDR bit 23MAIN[8][27][45]
EMAC0_PAUSEADDR bit 24MAIN[8][27][43]
EMAC0_PAUSEADDR bit 25MAIN[8][27][41]
EMAC0_PAUSEADDR bit 26MAIN[8][27][39]
EMAC0_PAUSEADDR bit 27MAIN[8][27][36]
EMAC0_PAUSEADDR bit 28MAIN[8][26][35]
EMAC0_PAUSEADDR bit 29MAIN[8][26][34]
EMAC0_PAUSEADDR bit 30MAIN[8][27][33]
EMAC0_PAUSEADDR bit 31MAIN[8][26][30]
EMAC0_PAUSEADDR bit 32MAIN[8][27][29]
EMAC0_PAUSEADDR bit 33MAIN[8][26][27]
EMAC0_PAUSEADDR bit 34MAIN[8][27][26]
EMAC0_PAUSEADDR bit 35MAIN[8][26][25]
EMAC0_PAUSEADDR bit 36MAIN[8][27][23]
EMAC0_PAUSEADDR bit 37MAIN[8][27][21]
EMAC0_PAUSEADDR bit 38MAIN[8][26][20]
EMAC0_PAUSEADDR bit 39MAIN[8][26][18]
EMAC0_PAUSEADDR bit 40MAIN[8][27][17]
EMAC0_PAUSEADDR bit 41MAIN[8][27][14]
EMAC0_PAUSEADDR bit 42MAIN[8][27][12]
EMAC0_PAUSEADDR bit 43MAIN[8][26][11]
EMAC0_PAUSEADDR bit 44MAIN[8][27][10]
EMAC0_PAUSEADDR bit 45MAIN[8][27][8]
EMAC0_PAUSEADDR bit 46MAIN[8][27][6]
EMAC0_PAUSEADDR bit 47MAIN[8][26][5]
EMAC0_PHYINITAUTONEG_ENABLEMAIN[9][27][8]
EMAC0_PHYISOLATEMAIN[9][27][10]
EMAC0_PHYLOOPBACKMSBMAIN[9][27][12]
EMAC0_PHYPOWERDOWNMAIN[9][26][11]
EMAC0_PHYRESETMAIN[9][27][6]
EMAC0_RGMII_ENABLEMAIN[9][26][20]
EMAC0_RX16BITCLIENT_ENABLEMAIN[9][26][27]
EMAC0_RXFLOWCTRL_ENABLEMAIN[9][27][33]
EMAC0_RXHALFDUPLEXMAIN[9][26][56]
EMAC0_RXINBANDFCS_ENABLEMAIN[9][27][50]
EMAC0_RXJUMBOFRAME_ENABLEMAIN[9][26][48]
EMAC0_RXRESETMAIN[9][27][47]
EMAC0_RXVLAN_ENABLEMAIN[9][26][54]
EMAC0_RX_ENABLEMAIN[9][26][51]
EMAC0_SGMII_ENABLEMAIN[9][27][21]
EMAC0_SPEED_LSBMAIN[9][26][18]
EMAC0_SPEED_MSBMAIN[9][27][17]
EMAC0_TX16BITCLIENT_ENABLEMAIN[9][27][26]
EMAC0_TXFLOWCTRL_ENABLEMAIN[9][26][34]
EMAC0_TXHALFDUPLEXMAIN[9][27][45]
EMAC0_TXIFGADJUST_ENABLEMAIN[9][26][46]
EMAC0_TXINBANDFCS_ENABLEMAIN[9][27][39]
EMAC0_TXJUMBOFRAME_ENABLEMAIN[9][27][36]
EMAC0_TXRESETMAIN[9][26][35]
EMAC0_TXVLAN_ENABLEMAIN[9][27][43]
EMAC0_TX_ENABLEMAIN[9][27][41]
EMAC0_UNICASTADDR bit 0MAIN[5][27][29]
EMAC0_UNICASTADDR bit 1MAIN[5][26][27]
EMAC0_UNICASTADDR bit 2MAIN[5][27][26]
EMAC0_UNICASTADDR bit 3MAIN[5][26][25]
EMAC0_UNICASTADDR bit 4MAIN[5][27][23]
EMAC0_UNICASTADDR bit 5MAIN[5][27][21]
EMAC0_UNICASTADDR bit 6MAIN[5][26][20]
EMAC0_UNICASTADDR bit 7MAIN[5][26][18]
EMAC0_UNICASTADDR bit 8MAIN[5][27][17]
EMAC0_UNICASTADDR bit 9MAIN[5][27][14]
EMAC0_UNICASTADDR bit 10MAIN[5][27][12]
EMAC0_UNICASTADDR bit 11MAIN[5][26][11]
EMAC0_UNICASTADDR bit 12MAIN[5][27][10]
EMAC0_UNICASTADDR bit 13MAIN[5][27][8]
EMAC0_UNICASTADDR bit 14MAIN[5][27][6]
EMAC0_UNICASTADDR bit 15MAIN[5][26][5]
EMAC0_UNICASTADDR bit 16MAIN[6][26][56]
EMAC0_UNICASTADDR bit 17MAIN[6][26][54]
EMAC0_UNICASTADDR bit 18MAIN[6][26][51]
EMAC0_UNICASTADDR bit 19MAIN[6][27][50]
EMAC0_UNICASTADDR bit 20MAIN[6][26][48]
EMAC0_UNICASTADDR bit 21MAIN[6][27][47]
EMAC0_UNICASTADDR bit 22MAIN[6][26][46]
EMAC0_UNICASTADDR bit 23MAIN[6][27][45]
EMAC0_UNICASTADDR bit 24MAIN[6][27][43]
EMAC0_UNICASTADDR bit 25MAIN[6][27][41]
EMAC0_UNICASTADDR bit 26MAIN[6][27][39]
EMAC0_UNICASTADDR bit 27MAIN[6][27][36]
EMAC0_UNICASTADDR bit 28MAIN[6][26][35]
EMAC0_UNICASTADDR bit 29MAIN[6][26][34]
EMAC0_UNICASTADDR bit 30MAIN[6][27][33]
EMAC0_UNICASTADDR bit 31MAIN[6][26][30]
EMAC0_UNICASTADDR bit 32MAIN[6][27][29]
EMAC0_UNICASTADDR bit 33MAIN[6][26][27]
EMAC0_UNICASTADDR bit 34MAIN[6][27][26]
EMAC0_UNICASTADDR bit 35MAIN[6][26][25]
EMAC0_UNICASTADDR bit 36MAIN[6][27][23]
EMAC0_UNICASTADDR bit 37MAIN[6][27][21]
EMAC0_UNICASTADDR bit 38MAIN[6][26][20]
EMAC0_UNICASTADDR bit 39MAIN[6][26][18]
EMAC0_UNICASTADDR bit 40MAIN[6][27][17]
EMAC0_UNICASTADDR bit 41MAIN[6][27][14]
EMAC0_UNICASTADDR bit 42MAIN[6][27][12]
EMAC0_UNICASTADDR bit 43MAIN[6][26][11]
EMAC0_UNICASTADDR bit 44MAIN[6][27][10]
EMAC0_UNICASTADDR bit 45MAIN[6][27][8]
EMAC0_UNICASTADDR bit 46MAIN[6][27][6]
EMAC0_UNICASTADDR bit 47MAIN[6][26][5]
EMAC0_UNIDIRECTION_ENABLEMAIN[7][26][30]
EMAC0_USECLKENMAIN[7][26][35]
EMAC1_1000BASEX_ENABLEMAIN[0][27][23]
EMAC1_ADDRFILTER_ENABLEMAIN[0][27][29]
EMAC1_BYTEPHYMAIN[2][27][26]
EMAC1_CONFIGVEC_79MAIN[0][26][5]
EMAC1_DCRBASEADDR bit 0MAIN[4][27][17]
EMAC1_DCRBASEADDR bit 1MAIN[4][27][14]
EMAC1_DCRBASEADDR bit 2MAIN[4][27][12]
EMAC1_DCRBASEADDR bit 3MAIN[4][26][11]
EMAC1_DCRBASEADDR bit 4MAIN[4][27][10]
EMAC1_DCRBASEADDR bit 5MAIN[4][27][8]
EMAC1_DCRBASEADDR bit 6MAIN[4][27][6]
EMAC1_DCRBASEADDR bit 7MAIN[4][26][5]
EMAC1_FUNCTION bit 0MAIN[2][26][5]
EMAC1_FUNCTION bit 1MAIN[2][27][6]
EMAC1_FUNCTION bit 2MAIN[2][27][8]
EMAC1_GTLOOPBACKMAIN[2][26][27]
EMAC1_HOST_ENABLEMAIN[0][26][25]
EMAC1_LINKTIMERVAL bit 0MAIN[2][27][23]
EMAC1_LINKTIMERVAL bit 1MAIN[2][27][21]
EMAC1_LINKTIMERVAL bit 2MAIN[2][26][20]
EMAC1_LINKTIMERVAL bit 3MAIN[2][26][18]
EMAC1_LINKTIMERVAL bit 4MAIN[2][27][17]
EMAC1_LINKTIMERVAL bit 5MAIN[2][27][14]
EMAC1_LINKTIMERVAL bit 6MAIN[2][27][12]
EMAC1_LINKTIMERVAL bit 7MAIN[2][26][11]
EMAC1_LINKTIMERVAL bit 8MAIN[2][27][10]
EMAC1_LTCHECK_DISABLEMAIN[0][26][30]
EMAC1_MDIO_ENABLEMAIN[0][27][14]
EMAC1_PAUSEADDR bit 0MAIN[2][26][56]
EMAC1_PAUSEADDR bit 1MAIN[2][26][54]
EMAC1_PAUSEADDR bit 2MAIN[2][26][51]
EMAC1_PAUSEADDR bit 3MAIN[2][27][50]
EMAC1_PAUSEADDR bit 4MAIN[2][26][48]
EMAC1_PAUSEADDR bit 5MAIN[2][27][47]
EMAC1_PAUSEADDR bit 6MAIN[2][26][46]
EMAC1_PAUSEADDR bit 7MAIN[2][27][45]
EMAC1_PAUSEADDR bit 8MAIN[2][27][43]
EMAC1_PAUSEADDR bit 9MAIN[2][27][41]
EMAC1_PAUSEADDR bit 10MAIN[2][27][39]
EMAC1_PAUSEADDR bit 11MAIN[2][27][36]
EMAC1_PAUSEADDR bit 12MAIN[2][26][35]
EMAC1_PAUSEADDR bit 13MAIN[2][26][34]
EMAC1_PAUSEADDR bit 14MAIN[2][27][33]
EMAC1_PAUSEADDR bit 15MAIN[2][26][30]
EMAC1_PAUSEADDR bit 16MAIN[1][26][56]
EMAC1_PAUSEADDR bit 17MAIN[1][26][54]
EMAC1_PAUSEADDR bit 18MAIN[1][26][51]
EMAC1_PAUSEADDR bit 19MAIN[1][27][50]
EMAC1_PAUSEADDR bit 20MAIN[1][26][48]
EMAC1_PAUSEADDR bit 21MAIN[1][27][47]
EMAC1_PAUSEADDR bit 22MAIN[1][26][46]
EMAC1_PAUSEADDR bit 23MAIN[1][27][45]
EMAC1_PAUSEADDR bit 24MAIN[1][27][43]
EMAC1_PAUSEADDR bit 25MAIN[1][27][41]
EMAC1_PAUSEADDR bit 26MAIN[1][27][39]
EMAC1_PAUSEADDR bit 27MAIN[1][27][36]
EMAC1_PAUSEADDR bit 28MAIN[1][26][35]
EMAC1_PAUSEADDR bit 29MAIN[1][26][34]
EMAC1_PAUSEADDR bit 30MAIN[1][27][33]
EMAC1_PAUSEADDR bit 31MAIN[1][26][30]
EMAC1_PAUSEADDR bit 32MAIN[1][27][29]
EMAC1_PAUSEADDR bit 33MAIN[1][26][27]
EMAC1_PAUSEADDR bit 34MAIN[1][27][26]
EMAC1_PAUSEADDR bit 35MAIN[1][26][25]
EMAC1_PAUSEADDR bit 36MAIN[1][27][23]
EMAC1_PAUSEADDR bit 37MAIN[1][27][21]
EMAC1_PAUSEADDR bit 38MAIN[1][26][20]
EMAC1_PAUSEADDR bit 39MAIN[1][26][18]
EMAC1_PAUSEADDR bit 40MAIN[1][27][17]
EMAC1_PAUSEADDR bit 41MAIN[1][27][14]
EMAC1_PAUSEADDR bit 42MAIN[1][27][12]
EMAC1_PAUSEADDR bit 43MAIN[1][26][11]
EMAC1_PAUSEADDR bit 44MAIN[1][27][10]
EMAC1_PAUSEADDR bit 45MAIN[1][27][8]
EMAC1_PAUSEADDR bit 46MAIN[1][27][6]
EMAC1_PAUSEADDR bit 47MAIN[1][26][5]
EMAC1_PHYINITAUTONEG_ENABLEMAIN[0][27][8]
EMAC1_PHYISOLATEMAIN[0][27][10]
EMAC1_PHYLOOPBACKMSBMAIN[0][27][12]
EMAC1_PHYPOWERDOWNMAIN[0][26][11]
EMAC1_PHYRESETMAIN[0][27][6]
EMAC1_RGMII_ENABLEMAIN[0][26][20]
EMAC1_RX16BITCLIENT_ENABLEMAIN[0][26][27]
EMAC1_RXFLOWCTRL_ENABLEMAIN[0][27][33]
EMAC1_RXHALFDUPLEXMAIN[0][26][56]
EMAC1_RXINBANDFCS_ENABLEMAIN[0][27][50]
EMAC1_RXJUMBOFRAME_ENABLEMAIN[0][26][48]
EMAC1_RXRESETMAIN[0][27][47]
EMAC1_RXVLAN_ENABLEMAIN[0][26][54]
EMAC1_RX_ENABLEMAIN[0][26][51]
EMAC1_SGMII_ENABLEMAIN[0][27][21]
EMAC1_SPEED_LSBMAIN[0][26][18]
EMAC1_SPEED_MSBMAIN[0][27][17]
EMAC1_TX16BITCLIENT_ENABLEMAIN[0][27][26]
EMAC1_TXFLOWCTRL_ENABLEMAIN[0][26][34]
EMAC1_TXHALFDUPLEXMAIN[0][27][45]
EMAC1_TXIFGADJUST_ENABLEMAIN[0][26][46]
EMAC1_TXINBANDFCS_ENABLEMAIN[0][27][39]
EMAC1_TXJUMBOFRAME_ENABLEMAIN[0][27][36]
EMAC1_TXRESETMAIN[0][26][35]
EMAC1_TXVLAN_ENABLEMAIN[0][27][43]
EMAC1_TX_ENABLEMAIN[0][27][41]
EMAC1_UNICASTADDR bit 0MAIN[4][26][56]
EMAC1_UNICASTADDR bit 1MAIN[4][26][54]
EMAC1_UNICASTADDR bit 2MAIN[4][26][51]
EMAC1_UNICASTADDR bit 3MAIN[4][27][50]
EMAC1_UNICASTADDR bit 4MAIN[4][26][48]
EMAC1_UNICASTADDR bit 5MAIN[4][27][47]
EMAC1_UNICASTADDR bit 6MAIN[4][26][46]
EMAC1_UNICASTADDR bit 7MAIN[4][27][45]
EMAC1_UNICASTADDR bit 8MAIN[4][27][43]
EMAC1_UNICASTADDR bit 9MAIN[4][27][41]
EMAC1_UNICASTADDR bit 10MAIN[4][27][39]
EMAC1_UNICASTADDR bit 11MAIN[4][27][36]
EMAC1_UNICASTADDR bit 12MAIN[4][26][35]
EMAC1_UNICASTADDR bit 13MAIN[4][26][34]
EMAC1_UNICASTADDR bit 14MAIN[4][27][33]
EMAC1_UNICASTADDR bit 15MAIN[4][26][30]
EMAC1_UNICASTADDR bit 16MAIN[3][26][56]
EMAC1_UNICASTADDR bit 17MAIN[3][26][54]
EMAC1_UNICASTADDR bit 18MAIN[3][26][51]
EMAC1_UNICASTADDR bit 19MAIN[3][27][50]
EMAC1_UNICASTADDR bit 20MAIN[3][26][48]
EMAC1_UNICASTADDR bit 21MAIN[3][27][47]
EMAC1_UNICASTADDR bit 22MAIN[3][26][46]
EMAC1_UNICASTADDR bit 23MAIN[3][27][45]
EMAC1_UNICASTADDR bit 24MAIN[3][27][43]
EMAC1_UNICASTADDR bit 25MAIN[3][27][41]
EMAC1_UNICASTADDR bit 26MAIN[3][27][39]
EMAC1_UNICASTADDR bit 27MAIN[3][27][36]
EMAC1_UNICASTADDR bit 28MAIN[3][26][35]
EMAC1_UNICASTADDR bit 29MAIN[3][26][34]
EMAC1_UNICASTADDR bit 30MAIN[3][27][33]
EMAC1_UNICASTADDR bit 31MAIN[3][26][30]
EMAC1_UNICASTADDR bit 32MAIN[3][27][29]
EMAC1_UNICASTADDR bit 33MAIN[3][26][27]
EMAC1_UNICASTADDR bit 34MAIN[3][27][26]
EMAC1_UNICASTADDR bit 35MAIN[3][26][25]
EMAC1_UNICASTADDR bit 36MAIN[3][27][23]
EMAC1_UNICASTADDR bit 37MAIN[3][27][21]
EMAC1_UNICASTADDR bit 38MAIN[3][26][20]
EMAC1_UNICASTADDR bit 39MAIN[3][26][18]
EMAC1_UNICASTADDR bit 40MAIN[3][27][17]
EMAC1_UNICASTADDR bit 41MAIN[3][27][14]
EMAC1_UNICASTADDR bit 42MAIN[3][27][12]
EMAC1_UNICASTADDR bit 43MAIN[3][26][11]
EMAC1_UNICASTADDR bit 44MAIN[3][27][10]
EMAC1_UNICASTADDR bit 45MAIN[3][27][8]
EMAC1_UNICASTADDR bit 46MAIN[3][27][6]
EMAC1_UNICASTADDR bit 47MAIN[3][26][5]
EMAC1_UNIDIRECTION_ENABLEMAIN[2][27][29]
EMAC1_USECLKENMAIN[2][26][25]

Bel wires

virtex5 EMAC bel wires
WirePins
CELL[0].IMUX_CLK[0]EMAC.PHYEMAC1MCLKIN
CELL[0].IMUX_CLK[1]EMAC.PHYEMAC1MIITXCLK
CELL[0].IMUX_IMUX_DELAY[0]EMAC.PHYEMAC1RXNOTINTABLE
CELL[0].IMUX_IMUX_DELAY[1]EMAC.PHYEMAC1RXDISPERR
CELL[0].IMUX_IMUX_DELAY[2]EMAC.PHYEMAC1RXCHARISK
CELL[0].IMUX_IMUX_DELAY[3]EMAC.PHYEMAC1RXCHARISCOMMA
CELL[0].IMUX_IMUX_DELAY[4]EMAC.PHYEMAC1RXRUNDISP
CELL[0].IMUX_IMUX_DELAY[5]EMAC.PHYEMAC1RXBUFSTATUS[1]
CELL[0].IMUX_IMUX_DELAY[6]EMAC.PHYEMAC1RXBUFSTATUS[0]
CELL[0].IMUX_IMUX_DELAY[7]EMAC.PHYEMAC1RXBUFERR
CELL[0].IMUX_IMUX_DELAY[8]EMAC.PHYEMAC1RXCLKCORCNT[2]
CELL[0].IMUX_IMUX_DELAY[9]EMAC.PHYEMAC1RXCLKCORCNT[1]
CELL[0].IMUX_IMUX_DELAY[10]EMAC.PHYEMAC1RXCLKCORCNT[0]
CELL[0].IMUX_IMUX_DELAY[11]EMAC.PHYEMAC1RXLOSSOFSYNC[1]
CELL[0].IMUX_IMUX_DELAY[12]EMAC.PHYEMAC1RXLOSSOFSYNC[0]
CELL[0].IMUX_IMUX_DELAY[13]EMAC.PHYEMAC1TXBUFERR
CELL[0].IMUX_IMUX_DELAY[14]EMAC.PHYEMAC1SIGNALDET
CELL[0].IMUX_IMUX_DELAY[15]EMAC.PHYEMAC1MDIN
CELL[0].IMUX_IMUX_DELAY[16]EMAC.PHYEMAC1PHYAD[4]
CELL[0].IMUX_IMUX_DELAY[17]EMAC.PHYEMAC1PHYAD[3]
CELL[0].IMUX_IMUX_DELAY[18]EMAC.PHYEMAC1PHYAD[2]
CELL[0].IMUX_IMUX_DELAY[19]EMAC.CLIENTEMAC1TXD[9]
CELL[0].IMUX_IMUX_DELAY[20]EMAC.CLIENTEMAC1TXD[8]
CELL[0].IMUX_IMUX_DELAY[21]EMAC.CLIENTEMAC1TXD[1]
CELL[0].IMUX_IMUX_DELAY[22]EMAC.CLIENTEMAC1TXD[0]
CELL[0].IMUX_IMUX_DELAY[23]EMAC.HOSTADDR[0]
CELL[0].IMUX_IMUX_DELAY[24]EMAC.DCREMACABUS[0]
CELL[0].IMUX_IMUX_DELAY[25]EMAC.EMAC1TIBUS[3]
CELL[0].IMUX_IMUX_DELAY[26]EMAC.EMAC1TIBUS[4]
CELL[0].OUT_BEL[0]EMAC.EMAC1PHYTXCHARISK
CELL[0].OUT_BEL[1]EMAC.EMAC1PHYTXCHARDISPMODE
CELL[0].OUT_BEL[2]EMAC.EMAC1PHYTXCHARDISPVAL
CELL[0].OUT_BEL[3]EMAC.EMAC1PHYLOOPBACKMSB
CELL[0].OUT_BEL[4]EMAC.EMAC1PHYENCOMMAALIGN
CELL[0].OUT_BEL[5]EMAC.EMAC1PHYMGTRXRESET
CELL[0].OUT_BEL[6]EMAC.EMAC1PHYMGTTXRESET
CELL[0].OUT_BEL[7]EMAC.EMAC1PHYPOWERDOWN
CELL[0].OUT_BEL[8]EMAC.EMAC1PHYMCLKOUT
CELL[0].OUT_BEL[9]EMAC.EMAC1PHYMDTRI
CELL[0].OUT_BEL[10]EMAC.EMAC1PHYMDOUT
CELL[0].OUT_BEL[11]EMAC.EMAC1PHYSYNCACQSTATUS
CELL[0].OUT_BEL[12]EMAC.EMAC1PHYTXCLK
CELL[0].OUT_BEL[13]EMAC.EMAC1PHYTXD[7]
CELL[0].OUT_BEL[14]EMAC.EMAC1PHYTXD[6]
CELL[0].OUT_BEL[15]EMAC.EMAC1PHYTXD[5]
CELL[0].OUT_BEL[16]EMAC.EMAC1PHYTXD[4]
CELL[0].OUT_BEL[17]EMAC.EMAC1PHYTXD[3]
CELL[0].OUT_BEL[18]EMAC.EMAC1PHYTXD[2]
CELL[0].OUT_BEL[19]EMAC.EMAC1PHYTXD[1]
CELL[0].OUT_BEL[20]EMAC.EMAC1PHYTXEN
CELL[0].OUT_BEL[21]EMAC.EMAC1PHYTXER
CELL[1].IMUX_CLK[0]EMAC.PHYEMAC1GTXCLK
CELL[1].IMUX_CLK[1]EMAC.PHYEMAC1RXCLK
CELL[1].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[6]
CELL[1].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC1PAUSEVAL[7]
CELL[1].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC1PAUSEVAL[6]
CELL[1].IMUX_IMUX_DELAY[3]EMAC.CLIENTEMAC1PAUSEVAL[5]
CELL[1].IMUX_IMUX_DELAY[4]EMAC.CLIENTEMAC1PAUSEVAL[4]
CELL[1].IMUX_IMUX_DELAY[5]EMAC.CLIENTEMAC1PAUSEVAL[3]
CELL[1].IMUX_IMUX_DELAY[6]EMAC.CLIENTEMAC1PAUSEVAL[2]
CELL[1].IMUX_IMUX_DELAY[7]EMAC.PHYEMAC1RXD[6]
CELL[1].IMUX_IMUX_DELAY[8]EMAC.PHYEMAC1RXD[5]
CELL[1].IMUX_IMUX_DELAY[9]EMAC.PHYEMAC1RXD[4]
CELL[1].IMUX_IMUX_DELAY[10]EMAC.PHYEMAC1RXD[3]
CELL[1].IMUX_IMUX_DELAY[11]EMAC.PHYEMAC1RXD[2]
CELL[1].IMUX_IMUX_DELAY[12]EMAC.PHYEMAC1RXD[1]
CELL[1].IMUX_IMUX_DELAY[13]EMAC.PHYEMAC1RXD[0]
CELL[1].IMUX_IMUX_DELAY[14]EMAC.PHYEMAC1RXDV
CELL[1].IMUX_IMUX_DELAY[15]EMAC.PHYEMAC1RXER
CELL[1].IMUX_IMUX_DELAY[16]EMAC.PHYEMAC1RXCOMMADET
CELL[1].IMUX_IMUX_DELAY[17]EMAC.PHYEMAC1RXCHECKINGCRC
CELL[1].IMUX_IMUX_DELAY[18]EMAC.CLIENTEMAC1TXD[11]
CELL[1].IMUX_IMUX_DELAY[19]EMAC.CLIENTEMAC1TXD[10]
CELL[1].IMUX_IMUX_DELAY[20]EMAC.CLIENTEMAC1TXD[3]
CELL[1].IMUX_IMUX_DELAY[21]EMAC.CLIENTEMAC1TXD[2]
CELL[1].IMUX_IMUX_DELAY[22]EMAC.HOSTMIIMSEL
CELL[1].IMUX_IMUX_DELAY[23]EMAC.HOSTADDR[1]
CELL[1].IMUX_IMUX_DELAY[24]EMAC.DCREMACABUS[1]
CELL[1].IMUX_IMUX_DELAY[25]EMAC.EMAC1TIBUS[0]
CELL[1].IMUX_IMUX_DELAY[26]EMAC.EMAC1TIBUS[1]
CELL[1].IMUX_IMUX_DELAY[27]EMAC.EMAC1TIBUS[2]
CELL[1].OUT_BEL[0]EMAC.EMAC1PHYTXD[0]
CELL[1].OUT_BEL[1]EMAC.EMAC1CLIENTTXACK
CELL[1].OUT_BEL[2]EMAC.EMAC1CLIENTTXCOLLISION
CELL[1].OUT_BEL[3]EMAC.EMAC1CLIENTTXRETRANSMIT
CELL[1].OUT_BEL[4]EMAC.EMAC1CLIENTTXSTATS
CELL[1].OUT_BEL[5]EMAC.EMAC1CLIENTTXSTATSVLD
CELL[1].OUT_BEL[6]EMAC.EMAC1CLIENTTXSTATSBYTEVLD
CELL[1].OUT_BEL[7]EMAC.EMAC1CLIENTTXCLIENTCLKOUT
CELL[1].OUT_BEL[8]EMAC.EMAC1CLIENTANINTERRUPT
CELL[1].OUT_BEL[9]EMAC.EMAC1CLIENTRXCLIENTCLKOUT
CELL[1].OUT_BEL[10]EMAC.EMAC1CLIENTRXD[15]
CELL[1].OUT_BEL[11]EMAC.EMAC1CLIENTRXD[14]
CELL[1].OUT_BEL[12]EMAC.EMAC1CLIENTRXD[13]
CELL[1].OUT_BEL[13]EMAC.EMAC1CLIENTRXD[12]
CELL[1].OUT_BEL[14]EMAC.EMAC1CLIENTRXD[11]
CELL[1].OUT_BEL[15]EMAC.EMAC1CLIENTRXD[10]
CELL[1].OUT_BEL[16]EMAC.EMAC1CLIENTRXD[9]
CELL[1].OUT_BEL[17]EMAC.EMAC1CLIENTRXD[8]
CELL[1].OUT_BEL[18]EMAC.EMAC1CLIENTRXD[7]
CELL[1].OUT_BEL[19]EMAC.EMAC1PHYTXGMIIMIICLKOUT
CELL[1].OUT_BEL[20]EMAC.HOSTMIIMRDY
CELL[1].OUT_BEL[21]EMAC.EMACDCRACK
CELL[1].OUT_BEL[22]EMAC.DCRHOSTDONEIR
CELL[2].IMUX_CLK[0]EMAC.CLIENTEMAC1TXCLIENTCLKIN
CELL[2].IMUX_CLK[1]EMAC.PHYEMAC1TXGMIIMIICLKIN
CELL[2].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[5]
CELL[2].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC1PAUSEVAL[15]
CELL[2].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC1PAUSEVAL[14]
CELL[2].IMUX_IMUX_DELAY[3]EMAC.CLIENTEMAC1PAUSEVAL[13]
CELL[2].IMUX_IMUX_DELAY[4]EMAC.CLIENTEMAC1PAUSEVAL[12]
CELL[2].IMUX_IMUX_DELAY[5]EMAC.CLIENTEMAC1PAUSEVAL[11]
CELL[2].IMUX_IMUX_DELAY[6]EMAC.CLIENTEMAC1PAUSEVAL[10]
CELL[2].IMUX_IMUX_DELAY[7]EMAC.CLIENTEMAC1PAUSEVAL[9]
CELL[2].IMUX_IMUX_DELAY[8]EMAC.CLIENTEMAC1PAUSEVAL[8]
CELL[2].IMUX_IMUX_DELAY[9]EMAC.CLIENTEMAC1TXD[13]
CELL[2].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC1TXD[12]
CELL[2].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC1TXD[5]
CELL[2].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC1TXD[4]
CELL[2].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC1TXDVLD
CELL[2].IMUX_IMUX_DELAY[14]EMAC.PHYEMAC1CRS
CELL[2].IMUX_IMUX_DELAY[15]EMAC.PHYEMAC1COL
CELL[2].IMUX_IMUX_DELAY[16]EMAC.HOSTREQ
CELL[2].IMUX_IMUX_DELAY[17]EMAC.HOSTADDR[2]
CELL[2].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[28]
CELL[2].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[29]
CELL[2].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[30]
CELL[2].IMUX_IMUX_DELAY[21]EMAC.HOSTWRDATA[31]
CELL[2].IMUX_IMUX_DELAY[22]EMAC.DCREMACABUS[2]
CELL[2].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[28]
CELL[2].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[29]
CELL[2].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[30]
CELL[2].IMUX_IMUX_DELAY[26]EMAC.DCREMACDBUS[31]
CELL[2].OUT_BEL[0]EMAC.EMAC1CLIENTRXDVLDMSW
CELL[2].OUT_BEL[1]EMAC.EMAC1CLIENTRXGOODFRAME
CELL[2].OUT_BEL[2]EMAC.EMAC1CLIENTRXBADFRAME
CELL[2].OUT_BEL[3]EMAC.EMAC1CLIENTRXDVREG6
CELL[2].OUT_BEL[4]EMAC.EMAC1CLIENTRXSTATS[6]
CELL[2].OUT_BEL[5]EMAC.EMAC1CLIENTRXSTATS[5]
CELL[2].OUT_BEL[6]EMAC.EMAC1CLIENTRXSTATS[4]
CELL[2].OUT_BEL[7]EMAC.EMAC1CLIENTRXSTATS[3]
CELL[2].OUT_BEL[8]EMAC.EMAC1CLIENTRXSTATS[2]
CELL[2].OUT_BEL[9]EMAC.EMAC1CLIENTRXSTATS[1]
CELL[2].OUT_BEL[10]EMAC.HOSTRDDATA[31]
CELL[2].OUT_BEL[11]EMAC.HOSTRDDATA[30]
CELL[2].OUT_BEL[12]EMAC.HOSTRDDATA[29]
CELL[2].OUT_BEL[13]EMAC.HOSTRDDATA[28]
CELL[2].OUT_BEL[14]EMAC.EMAC1SPEEDIS10100
CELL[2].OUT_BEL[15]EMAC.EMACDCRDBUS[28]
CELL[2].OUT_BEL[16]EMAC.EMACDCRDBUS[29]
CELL[2].OUT_BEL[17]EMAC.EMACDCRDBUS[30]
CELL[2].OUT_BEL[18]EMAC.EMACDCRDBUS[31]
CELL[2].OUT_BEL[19]EMAC.EMAC1TOBUS[3]
CELL[2].OUT_BEL[20]EMAC.EMAC1TOBUS[4]
CELL[3].IMUX_CLK[0]EMAC.CLIENTEMAC1RXCLIENTCLKIN
CELL[3].IMUX_IMUX_DELAY[0]EMAC.TSTSEEMACI
CELL[3].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC1TXIFGDELAY[7]
CELL[3].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC1TXIFGDELAY[6]
CELL[3].IMUX_IMUX_DELAY[3]EMAC.CLIENTEMAC1TXIFGDELAY[5]
CELL[3].IMUX_IMUX_DELAY[4]EMAC.CLIENTEMAC1TXIFGDELAY[4]
CELL[3].IMUX_IMUX_DELAY[5]EMAC.CLIENTEMAC1TXIFGDELAY[3]
CELL[3].IMUX_IMUX_DELAY[6]EMAC.CLIENTEMAC1TXIFGDELAY[2]
CELL[3].IMUX_IMUX_DELAY[7]EMAC.CLIENTEMAC1TXIFGDELAY[1]
CELL[3].IMUX_IMUX_DELAY[8]EMAC.CLIENTEMAC1TXIFGDELAY[0]
CELL[3].IMUX_IMUX_DELAY[9]EMAC.CLIENTEMAC1PAUSEREQ
CELL[3].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC1TXD[15]
CELL[3].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC1TXD[14]
CELL[3].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC1TXD[7]
CELL[3].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC1TXD[6]
CELL[3].IMUX_IMUX_DELAY[14]EMAC.PHYEMAC1PHYAD[1]
CELL[3].IMUX_IMUX_DELAY[15]EMAC.PHYEMAC1PHYAD[0]
CELL[3].IMUX_IMUX_DELAY[16]EMAC.HOSTOPCODE[1]
CELL[3].IMUX_IMUX_DELAY[17]EMAC.HOSTOPCODE[0]
CELL[3].IMUX_IMUX_DELAY[18]EMAC.HOSTADDR[3]
CELL[3].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[24]
CELL[3].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[25]
CELL[3].IMUX_IMUX_DELAY[21]EMAC.HOSTWRDATA[26]
CELL[3].IMUX_IMUX_DELAY[22]EMAC.HOSTWRDATA[27]
CELL[3].IMUX_IMUX_DELAY[23]EMAC.DCREMACABUS[3]
CELL[3].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[24]
CELL[3].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[25]
CELL[3].IMUX_IMUX_DELAY[26]EMAC.DCREMACDBUS[26]
CELL[3].IMUX_IMUX_DELAY[27]EMAC.DCREMACDBUS[27]
CELL[3].OUT_BEL[0]EMAC.TSTSOEMACO[6]
CELL[3].OUT_BEL[1]EMAC.EMAC1CLIENTRXSTATSVLD
CELL[3].OUT_BEL[2]EMAC.EMAC1CLIENTRXSTATSBYTEVLD
CELL[3].OUT_BEL[3]EMAC.EMAC1CLIENTRXSTATS[0]
CELL[3].OUT_BEL[4]EMAC.EMAC1CLIENTRXFRAMEDROP
CELL[3].OUT_BEL[5]EMAC.EMAC1CLIENTRXD[6]
CELL[3].OUT_BEL[6]EMAC.EMAC1CLIENTRXD[5]
CELL[3].OUT_BEL[7]EMAC.EMAC1CLIENTRXD[4]
CELL[3].OUT_BEL[8]EMAC.EMAC1CLIENTRXD[3]
CELL[3].OUT_BEL[9]EMAC.EMAC1CLIENTRXD[2]
CELL[3].OUT_BEL[10]EMAC.EMAC1CLIENTRXD[1]
CELL[3].OUT_BEL[11]EMAC.EMAC1CLIENTRXD[0]
CELL[3].OUT_BEL[12]EMAC.EMAC1CLIENTRXDVLD
CELL[3].OUT_BEL[13]EMAC.HOSTRDDATA[27]
CELL[3].OUT_BEL[14]EMAC.HOSTRDDATA[26]
CELL[3].OUT_BEL[15]EMAC.HOSTRDDATA[25]
CELL[3].OUT_BEL[16]EMAC.HOSTRDDATA[24]
CELL[3].OUT_BEL[17]EMAC.EMACDCRDBUS[24]
CELL[3].OUT_BEL[18]EMAC.EMACDCRDBUS[25]
CELL[3].OUT_BEL[19]EMAC.EMACDCRDBUS[26]
CELL[3].OUT_BEL[20]EMAC.EMACDCRDBUS[27]
CELL[4].IMUX_IMUX_DELAY[0]EMAC.TESTSELI
CELL[4].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC0PAUSEVAL[4]
CELL[4].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC0PAUSEVAL[3]
CELL[4].IMUX_IMUX_DELAY[3]EMAC.CLIENTEMAC0PAUSEVAL[2]
CELL[4].IMUX_IMUX_DELAY[4]EMAC.CLIENTEMAC0PAUSEVAL[1]
CELL[4].IMUX_IMUX_DELAY[5]EMAC.CLIENTEMAC0PAUSEVAL[0]
CELL[4].IMUX_IMUX_DELAY[6]EMAC.CLIENTEMAC0DCMLOCKED
CELL[4].IMUX_IMUX_DELAY[7]EMAC.CLIENTEMAC1PAUSEVAL[1]
CELL[4].IMUX_IMUX_DELAY[8]EMAC.CLIENTEMAC1PAUSEVAL[0]
CELL[4].IMUX_IMUX_DELAY[9]EMAC.CLIENTEMAC1DCMLOCKED
CELL[4].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC1TXDVLDMSW
CELL[4].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC1TXUNDERRUN
CELL[4].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC1TXFIRSTBYTE
CELL[4].IMUX_IMUX_DELAY[13]EMAC.PHYEMAC1RXD[7]
CELL[4].IMUX_IMUX_DELAY[14]EMAC.HOSTEMAC1SEL
CELL[4].IMUX_IMUX_DELAY[15]EMAC.HOSTADDR[4]
CELL[4].IMUX_IMUX_DELAY[16]EMAC.HOSTWRDATA[20]
CELL[4].IMUX_IMUX_DELAY[17]EMAC.HOSTWRDATA[21]
CELL[4].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[22]
CELL[4].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[23]
CELL[4].IMUX_IMUX_DELAY[20]EMAC.DCREMACABUS[4]
CELL[4].IMUX_IMUX_DELAY[21]EMAC.DCREMACDBUS[20]
CELL[4].IMUX_IMUX_DELAY[22]EMAC.DCREMACDBUS[21]
CELL[4].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[22]
CELL[4].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[23]
CELL[4].IMUX_IMUX_DELAY[25]EMAC.DCREMACWRITE
CELL[4].IMUX_IMUX_DELAY[26]EMAC.DCREMACREAD
CELL[4].IMUX_IMUX_DELAY[27]EMAC.DCREMACENABLE
CELL[4].OUT_BEL[0]EMAC.TSTSOEMACO[5]
CELL[4].OUT_BEL[1]EMAC.EMAC0CLIENTTXSTATSBYTEVLD
CELL[4].OUT_BEL[2]EMAC.EMAC0CLIENTANINTERRUPT
CELL[4].OUT_BEL[3]EMAC.EMAC0CLIENTTXCLIENTCLKOUT
CELL[4].OUT_BEL[4]EMAC.EMAC0CLIENTRXCLIENTCLKOUT
CELL[4].OUT_BEL[5]EMAC.EMAC0CLIENTRXDVLD
CELL[4].OUT_BEL[6]EMAC.EMAC0CLIENTRXDVLDMSW
CELL[4].OUT_BEL[7]EMAC.EMAC0CLIENTRXGOODFRAME
CELL[4].OUT_BEL[8]EMAC.EMAC0CLIENTRXBADFRAME
CELL[4].OUT_BEL[9]EMAC.EMAC0CLIENTRXDVREG6
CELL[4].OUT_BEL[10]EMAC.EMAC0CLIENTRXFRAMEDROP
CELL[4].OUT_BEL[11]EMAC.HOSTRDDATA[23]
CELL[4].OUT_BEL[12]EMAC.HOSTRDDATA[22]
CELL[4].OUT_BEL[13]EMAC.HOSTRDDATA[21]
CELL[4].OUT_BEL[14]EMAC.HOSTRDDATA[20]
CELL[4].OUT_BEL[15]EMAC.EMACDCRDBUS[20]
CELL[4].OUT_BEL[16]EMAC.EMACDCRDBUS[21]
CELL[4].OUT_BEL[17]EMAC.EMACDCRDBUS[22]
CELL[4].OUT_BEL[18]EMAC.EMACDCRDBUS[23]
CELL[4].OUT_BEL[19]EMAC.EMAC1TOBUS[1]
CELL[4].OUT_BEL[20]EMAC.EMAC1TOBUS[2]
CELL[5].IMUX_CLK[0]EMAC.DCREMACCLK
CELL[5].IMUX_CLK[1]EMAC.HOSTCLK
CELL[5].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[4]
CELL[5].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC0TXIFGDELAY[2]
CELL[5].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC0TXIFGDELAY[1]
CELL[5].IMUX_IMUX_DELAY[3]EMAC.CLIENTEMAC0TXIFGDELAY[0]
CELL[5].IMUX_IMUX_DELAY[4]EMAC.CLIENTEMAC0PAUSEREQ
CELL[5].IMUX_IMUX_DELAY[5]EMAC.CLIENTEMAC0PAUSEVAL[15]
CELL[5].IMUX_IMUX_DELAY[6]EMAC.CLIENTEMAC0PAUSEVAL[14]
CELL[5].IMUX_IMUX_DELAY[7]EMAC.CLIENTEMAC0PAUSEVAL[13]
CELL[5].IMUX_IMUX_DELAY[8]EMAC.CLIENTEMAC0PAUSEVAL[12]
CELL[5].IMUX_IMUX_DELAY[9]EMAC.CLIENTEMAC0PAUSEVAL[11]
CELL[5].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC0PAUSEVAL[10]
CELL[5].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC0PAUSEVAL[9]
CELL[5].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC0PAUSEVAL[8]
CELL[5].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC0PAUSEVAL[7]
CELL[5].IMUX_IMUX_DELAY[14]EMAC.CLIENTEMAC0PAUSEVAL[6]
CELL[5].IMUX_IMUX_DELAY[15]EMAC.CLIENTEMAC0PAUSEVAL[5]
CELL[5].IMUX_IMUX_DELAY[16]EMAC.HOSTADDR[5]
CELL[5].IMUX_IMUX_DELAY[17]EMAC.HOSTWRDATA[16]
CELL[5].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[17]
CELL[5].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[18]
CELL[5].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[19]
CELL[5].IMUX_IMUX_DELAY[21]EMAC.DCREMACABUS[5]
CELL[5].IMUX_IMUX_DELAY[22]EMAC.DCREMACDBUS[16]
CELL[5].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[17]
CELL[5].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[18]
CELL[5].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[19]
CELL[5].IMUX_IMUX_DELAY[26]EMAC.EMAC0TIBUS[4]
CELL[5].OUT_BEL[0]EMAC.TSTSOEMACO[4]
CELL[5].OUT_BEL[1]EMAC.EMAC0PHYTXEN
CELL[5].OUT_BEL[2]EMAC.EMAC0PHYTXER
CELL[5].OUT_BEL[3]EMAC.EMAC0CLIENTTXACK
CELL[5].OUT_BEL[4]EMAC.EMAC0CLIENTTXCOLLISION
CELL[5].OUT_BEL[5]EMAC.EMAC0CLIENTTXRETRANSMIT
CELL[5].OUT_BEL[6]EMAC.EMAC0CLIENTTXSTATS
CELL[5].OUT_BEL[7]EMAC.EMAC0CLIENTTXSTATSVLD
CELL[5].OUT_BEL[8]EMAC.EMAC0CLIENTRXSTATSVLD
CELL[5].OUT_BEL[9]EMAC.EMAC0CLIENTRXSTATSBYTEVLD
CELL[5].OUT_BEL[10]EMAC.HOSTRDDATA[19]
CELL[5].OUT_BEL[11]EMAC.HOSTRDDATA[18]
CELL[5].OUT_BEL[12]EMAC.HOSTRDDATA[17]
CELL[5].OUT_BEL[13]EMAC.HOSTRDDATA[16]
CELL[5].OUT_BEL[14]EMAC.EMACDCRDBUS[16]
CELL[5].OUT_BEL[15]EMAC.EMACDCRDBUS[17]
CELL[5].OUT_BEL[16]EMAC.EMACDCRDBUS[18]
CELL[5].OUT_BEL[17]EMAC.EMACDCRDBUS[19]
CELL[5].OUT_BEL[18]EMAC.EMAC0TOBUS[4]
CELL[5].OUT_BEL[19]EMAC.EMAC1TOBUS[0]
CELL[6].IMUX_CLK[0]EMAC.CLIENTEMAC0RXCLIENTCLKIN
CELL[6].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[3]
CELL[6].IMUX_IMUX_DELAY[1]EMAC.CLIENTEMAC0TXIFGDELAY[4]
CELL[6].IMUX_IMUX_DELAY[2]EMAC.CLIENTEMAC0TXIFGDELAY[3]
CELL[6].IMUX_IMUX_DELAY[3]EMAC.PHYEMAC0RXCLKCORCNT[0]
CELL[6].IMUX_IMUX_DELAY[4]EMAC.PHYEMAC0RXLOSSOFSYNC[1]
CELL[6].IMUX_IMUX_DELAY[5]EMAC.PHYEMAC0RXLOSSOFSYNC[0]
CELL[6].IMUX_IMUX_DELAY[6]EMAC.PHYEMAC0TXBUFERR
CELL[6].IMUX_IMUX_DELAY[7]EMAC.CLIENTEMAC0TXDVLD
CELL[6].IMUX_IMUX_DELAY[8]EMAC.CLIENTEMAC0TXDVLDMSW
CELL[6].IMUX_IMUX_DELAY[9]EMAC.CLIENTEMAC0TXUNDERRUN
CELL[6].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC0TXFIRSTBYTE
CELL[6].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC0TXIFGDELAY[7]
CELL[6].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC0TXD[9]
CELL[6].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC0TXD[8]
CELL[6].IMUX_IMUX_DELAY[14]EMAC.CLIENTEMAC0TXD[1]
CELL[6].IMUX_IMUX_DELAY[15]EMAC.CLIENTEMAC0TXD[0]
CELL[6].IMUX_IMUX_DELAY[16]EMAC.HOSTADDR[6]
CELL[6].IMUX_IMUX_DELAY[17]EMAC.HOSTWRDATA[12]
CELL[6].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[13]
CELL[6].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[14]
CELL[6].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[15]
CELL[6].IMUX_IMUX_DELAY[21]EMAC.DCREMACABUS[6]
CELL[6].IMUX_IMUX_DELAY[22]EMAC.DCREMACDBUS[12]
CELL[6].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[13]
CELL[6].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[14]
CELL[6].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[15]
CELL[6].IMUX_IMUX_DELAY[26]EMAC.EMAC0TIBUS[3]
CELL[6].OUT_BEL[0]EMAC.TSTSOEMACO[3]
CELL[6].OUT_BEL[1]EMAC.EMAC0PHYTXD[3]
CELL[6].OUT_BEL[2]EMAC.EMAC0PHYTXD[2]
CELL[6].OUT_BEL[3]EMAC.EMAC0PHYTXD[1]
CELL[6].OUT_BEL[4]EMAC.EMAC0PHYTXD[0]
CELL[6].OUT_BEL[5]EMAC.EMAC0PHYTXGMIIMIICLKOUT
CELL[6].OUT_BEL[6]EMAC.EMAC0CLIENTRXSTATS[0]
CELL[6].OUT_BEL[7]EMAC.EMAC0CLIENTRXD[9]
CELL[6].OUT_BEL[8]EMAC.EMAC0CLIENTRXD[8]
CELL[6].OUT_BEL[9]EMAC.EMAC0CLIENTRXD[1]
CELL[6].OUT_BEL[10]EMAC.EMAC0CLIENTRXD[0]
CELL[6].OUT_BEL[11]EMAC.HOSTRDDATA[15]
CELL[6].OUT_BEL[12]EMAC.HOSTRDDATA[14]
CELL[6].OUT_BEL[13]EMAC.HOSTRDDATA[13]
CELL[6].OUT_BEL[14]EMAC.HOSTRDDATA[12]
CELL[6].OUT_BEL[15]EMAC.EMACDCRDBUS[12]
CELL[6].OUT_BEL[16]EMAC.EMACDCRDBUS[13]
CELL[6].OUT_BEL[17]EMAC.EMACDCRDBUS[14]
CELL[6].OUT_BEL[18]EMAC.EMACDCRDBUS[15]
CELL[6].OUT_BEL[19]EMAC.EMAC0TOBUS[2]
CELL[6].OUT_BEL[20]EMAC.EMAC0TOBUS[3]
CELL[7].IMUX_CLK[0]EMAC.CLIENTEMAC0TXCLIENTCLKIN
CELL[7].IMUX_CLK[1]EMAC.PHYEMAC0TXGMIIMIICLKIN
CELL[7].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[2]
CELL[7].IMUX_IMUX_DELAY[1]EMAC.PHYEMAC0RXD[6]
CELL[7].IMUX_IMUX_DELAY[2]EMAC.PHYEMAC0RXD[5]
CELL[7].IMUX_IMUX_DELAY[3]EMAC.PHYEMAC0RXD[4]
CELL[7].IMUX_IMUX_DELAY[4]EMAC.PHYEMAC0RXD[3]
CELL[7].IMUX_IMUX_DELAY[5]EMAC.PHYEMAC0RXD[2]
CELL[7].IMUX_IMUX_DELAY[6]EMAC.PHYEMAC0RXD[1]
CELL[7].IMUX_IMUX_DELAY[7]EMAC.PHYEMAC0RXD[0]
CELL[7].IMUX_IMUX_DELAY[8]EMAC.PHYEMAC0RXDV
CELL[7].IMUX_IMUX_DELAY[9]EMAC.PHYEMAC0RXER
CELL[7].IMUX_IMUX_DELAY[10]EMAC.CLIENTEMAC0TXIFGDELAY[6]
CELL[7].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC0TXIFGDELAY[5]
CELL[7].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC0TXD[11]
CELL[7].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC0TXD[10]
CELL[7].IMUX_IMUX_DELAY[14]EMAC.CLIENTEMAC0TXD[3]
CELL[7].IMUX_IMUX_DELAY[15]EMAC.CLIENTEMAC0TXD[2]
CELL[7].IMUX_IMUX_DELAY[16]EMAC.HOSTADDR[7]
CELL[7].IMUX_IMUX_DELAY[17]EMAC.HOSTWRDATA[8]
CELL[7].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[9]
CELL[7].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[10]
CELL[7].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[11]
CELL[7].IMUX_IMUX_DELAY[21]EMAC.DCREMACABUS[7]
CELL[7].IMUX_IMUX_DELAY[22]EMAC.DCREMACDBUS[8]
CELL[7].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[9]
CELL[7].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[10]
CELL[7].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[11]
CELL[7].IMUX_IMUX_DELAY[26]EMAC.EMAC0TIBUS[2]
CELL[7].OUT_BEL[0]EMAC.TSTSOEMACO[2]
CELL[7].OUT_BEL[1]EMAC.EMAC0PHYTXD[7]
CELL[7].OUT_BEL[2]EMAC.EMAC0PHYTXD[6]
CELL[7].OUT_BEL[3]EMAC.EMAC0PHYTXD[5]
CELL[7].OUT_BEL[4]EMAC.EMAC0PHYTXD[4]
CELL[7].OUT_BEL[5]EMAC.EMAC0CLIENTRXSTATS[2]
CELL[7].OUT_BEL[6]EMAC.EMAC0CLIENTRXSTATS[1]
CELL[7].OUT_BEL[7]EMAC.EMAC0CLIENTRXD[11]
CELL[7].OUT_BEL[8]EMAC.EMAC0CLIENTRXD[10]
CELL[7].OUT_BEL[9]EMAC.EMAC0CLIENTRXD[3]
CELL[7].OUT_BEL[10]EMAC.EMAC0CLIENTRXD[2]
CELL[7].OUT_BEL[11]EMAC.HOSTRDDATA[11]
CELL[7].OUT_BEL[12]EMAC.HOSTRDDATA[10]
CELL[7].OUT_BEL[13]EMAC.HOSTRDDATA[9]
CELL[7].OUT_BEL[14]EMAC.HOSTRDDATA[8]
CELL[7].OUT_BEL[15]EMAC.EMAC0SPEEDIS10100
CELL[7].OUT_BEL[16]EMAC.EMACDCRDBUS[8]
CELL[7].OUT_BEL[17]EMAC.EMACDCRDBUS[9]
CELL[7].OUT_BEL[18]EMAC.EMACDCRDBUS[10]
CELL[7].OUT_BEL[19]EMAC.EMACDCRDBUS[11]
CELL[7].OUT_BEL[20]EMAC.EMAC0TOBUS[1]
CELL[8].IMUX_CLK[0]EMAC.PHYEMAC0MCLKIN
CELL[8].IMUX_CLK[1]EMAC.PHYEMAC0GTXCLK
CELL[8].IMUX_CTRL_SITE[0]EMAC.RESET
CELL[8].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[1]
CELL[8].IMUX_IMUX_DELAY[1]EMAC.PHYEMAC0SIGNALDET
CELL[8].IMUX_IMUX_DELAY[2]EMAC.PHYEMAC0MDIN
CELL[8].IMUX_IMUX_DELAY[3]EMAC.PHYEMAC0PHYAD[4]
CELL[8].IMUX_IMUX_DELAY[4]EMAC.PHYEMAC0PHYAD[3]
CELL[8].IMUX_IMUX_DELAY[5]EMAC.PHYEMAC0PHYAD[2]
CELL[8].IMUX_IMUX_DELAY[6]EMAC.PHYEMAC0PHYAD[1]
CELL[8].IMUX_IMUX_DELAY[7]EMAC.PHYEMAC0PHYAD[0]
CELL[8].IMUX_IMUX_DELAY[8]EMAC.PHYEMAC0CRS
CELL[8].IMUX_IMUX_DELAY[9]EMAC.PHYEMAC0COL
CELL[8].IMUX_IMUX_DELAY[10]EMAC.PHYEMAC0RXD[7]
CELL[8].IMUX_IMUX_DELAY[11]EMAC.CLIENTEMAC0TXD[13]
CELL[8].IMUX_IMUX_DELAY[12]EMAC.CLIENTEMAC0TXD[12]
CELL[8].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC0TXD[5]
CELL[8].IMUX_IMUX_DELAY[14]EMAC.CLIENTEMAC0TXD[4]
CELL[8].IMUX_IMUX_DELAY[15]EMAC.HOSTADDR[8]
CELL[8].IMUX_IMUX_DELAY[16]EMAC.HOSTWRDATA[4]
CELL[8].IMUX_IMUX_DELAY[17]EMAC.HOSTWRDATA[5]
CELL[8].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[6]
CELL[8].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[7]
CELL[8].IMUX_IMUX_DELAY[20]EMAC.DCREMACABUS[8]
CELL[8].IMUX_IMUX_DELAY[21]EMAC.DCREMACDBUS[4]
CELL[8].IMUX_IMUX_DELAY[22]EMAC.DCREMACDBUS[5]
CELL[8].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[6]
CELL[8].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[7]
CELL[8].IMUX_IMUX_DELAY[25]EMAC.EMAC0TIBUS[0]
CELL[8].IMUX_IMUX_DELAY[26]EMAC.EMAC0TIBUS[1]
CELL[8].OUT_BEL[0]EMAC.TSTSOEMACO[1]
CELL[8].OUT_BEL[1]EMAC.EMAC0PHYMDTRI
CELL[8].OUT_BEL[2]EMAC.EMAC0PHYMDOUT
CELL[8].OUT_BEL[3]EMAC.EMAC0PHYSYNCACQSTATUS
CELL[8].OUT_BEL[4]EMAC.EMAC0PHYTXCLK
CELL[8].OUT_BEL[5]EMAC.EMAC0CLIENTRXSTATS[4]
CELL[8].OUT_BEL[6]EMAC.EMAC0CLIENTRXSTATS[3]
CELL[8].OUT_BEL[7]EMAC.EMAC0CLIENTRXD[13]
CELL[8].OUT_BEL[8]EMAC.EMAC0CLIENTRXD[12]
CELL[8].OUT_BEL[9]EMAC.EMAC0CLIENTRXD[5]
CELL[8].OUT_BEL[10]EMAC.EMAC0CLIENTRXD[4]
CELL[8].OUT_BEL[11]EMAC.HOSTRDDATA[7]
CELL[8].OUT_BEL[12]EMAC.HOSTRDDATA[6]
CELL[8].OUT_BEL[13]EMAC.HOSTRDDATA[5]
CELL[8].OUT_BEL[14]EMAC.HOSTRDDATA[4]
CELL[8].OUT_BEL[15]EMAC.EMACDCRDBUS[4]
CELL[8].OUT_BEL[16]EMAC.EMACDCRDBUS[5]
CELL[8].OUT_BEL[17]EMAC.EMACDCRDBUS[6]
CELL[8].OUT_BEL[18]EMAC.EMACDCRDBUS[7]
CELL[8].OUT_BEL[19]EMAC.EMAC0TOBUS[0]
CELL[9].IMUX_CLK[0]EMAC.PHYEMAC0RXCLK
CELL[9].IMUX_CLK[1]EMAC.PHYEMAC0MIITXCLK
CELL[9].IMUX_IMUX_DELAY[0]EMAC.TSTSIEMACI[0]
CELL[9].IMUX_IMUX_DELAY[1]EMAC.PHYEMAC0RXCOMMADET
CELL[9].IMUX_IMUX_DELAY[2]EMAC.PHYEMAC0RXCHECKINGCRC
CELL[9].IMUX_IMUX_DELAY[3]EMAC.PHYEMAC0RXNOTINTABLE
CELL[9].IMUX_IMUX_DELAY[4]EMAC.PHYEMAC0RXDISPERR
CELL[9].IMUX_IMUX_DELAY[5]EMAC.PHYEMAC0RXCHARISK
CELL[9].IMUX_IMUX_DELAY[6]EMAC.PHYEMAC0RXCHARISCOMMA
CELL[9].IMUX_IMUX_DELAY[7]EMAC.PHYEMAC0RXRUNDISP
CELL[9].IMUX_IMUX_DELAY[8]EMAC.PHYEMAC0RXBUFSTATUS[1]
CELL[9].IMUX_IMUX_DELAY[9]EMAC.PHYEMAC0RXBUFSTATUS[0]
CELL[9].IMUX_IMUX_DELAY[10]EMAC.PHYEMAC0RXBUFERR
CELL[9].IMUX_IMUX_DELAY[11]EMAC.PHYEMAC0RXCLKCORCNT[2]
CELL[9].IMUX_IMUX_DELAY[12]EMAC.PHYEMAC0RXCLKCORCNT[1]
CELL[9].IMUX_IMUX_DELAY[13]EMAC.CLIENTEMAC0TXD[15]
CELL[9].IMUX_IMUX_DELAY[14]EMAC.CLIENTEMAC0TXD[14]
CELL[9].IMUX_IMUX_DELAY[15]EMAC.CLIENTEMAC0TXD[7]
CELL[9].IMUX_IMUX_DELAY[16]EMAC.CLIENTEMAC0TXD[6]
CELL[9].IMUX_IMUX_DELAY[17]EMAC.HOSTADDR[9]
CELL[9].IMUX_IMUX_DELAY[18]EMAC.HOSTWRDATA[0]
CELL[9].IMUX_IMUX_DELAY[19]EMAC.HOSTWRDATA[1]
CELL[9].IMUX_IMUX_DELAY[20]EMAC.HOSTWRDATA[2]
CELL[9].IMUX_IMUX_DELAY[21]EMAC.HOSTWRDATA[3]
CELL[9].IMUX_IMUX_DELAY[22]EMAC.DCREMACABUS[9]
CELL[9].IMUX_IMUX_DELAY[23]EMAC.DCREMACDBUS[0]
CELL[9].IMUX_IMUX_DELAY[24]EMAC.DCREMACDBUS[1]
CELL[9].IMUX_IMUX_DELAY[25]EMAC.DCREMACDBUS[2]
CELL[9].IMUX_IMUX_DELAY[26]EMAC.DCREMACDBUS[3]
CELL[9].OUT_BEL[0]EMAC.TSTSOEMACO[0]
CELL[9].OUT_BEL[1]EMAC.EMAC0PHYTXCHARISK
CELL[9].OUT_BEL[2]EMAC.EMAC0PHYTXCHARDISPMODE
CELL[9].OUT_BEL[3]EMAC.EMAC0PHYTXCHARDISPVAL
CELL[9].OUT_BEL[4]EMAC.EMAC0PHYLOOPBACKMSB
CELL[9].OUT_BEL[5]EMAC.EMAC0PHYENCOMMAALIGN
CELL[9].OUT_BEL[6]EMAC.EMAC0PHYMGTRXRESET
CELL[9].OUT_BEL[7]EMAC.EMAC0PHYMGTTXRESET
CELL[9].OUT_BEL[8]EMAC.EMAC0PHYPOWERDOWN
CELL[9].OUT_BEL[9]EMAC.EMAC0PHYMCLKOUT
CELL[9].OUT_BEL[10]EMAC.EMAC0CLIENTRXSTATS[6]
CELL[9].OUT_BEL[11]EMAC.EMAC0CLIENTRXSTATS[5]
CELL[9].OUT_BEL[12]EMAC.EMAC0CLIENTRXD[15]
CELL[9].OUT_BEL[13]EMAC.EMAC0CLIENTRXD[14]
CELL[9].OUT_BEL[14]EMAC.EMAC0CLIENTRXD[7]
CELL[9].OUT_BEL[15]EMAC.EMAC0CLIENTRXD[6]
CELL[9].OUT_BEL[16]EMAC.HOSTRDDATA[3]
CELL[9].OUT_BEL[17]EMAC.HOSTRDDATA[2]
CELL[9].OUT_BEL[18]EMAC.HOSTRDDATA[1]
CELL[9].OUT_BEL[19]EMAC.HOSTRDDATA[0]
CELL[9].OUT_BEL[20]EMAC.EMACDCRDBUS[0]
CELL[9].OUT_BEL[21]EMAC.EMACDCRDBUS[1]
CELL[9].OUT_BEL[22]EMAC.EMACDCRDBUS[2]
CELL[9].OUT_BEL[23]EMAC.EMACDCRDBUS[3]

Bitstream

virtex5 EMAC rect MAIN[0]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXHALFDUPLEX - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXVLAN_ENABLE - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RX_ENABLE - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXINBANDFCS_ENABLE - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXJUMBOFRAME_ENABLE - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXRESET - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXIFGADJUST_ENABLE - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXHALFDUPLEX - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXVLAN_ENABLE - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TX_ENABLE - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXINBANDFCS_ENABLE - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXJUMBOFRAME_ENABLE - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXRESET - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TXFLOWCTRL_ENABLE - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RXFLOWCTRL_ENABLE - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LTCHECK_DISABLE - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_ADDRFILTER_ENABLE - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RX16BITCLIENT_ENABLE - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_TX16BITCLIENT_ENABLE - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_HOST_ENABLE - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_1000BASEX_ENABLE - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_SGMII_ENABLE - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_RGMII_ENABLE - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_SPEED_LSB - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_SPEED_MSB - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_MDIO_ENABLE - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PHYLOOPBACKMSB - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PHYPOWERDOWN - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PHYISOLATE - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PHYINITAUTONEG_ENABLE - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PHYRESET - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_CONFIGVEC_79 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[1]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 16 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 17 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 18 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 19 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 20 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 21 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 22 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 23 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 24 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 25 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 26 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 27 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 28 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 29 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 30 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 31 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 32 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 33 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 34 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 35 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 36 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 37 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 38 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 39 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 40 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 41 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 42 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 43 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 44 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 45 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 46 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 47 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[2]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 0 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 1 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 2 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 3 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 4 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 5 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 6 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 7 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 8 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 9 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 10 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 11 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 12 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 13 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 14 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_PAUSEADDR bit 15 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNIDIRECTION_ENABLE - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_GTLOOPBACK - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_BYTEPHY - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_USECLKEN - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 0 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 1 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 2 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 3 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 4 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 5 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 6 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 7 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_LINKTIMERVAL bit 8 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_FUNCTION bit 2 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_FUNCTION bit 1 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_FUNCTION bit 0 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[3]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 16 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 17 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 18 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 19 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 20 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 21 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 22 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 23 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 24 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 25 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 26 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 27 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 28 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 29 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 30 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 31 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 32 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 33 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 34 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 35 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 36 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 37 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 38 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 39 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 40 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 41 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 42 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 43 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 44 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 45 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 46 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 47 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[4]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 0 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 1 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 2 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 3 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 4 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 5 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 6 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 7 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 8 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 9 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 10 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 11 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 12 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 13 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 14 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_UNICASTADDR bit 15 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC1MIITXCLK - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC1MCLKIN - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC1RXCLK - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC1GTXCLK - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC1TXGMIIMIICLKIN - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert CLIENTEMAC1TXCLIENTCLKIN - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert CLIENTEMAC1RXCLIENTCLKIN - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert HOSTCLK - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 0 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 1 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 2 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 3 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 4 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 5 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 6 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC1_DCRBASEADDR bit 7 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[5]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 0 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 1 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 2 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 3 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 4 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 5 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 6 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_DCRBASEADDR bit 7 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert DCREMACCLK - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert CLIENTEMAC0RXCLIENTCLKIN - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC0TXGMIIMIICLKIN - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert CLIENTEMAC0TXCLIENTCLKIN - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC0GTXCLK - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC0MCLKIN - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC0MIITXCLK - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: !invert PHYEMAC0RXCLK - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 0 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 1 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 2 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 3 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 4 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 5 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 6 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 7 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 8 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 9 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 10 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 11 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 12 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 13 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 14 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 15 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[6]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 16 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 17 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 18 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 19 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 20 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 21 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 22 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 23 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 24 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 25 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 26 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 27 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 28 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 29 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 30 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 31 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 32 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 33 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 34 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 35 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 36 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 37 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 38 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 39 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 40 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 41 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 42 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 43 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 44 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 45 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 46 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNICASTADDR bit 47 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[7]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_FUNCTION bit 2 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_FUNCTION bit 1 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_FUNCTION bit 0 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 8 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 7 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 6 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 5 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 4 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 3 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 2 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 1 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LINKTIMERVAL bit 0 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_USECLKEN - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_BYTEPHY - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_GTLOOPBACK - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_UNIDIRECTION_ENABLE - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 0 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 1 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 2 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 3 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 4 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 5 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 6 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 7 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 8 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 9 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 10 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 11 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 12 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 13 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 14 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 15 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[8]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 16 - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 17 - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 18 - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 19 - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 20 - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 21 - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 22 - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 23 - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 24 - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 25 - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 26 - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 27 - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 28 - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 29 - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 30 - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 31 - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 32 - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 33 - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 34 - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 35 - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 36 - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 37 - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 38 - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 39 - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 40 - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 41 - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 42 - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 43 - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 44 - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 45 - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 46 - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PAUSEADDR bit 47 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
virtex5 EMAC rect MAIN[9]
BitFrame
F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 F11 F12 F13 F14 F15 F16 F17 F18 F19 F20 F21 F22 F23 F24 F25 F26 F27 F28 F29
B63 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B62 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B61 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B60 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B59 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B58 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B57 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B56 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXHALFDUPLEX - - -
B55 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B54 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXVLAN_ENABLE - - -
B53 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B52 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B51 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RX_ENABLE - - -
B50 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXINBANDFCS_ENABLE - -
B49 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B48 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXJUMBOFRAME_ENABLE - - -
B47 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXRESET - -
B46 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXIFGADJUST_ENABLE - - -
B45 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXHALFDUPLEX - -
B44 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B43 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXVLAN_ENABLE - -
B42 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B41 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TX_ENABLE - -
B40 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B39 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXINBANDFCS_ENABLE - -
B38 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B37 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B36 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXJUMBOFRAME_ENABLE - -
B35 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXRESET - - -
B34 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TXFLOWCTRL_ENABLE - - -
B33 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RXFLOWCTRL_ENABLE - -
B32 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B31 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B30 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_LTCHECK_DISABLE - - -
B29 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_ADDRFILTER_ENABLE - -
B28 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B27 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RX16BITCLIENT_ENABLE - - -
B26 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_TX16BITCLIENT_ENABLE - -
B25 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_HOST_ENABLE - - -
B24 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B23 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_1000BASEX_ENABLE - -
B22 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B21 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_SGMII_ENABLE - -
B20 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_RGMII_ENABLE - - -
B19 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B18 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_SPEED_LSB - - -
B17 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_SPEED_MSB - -
B16 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B15 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B14 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_MDIO_ENABLE - -
B13 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B12 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PHYLOOPBACKMSB - -
B11 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PHYPOWERDOWN - - -
B10 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PHYISOLATE - -
B9 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B8 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PHYINITAUTONEG_ENABLE - -
B7 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B6 - - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_PHYRESET - -
B5 - - - - - - - - - - - - - - - - - - - - - - - - - - EMAC: EMAC0_CONFIGVEC_79 - - -
B4 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B3 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B2 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B1 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
B0 - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -